DE2017075A1 - Wiring arrangement for clock-oriented circuit chains - Google Patents

Wiring arrangement for clock-oriented circuit chains

Info

Publication number
DE2017075A1
DE2017075A1 DE19702017075 DE2017075A DE2017075A1 DE 2017075 A1 DE2017075 A1 DE 2017075A1 DE 19702017075 DE19702017075 DE 19702017075 DE 2017075 A DE2017075 A DE 2017075A DE 2017075 A1 DE2017075 A1 DE 2017075A1
Authority
DE
Germany
Prior art keywords
wiring
circuit
clock
sections
chains
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
DE19702017075
Other languages
German (de)
Other versions
DE2017075C (en
DE2017075B2 (en
Inventor
Willi 8035 Gauting Spengler Wolfgang Dipl Ing 8190 Wolf ratshausen P Menzel
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Siemens AG
Original Assignee
Siemens AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Siemens AG filed Critical Siemens AG
Priority claimed from DE19702017075 external-priority patent/DE2017075C/en
Priority to DE19702017075 priority Critical patent/DE2017075C/en
Priority to CH120171A priority patent/CH527534A/en
Priority to AT131771A priority patent/AT312694B/en
Priority to ZA711390A priority patent/ZA711390B/en
Priority to NL7104189A priority patent/NL7104189A/xx
Priority to FR7112039A priority patent/FR2089219A5/fr
Priority to LU62946D priority patent/LU62946A1/xx
Priority to BE765560A priority patent/BE765560A/en
Priority to SE7104747A priority patent/SE376709B/xx
Priority to GB2218671A priority patent/GB1325813A/en
Publication of DE2017075A1 publication Critical patent/DE2017075A1/en
Publication of DE2017075B2 publication Critical patent/DE2017075B2/en
Publication of DE2017075C publication Critical patent/DE2017075C/en
Application granted granted Critical
Expired legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)
  • Communication Cables (AREA)

Description

SIEMENS AKTIENGESELLSCHAFT München 2, den Berlin und München Wittelsbacherpla-;z 2SIEMENS AKTIENGESELLSCHAFT München 2, the Berlin and Munich Wittelsbacherpla-; z 2

Verdrahtungsanordnung für taktorientierte SchaltkreiskettenWiring arrangement for clock-oriented circuit chains

Die Erfindung bezieht sich auf eine Verdrahtungsanordnung für· Anlagen mit elektrischer Impulsübertragung, insbesondere für Fernsprechvermittlungsanlagen, bei welcher zu einzelnen Schaltkreisketten zusammengefasste Schaltelemente in taktorientierten Schaltkreiskomplexen miteinander innerhalb eines oder mehrerer Verdrahtungsfelder elektrisch verknüpft, sind. fThe invention relates to a wiring arrangement for Systems with electrical impulse transmission, in particular for Telephone exchanges, in which to individual circuit chains combined switching elements in clock-oriented circuit complexes with one another within an or several wiring fields are electrically linked. f

Derartige Verdrahtungsanordnungen sollen, um Fehlschaltungen zu vermeiden, eine störungsfreie Übertragung von Schaltsignalen zwischen den Schaltelementen von taktorientierten Schaltkreisketten ermöglichen. Eine der stärksten Störungequellen ist dabei das Signalübersprechen, welches /bei der Verwendung einzelner ungeschirmter Leiter praktisch nicht zu vermeiden ist. Dabei werden beim Ein- oder Ausschalten eines Stromes auf einem Leiter einer Schältkreiskette in den benachbarten Leitern anderer Schaltkreisketten Stör ilapulse induziert, welche zu Fehlschaltungen führen können.Wiring arrangements of this type are intended to ensure interference-free transmission of switching signals in order to avoid incorrect switching between the switching elements of clock-oriented Enable circuit chains. One of the strongest sources of interference is the signal crosstalk, which / with the Use of individual unshielded conductors is practically impossible avoid is. When a current is switched on or off on one conductor, a switching circuit chain in the neighboring Interfering ilapulse induces conductors of other circuit chains, which can lead to incorrect switching.

Um diese Fehlschaltungen zu vermeiden, ist es bekannt, für die Verdrahtung zwischen den Schaltelementen Koaxialkabel zu verwenden, welche die einzelnen Leiter so stark abschirmen, dass ein Signalübersprechen weitgehend verhindert wird. Die Verwendung von Koaxialkabeln ist jedoch äusserst kostspielig und erfordert einen grossen manuellen Arbeitsaufwand beim Anschliessen an die Kontaktelemente, welcher eine Automatisierung des Verdrahtens erschwert. Weiterhin ist es bekannt, ungeschirmte Leiter zu verwenden und die dabei entstehenden St or impulse durch zusätzliche MaBinahroen unschad- In order to avoid these incorrect switching, it is known to use coaxial cables for the wiring between the switching elements, which shield the individual conductors so strongly that signal crosstalk is largely prevented. However, the use of coaxial cables is extremely expensive and requires a great deal of manual work when connecting to the contact elements, which makes automation of the wiring more difficult. It is also known to use unshielded conductors and to protect the resulting interference impulses from

VPA 9/610/0130 KB/Steh -2· ;VPA 9/610/0130 KB / standing -2 ·;

209811/0756 — 1nspeoted ,209811/0756 - 1nspe oted,

lieh werden zu lassen. Eine solche Massnahme ist das Taktieren von Schaltkreiskomplexen, welche insbesondere aus Sohaltkreisketten aufgebaut sind. Eine Schaltkreiskette besteht z.B. aus einer Ausgangs- und einer Endkippetufe sowie dazwischenliegenden Verknüpfungsgliedern bzw. Schaltelementen meist gleicher Anzahl, welche von dem jeweils zu übertragenden Arbeitsimpuls der Reihe nach durchlaufen werden, wobei die Laufdauer der Impulse, nämlich die Zeit zwischen Aussendung und Ankunft in der jeweiligen Endkippstufe, im wesentlichen von der Anzahl der durchlaufenen Verknüpfungsglieder abhängt. In taktorientierten Systemen werden die auf verschiedenen Schaltkreisketten zu übertragenden Arbeitsimpulse während einer Übertragungsphase gleichzeitig von den Ausgari^skippstufen ausgesendet. Die Übernahme der empfangenen Arbeiteimpulse erfolgt.in einer weiteren Phase ebenfalls gleichzeitig in allen Endkippstufen der· Schaltkreisketten. Die Zeit zwischen dem Sendetaktimpuls der Ausgangskippstufen und dem Übernahmetaktimpuls der Endkippstufen wird dabei mit Taktpausen bezeichnet. Soll ein durch Signalübersprechen entstandener Störimpuls keine Pehlschaltung hervorrufen, so muss er bereits vor dem Ende der Taktpause wieder abgeklungen sein, während die Arbeiteimpulse noch über die Taktpause hinaus bestehen bleiben müssen, um von den Endkippstufen übernommen werden zu können. Der ungünstigste Fall, nach welchem sich die Länge der Taktpause bestimmt, liegt dann vor, wenn ein Störimpuls von dem unmittelbar vor der Endkippstufe liegenden letzten Abschnitt einer Schaltkreiskette auf den unmittelbar auf die Ausgangskippstufe folgenden ersten Abschnitt^iner zweiten Schaltkreiskette überkoppelt wird. Die Länge der Taktpause muss dann also mindestens gleich der doppelten Laufdauer eines Signales auf einer Schaltkreiskette sein. Mit der Verlängerung der Taktpause wird jedoch gleichzeitig die Taktfrequenz verringert und somit die Leistungsfähigkeit dee gesamten Schaltkreiekomplexes beeinträchtigt. to be borrowed. One such measure is maneuvering of circuit complexes, which are built up in particular from circuit chains. A chain of circuits consists, for example, of an output and an end tilting stage as well as logic elements or switching elements in between mostly the same number, which the work pulse to be transmitted traverses in sequence, where the duration of the impulses, namely the time between transmission and arrival in the respective final flip-flop, essentially depends on the number of logic elements passed through. In clock-oriented systems, the different circuit chains to be transmitted work pulses during a transmission phase simultaneously from the Ausgari ^ skippstufe sent out. Taking over the received Work impulses are carried out in a further phase as well at the same time in all final flip-flops of the circuit chains. The time between the send clock pulse of the output flip-flops and the takeover clock pulse of the output flip-flops is included Called pauses. If an interfering impulse caused by signal crosstalk is not to cause a fault circuit, then it must it will have subsided before the end of the pause, while the work impulses still exist beyond the cycle break must remain in order to be taken over by the final dump stages. The worst case after which the length of the clock pause is determined when there is a glitch from the one directly in front of the output flip-flop last section of a circuit chain to the first section immediately following the output flip-flop second circuit chain is coupled over. The length of the cycle break must then be at least equal to twice the running time of a signal on a circuit chain. However, with the lengthening of the pause, the same time the clock frequency is reduced and thus the performance of the entire circuit complex is impaired.

VPA 9/#i0/O15O - 3 -VPA 9 / # i0 / O15O - 3 -

209811/ürse209811 / ürse

Die Erfindung stellt sich die Aufgabe, die Länge der Takt- , pause bei voller Störungsfreiheit weitgehend zu reduzieren, bzw. bei gleichbleibender Taktfrequenz die Anzahl der Verknüpfungsglieder pro Schaltkreiskette zu erhöhen. ■ The invention has the task of the length of the clock, largely reduce the pause with complete freedom from interference, or to increase the number of logic elements per circuit chain with the same clock frequency. ■

Diese Aufgabe wird dadurch gelöst, dass innerhalb der Verdrahtungsfelder die Verdrahtungsabschnitte zwischen zwei unmittelbar miteinander verbundenen Schaltelementen jeweils gleicher Stufe in der Aufeinanderfolge der Verdratrsungsabschnitte in den Schaltkreisketten in jeweils räumlich voneinander getrennten Verdrahtungsbahnen zusammengefasst aind.This object is achieved in that within the wiring fields the wiring sections between two switching elements that are directly connected to one another, respectively same level in the succession of the sections of corruption in the circuit chains in each case spatially from one another separate wiring tracks are grouped together.

Durch die Erfindung wird erreicht, dass von der Koppelstelle | aus die induzierten Störimpulse noch die gleiche Anzahl von Verknüpfungsgliedern zu durchlaufen haben wie der jeweils die Störung hervorrufende Arbeitsimpuls. Damit können die Storimpulse annähernd zugleich mit den ebenfalls euwa gleichzeitig eintreffenden Arbeitsimpulsen in den Endkippstufen an. Im Gegensatz zu den bekannten Ausführungen sind also die zeitliche Streuung der ankommenden Störimpulse und die gleichzeitigen Zeitdifferenzen gegenüber den Arbeitsimpulsen weitgehend aufgehoben. Da die ankommenden Storimpulse relativ schnell abklingen, kann die Taktpause auf nahezu die einfache Laufdauer eines Arbeitsimpulses auf einer Schaltkreiskette beschränkt werden. Damit ist es möglich, entweder die Taktfrequenz entsprechend zu erhöhen oder bei gleichbleiben- ( der Taktfrequenz eine grossere Anzahl von Verknüpfungsgliedern in den Schaltkreisketten unterzubringen, ohne dass es dazu einer besonderen Massnahme bedarf, wie sie z.B. die Verwendung von Koaxialkabeln für die einzelnen Vercrahtungsabschnitte darstellt.The invention achieves that from the coupling point | from the induced interference pulses still have to go through the same number of logic elements as the respective work pulse causing the interference. This means that the disturbance pulses can start almost simultaneously with the work pulses that also arrive at the same time in the final flip-flop stages. In contrast to the known versions, the time spread of the incoming glitch and the simultaneous time differences compared to the work pulses are largely eliminated. Since the incoming disturbance pulses decay relatively quickly, the cycle pause can be limited to almost the simple duration of a work pulse on a circuit chain. This makes it possible to either increase the clock frequency accordingly or rificing (the clock frequency to accommodate a larger number of logic gates in the circuit chains without being required a special measure, as it appears, for example, the use of coaxial cables for each Vercrahtungsabschnitte.

Eine vorteilhafte Ausgestaltung der Erfindung ist dadurch gegeben, dass das Verdrahtungsfeld rasterartig verteilte Ansehlusselemente aufweist und dass die Verdrahtungsbahnen zwischen den Anschlusselemente-Reihen parallel und/oder sichAn advantageous embodiment of the invention is thereby given that the wiring field has connection elements distributed in a grid-like manner and that the wiring paths between the connecting element rows parallel and / or each other

VPA 9/610/0130 - 4 -VPA 9/610/0130 - 4 -

209811/0756209811/0756

kreuzend verlaufen. Dadurch wird erreicht, dass die Verdrahtungsbahnen entsprechend den rasterartig verteilten Anschlusselementen das gesamte Verdrahtungsfeld netzartig überdecken, wobei ein Signalübersprechen zwischen benachbarten Verdrahtungsbahnen durch den von den Anschlusselementen bewirkten räumlichen Abstand verhindert wird und das Überkoppeln zwischen sich kreuzenden Verdrahtungsbahnen vernachlässigbar gering bleibt.run crossing. This ensures that the wiring paths according to the grid-like distributed connection elements, the entire wiring field is like a network overlap, with a signal crosstalk between neighboring Wiring tracks is prevented by the spatial distance caused by the connection elements and the overcoupling between crossing wiring paths remains negligibly small.

Gemäss einer weiteren Ausgestaltung der Erfindung folgen die Verdrahtungsbahnen für die gleichstufigen Verdrahtungsabschnitte entsprechend der Reihenfolge in den Schaltkreisketten in dem Verdrahtungsfeld aufeinander. Dadurch wird erreicht, dass der maximale Abstand von einem beliebigen Anschlusselement zur nächstliegenden dazugehörigen Verdrahtungsbahn nicht grosser werden kann als der halbe Abstand zwischen zwei gleichstufigen parallelen Verdrahtungsbahnen.G e Mäss a further embodiment of the invention, followed by the wiring traces for the same stage wiring portions to each other according to the order in the circuit chains in the wiring field. This ensures that the maximum distance from any connection element to the closest associated wiring path cannot be greater than half the distance between two parallel wiring paths of the same level.

Gemäss einer Weiterbildung der Erfindung sind innerhalb des Verdrahtungsfeldes für gleichstufige Verdrahtungsabschnitte entgegengesetzter Impulsrichtung räumlich getrennte, insbe- ' sondere benachbarte Verdrahtungsbahnen vorgesehen. Dadurch wird erreicht, dass das zwischen Leitern entgegengesetzter Impulsrichtung besonders stark auftretende Signalübersprechen weitgehend verringert wird.According to a development of the invention are within the Wiring field for wiring sections of the same level opposite pulse direction, spatially separated, in particular adjacent wiring paths are provided. Through this it is achieved that the signal crosstalk occurring particularly strongly between conductors with opposite impulse directions is largely reduced.

Weitere Einzelheiten der Erfindung ergeben sich aua den in der Zeichnung dargestellten und nachstehend beschriebenen Ausführungsbeispielen.Further details of the invention can also be found in FIG the drawings shown and described below embodiments.

Es zeigen:Show it:

Fig. 1 die Schaltbilder zweier in bekannter Weise verdrahteter Schaltkreisketten mit einer zeitlichen Darstellung der die einzelnen Verdrahtungsabschnitte durchlaufenden elektrischen Impulse, Fig. 1 shows the circuit diagrams of two wired in a known manner Circuit chains with a temporal representation of the electrical impulses passing through the individual wiring sections,

VPA 9/610/0130 - 5 -VPA 9/610/0130 - 5 -

209811/0756209811/0756

Fig. 2 zwei wie in Fig. 1 dargestellte Schaltkreisketten, jedoch gemäss der Erfindung verdrahtet,FIG. 2 shows two circuit chains as shown in FIG. 1, but wired according to the invention,

Fig. 3 eine schematische Draufsicht auf ein Verdrahtungsfeld getnäss der Erfindung, welches entsprechend der Anordnung nach Fig. 2 verdrahtet ist. ·3 shows a schematic plan view of a wiring field according to the invention, which according to the arrangement according to Fig. 2 is wired. ·

Fig. 1 zeigt die Schaltbilder zweier Schaltkreiskstten 9 und 10, welche in bekannter Weise verdrahtet sind. Die Schaltkreisketten 9, 10 bestehen aus Ausgangskippstufen 11, von denen Arbeitsimpulse ausgesendet werden, und darauffolgenden Schaltelementen 13 mit dazwischenliegenden Verdrahtungsabschnitten 1 bis 8, welche der Reihe naoh von den Arbeitsimpulsen durchlaufen werden, die die jeweils darauffolgenden Schaltelemente 13 durchschalten, sowie abschliessenden Endkippstufen 12, welche die ankommenden elektrischen Impulse übernehmen. Im taktorientierten Schaltkreissystem werden alle Arbeitsimpulse gleichzeitig, durch einen entsprechenden Taktimpuls ausgelöst, von den zugehörigen Ausgangskippstufen 11 ausgesendet. Durch einen später folgenden Taktimpuls werden die ankommenden Impulse von den Endkippstufen 12 übernommen, während bereits abgeklungene Impulse nicht mehr übernommen werden können. Bei den bekannten Verdrahtungsanordnungen sind die Verdrahtungsabschnitte 1 bis 8 zwischen den einzelnen Verknüpfungsgliedern 13 verschiedener Schaltkreisketten 9, 10 in willkürlicher Kombination in den verschiedenen Verdrahtungsbahnen eines Verdrahtungsfeldes z.B. innerhalb eines rasterartig aufgebauten Stiftenfeldes zusammengefasst.So kann z.B. wie hier im ungünstigsten Falle der letzte Verdrahtungsabschnitt 8 einer Schaltkreiskette 9 mit dem ersten Verdrahtungsabschnltt 1 einer anderen Schaltkreiskette 10 in einer Verdrahtungsbahn z.B. zwischen benachbarten Stiften-Reihen geführt sein. Wenn nun der Verdrahtungsabschnitt 8 der Schaltkreiskette 9 von einem Arbeitsimpuls durchlaufen Fig. 1 shows the circuit diagrams of two Schaltkreiskstten 9 and 10, which are wired in a known manner. The circuit chains 9, 10 consist of output flip-flops 11, from which working pulses are sent out, and subsequent switching elements 13 with interposed wiring sections 1 to 8, which are traversed in sequence by the working pulses that switch through the respective subsequent switching elements 13, as well as final final flip-flops 12, which take over the incoming electrical impulses. In the clock-oriented circuit system, all work pulses are sent out simultaneously by the associated output flip-flops 11, triggered by a corresponding clock pulse. With a clock pulse that follows later, the incoming pulses are taken over by the flip-flops 12, while pulses that have already decayed can no longer be taken over. In the known wiring arrangements, the wiring sections 1 to 8 are combined between the individual logic elements 13 of different circuit chains 9, 10 in any combination in the various wiring paths of a wiring field, e.g. within a grid-like pin field Circuit chain 9 can be guided with the first wiring section 1 of another circuit chain 10 in a wiring path, for example between adjacent rows of pins. If now the wiring section 8 of the circuit chain 9 is traversed by a work pulse

VPA 9/610/0130 - 6 ~VPA 9/610/0130 - 6 ~

209811/0756209811/0756

wird, so wird in dem Verdrahtungsabschnitt 1 der in Ruhe befindlichen Schaltkreiskette 10 ein Störimpuls induziert, der bei genügender Kopplungslänge zum Durchschalten der darauffolgenden Verknüpfungsglieder bzw. Schaltelemente führt, so dass nach entsprechender Zeit ein Störimpuls in der Endkippstufe 12 der Schaltkreiskette 10 ankommt, wo er eine Fehlschaltung auslösen kann, wenn der Übernahmetaktimpuls bereits erfolgt ist. Die Zeit zwischen den beiden Taktimpulsen, auch Taktpause genannt, muss daher so gross gehalten werden, dass, wie hier im ungünstigsten Falle, der letzte Störimpuls bereits abgeklungen ist, bevor der Übernahmeimpul3 erfolgt, welcher die Endkippstufen 12 die langer anhaltenden Arbeitsimpulse übernehmen lässt. Daraus folgt, dass die Länge der Schaltpause mindestens gleich der doppelten laufdauer des Ar^ei^simpulses zwischen der Ausgangs- und Endkippstufe 11 und 12 einer Schaltkreiskette 9 sein muss.an interference pulse is induced in the wiring section 1 of the circuit chain 10 which is at rest, with sufficient coupling length to switch through the subsequent logic elements or switching elements leads, so that after a corresponding time an interference pulse arrives in the final flip-flop 12 of the circuit chain 10, where it is a faulty circuit can trigger if the transfer clock pulse is already is done. The time between the two clock pulses, also known as the clock pause, must therefore be kept so large that, as here in the worst case, the last interference pulse has already subsided before the takeover pulse 3 takes place, which allows the final flip-flops 12 to take over the long-lasting work pulses. It follows that the length of the Switching pause is at least twice the duration of the Ar ^ ei ^ simpulses between the output and final trigger stage 11 and 12 of a circuit chain 9 must be.

In den ausser den Schaltkreisketten dargestellten Diagrammen ist der in Pfeilrichtung erfolgende zeitliche Ablauf der verschiedenen elektrischen Impulse auf den einzelnen Verdrahtungsabschnitten 1 bis 8 der beiden Schaltkreisketten und 10 angedeutet, wobei die verschiedenen Zeitstufen der Diagramme den entsprechenden Verdrahtungsabschnitten 1 bis zugeordnet sind. Für die Schaltkreiskette 9 zeigt das Diagramm 1 einen durch einen Taktimpuls auf dem Verdrahtungsabschnitt 1 eingeschalteten Arbeiteimpuls, der zum Durchschalten der darauffolgenden Schaltelemente 13 führt, wodurch die einzelnen Verdrahtungsabschnitte 2 bis 8 der Reihe nach unter Strom gesetzt werden, wie dies aus den darauffolgenden entsprechend bezifferten Diagrammen ersichtlich ist. Das Einschalten des Stromes auf dem letzten Abschnitt der Schaltkreiskette 9 erzeugt aber,wie aus den folgenden Diagrammen 1 bis 8 für die Schaltkreiskette 10 ersichtlich, im Verdrahtungsabschnitt 1 der Schaltkreiskette 10 durch Signalübereprechen einen Störimpuls, welcher ebenfalls zumIn the diagrams shown in addition to the circuit chains, the time sequence in the direction of the arrow is shown in FIG different electrical impulses on each wiring section 1 to 8 of the two circuit chains and 10 indicated, the different time stages of the Diagrams are assigned to the corresponding wiring sections 1 to. The diagram shows for the circuit chain 9 1 a working pulse switched on by a clock pulse on the wiring section 1, which is used to switch through the subsequent switching elements 13 leads, whereby the individual wiring sections 2 to 8 are sequentially energized, as shown in the following according to numbered diagrams can be seen. Turning on the power on the last section of the circuit chain 9, however, as shown in the following Diagrams 1 to 8 for the circuit chain 10 can be seen in the wiring section 1 of the circuit chain 10 Signal over-talk a glitch, which is also to the

VPA 9/610/0130 - 7 -VPA 9/610/0130 - 7 -

209811/0756209811/0756

Durchschalten der folgenden Schaltelemente 13 der gestörten Schaltkreiskette 10 führt. Diese Störimpulse sind aber gegenüber den Arbeitsimpulsen von so kurzer Dauer, dass sie durch entsprechende Verlängerung der Taktpause ausgeblendet und unschädlich gemacht werden-können·-.Switching through the following switching elements 13 of the disturbed circuit chain 10 leads. These glitches are but compared to the work impulses of such a short duration that they can be extended by a corresponding extension of the cycle pause can be hidden and rendered harmless · -.

In Fig. 2 sind die beiden Schaltkreisketten 9 und 10 nach Fig. 1 gemäss der Erfindung verdrahtet und miteinander kombiniert, sowie die sich daraus ergebenden zeitlichen Abläufe in den darunterliegenden Diagrammen wie in Fig. 1., jedoch in einem vergrösserten Zeitmasstab dargestellt. In einem Verdrahtungsfeld H (I1Ig. 3) nach der Erfindung sind die Verdrahtungsabschnitte 2 bis 7 zwischen zwei unmittelbar g In FIG. 2, the two circuit chains 9 and 10 according to FIG. 1 are wired according to the invention and combined with one another, as well as the resulting time sequences in the diagrams below as in FIG. 1, but shown on an enlarged scale. In a wiring field H (I 1 Ig. 3) according to the invention, the wiring sections 2 to 7 are between two directly g

miteinander verbundenen Schaltelementen 11, 12, 13 jeweils gleicher Stufe in der Aufeinanderfolge der Verdrahtungsabschnitte 1 bis 8 in den Schaltkreisketten 9» 10 in jeweils räumlich voneinander getrennten Verdrahtung3bahnen bis 27 zusammengefasst. Findet nun wie hier zwischen den Abschnitten 2 der beiden Schaltkreisketten 9 und 10 Signalübersprechen statt, so kommen, wie aus den entsprechenden Diagrammen ersichtlich, der Störimpuls der Schaltkreiskette 10 und der Arbeitsimpuls der Schaltkreiskette 9 etwa gleichzeitig in den Endkippstufen 11, 12 an. Das gleiche wäre bei einer Kopplung zwischen zwei anderen, nach der Erfindung stets gleichstufigen Verdrahtungsabschnitten 3 bis 7 der Pail. Da aber die taktweise ausgesendeten Arbeite- ( impulse annähernd gleichzeitig ankommen, müssen auch mit ihnen die entsprechenden Störimpulse etwa zur gleichen Zeit ankommen. Damit kann also die Taktpause der einfachen Lauf-* dauer der Arbeiteimpulse angenähert werden. Ihre kürzeste Länge a ergibt sich aus dieser Laufdauer plus der Dauer des Storimpulses.Interconnected switching elements 11, 12, 13 each of the same level in the sequence of the wiring sections 1 to 8 in the circuit chains 9 »10 in each case spatially separated wiring 3 tracks to 27. If signal crosstalk now takes place between sections 2 of the two circuit chains 9 and 10, as can be seen from the corresponding diagrams, the interference pulse of the circuit chain 10 and the working pulse of the circuit chain 9 arrive approximately at the same time in the final flip-flops 11, 12. The same would be the case with a coupling between two other wiring sections 3 to 7 of the Pail that are always at the same level according to the invention. But as the cyclically transmitted Arbeite- (impulse arrive almost simultaneously, the corresponding glitches need to arrive about the same time with them. So that is the clock break the simple running * can of Workers' pulses are approximated life. Your shortest length a result of this Duration plus the duration of the disturbance pulse.

Fig. 3 zeigt schetnatisch eine Draufsicht auf ein Verdrahtungsfeld 14, welches gemäss der Erfindung aufgebaut ist· Es 3 shows a schematic plan view of a wiring field 14 which is constructed according to the invention

VPA 9/610/0130 - 8■-■■"'VPA 9/610/0130 - 8 ■ - ■■ "'

209811/0756209811/0756

— ο —- ο -

besteht aus mit den Schaltelementen 1,1, 12, 13 (Fig. 2) ■verbundenen rasterartig verteilten Anschlusselementen 32, bis 37 und den entsprechend angeschlossenen Verdrantungsabschnitten 2 bis 7t wobei der Übersichtlichkeit halber nur die Verdrahtungsabschnitte 2 der Schaltkreisketten 9 und 10 dargestellt sind. Die Verdrahtungsabschnitte 1 und erscheinen in dieser Darstellung nicht, da das erste und das letzte Verknüpfungsglied einer jeden Schaltkreiskette 9, 10 gewöhnlich unmittelbar mit der entsprechenden Ausgangs- und Endkippstufe 11, 12 verbunden ist und in diesen Abschnitten keine Kopplung auftreten kann. Die Verdrahtungsbahnen 22 bis 27, in welchen die entsprechenden Verdrahtungsabschnitte 2 bis 7 geführt sind, verlaufen zwischen den Anschluss elemente -Reihe η parallel und sich kreuzend. Die Verdrahtungsbahnen 22 bis 27 für die gleichetufigen Verdrahtungsabschnitte 2 bis 7 sind entsprechend deren Reihenfolge in den Schaltkreisketten 9, 10 in dem Verdrahtungsfeld aneinandergereiht, während sich die Anschlusselemente 32 bis 37 in beliebiger Folge über das Verdrahtungsfeld verteilen. Der Abstand b zwischen z.B. dem Anschlusselement 32 und der jeweils nächstliegenden Verdrahtungsbahn 22 kann nicht grosser sein als der halbe Abstandyfewischen zwei benachbarten parallelen gleichstufigen Verdrahtungsabschnitten. Weiterhin ist eine Trennung der Impulsrichtungen im Verdrahtungsfeld 14 in der Weise erfolgt, dass für gleichstufige Verdrahtungsabschnitte 2 bis 7 gleicher Impulsrichtung räumlich getrennte, insbesondere benachbarte Verdrahtungsbahnen vorgesehen sind, was das Signalübersprechen, welches durch die Erfindung bereits beherrschbar geworden ist, noch weiter verringert. Die Schraffur deutet einige Verdrahtungsbahnen an, in denen ein Verdrahtungsabschnitt 2 geführt ist. Dieser Verdrahtungsabschnitt 2 muss aber den freien Abstand b bis zu den Anschlusselementen 32 in andersstufigen Verdrahtungsbahnen 23 bis 27 überwinden. Das hier im Zeithaushalt eventuell schädliche Signalübersprechen bleibt dabei jedoch in-is made with the switching elements 1,1, 12, 13 (Fig. 2) ■ associated grid-like distributed connection elements 32 to 37 and the correspondingly connected Verdrantungsabschnitten 2 to 7 t the sake of clarity only the wiring portions 2 of the circuit chains 9 and 10 . The wiring sections 1 and 1 do not appear in this illustration, since the first and the last link of each circuit chain 9, 10 are usually directly connected to the corresponding output and final flip-flop 11, 12 and no coupling can occur in these sections. The wiring tracks 22 to 27, in which the corresponding wiring sections 2 to 7 are guided, run between the connection elements row η parallel and crossing one another. The wiring tracks 22 to 27 for the same-tier wiring sections 2 to 7 are lined up in the wiring field according to their order in the circuit chains 9, 10, while the connection elements 32 to 37 are distributed in any order over the wiring field. The distance b between, for example, the connection element 32 and the respectively closest wiring path 22 cannot be greater than half the distance between two adjacent parallel wiring sections of the same level. Furthermore, the pulse directions in the wiring field 14 are separated in such a way that spatially separated, in particular adjacent wiring paths are provided for wiring sections 2 to 7 of the same pulse direction with the same level, which further reduces the signal crosstalk, which has already become controllable by the invention. The hatching indicates some wiring paths in which a wiring section 2 is guided. However, this wiring section 2 must overcome the free distance b up to the connection elements 32 in wiring paths 23 to 27 of different levels. The signal crosstalk, which may be harmful here in the time budget, remains in

VPA 9/610/0130 - 9 -VPA 9/610/0130 - 9 -

209811/0756209811/0756

folge der kurzen Koppellänge so gering, dass keine Störirapulse entstehen können, die stark genug sind, um ein unzulässiges Durchschalten der restlichen Verknüpfungsglieder auszulösen.follow the short coupling length so small that no interference pulses that are strong enough to prevent the remaining links from being switched through trigger.

4 Patentansprüche
3 Figuren
4 claims
3 figures

VPA 9/610/0130 - 10-VPA 9/610/0130 - 10-

209811/0756209811/0756

Claims (3)

PatentansprücheClaims 1J Verdrahtungsanordnung für Anlagen mit elektrischer Impulsübertragung, insbesondere für Fernsprechvermittlungsanlagen, bei welcher zu einzelnen Schaltkreisketten zusammengefasste Schaltelemente in taktorientierten Schaltkreiskomplexen miteinander innerhalb einer oder mehrerer Verdrahtungsfelder elektrisch verknüpft sind, dadurch gekennzeichnet, dass innerhalb der Verdrahtungsfelder (H) die Verdrahtungsabschnitte (2 bis 7) zwischen zwei unmittelbar uiteinander verbundenen Schaltelementen (11, 12, 13) jeweils gleicher Stufe in der Aufeinanderfolge der Verdrahtungsabsohnitte (2 bis 7) in den Schaltkreisketten (9, 10) in jeweils räumlich voneinander getrennten Verdrahtungsbahnen (22 bis 27) zusammengefasst sind. 1J wiring arrangement for systems with electrical Pulse transmission, especially for telephone exchanges, in which to individual circuit chains combined switching elements in clock-oriented Circuit complexes are electrically linked to one another within one or more wiring fields, characterized in that within the wiring fields (H) the wiring sections (2 to 7) between two directly uit each other connected switching elements (11, 12, 13) each having the same level in the sequence of the wiring section (2 to 7) are combined in the circuit chains (9, 10) in wiring tracks (22 to 27) that are spatially separated from one another. 2. Verdrahtungsanordnung nach Anspruch 1, dadurch gekennzeichnet , dass das Verdrahtungsfeld (H) rasterartig verteilte Anschlusselemente (32 bis 37) aufweist und dass die Verdrahtungsbahnen (22 bis 27) zwischen den Anschlusselemente-Reihen parallel und/oder sich kreuzend ,verlaufen.2. Wiring arrangement according to claim 1, characterized in that the wiring field (H) connecting elements (32 to 37) and that the wiring tracks (22 to 27) between the rows of connection elements are parallel and / or crossing each other. 3. Verdrahtungsanordnung nach Anspruch 2, dadurch gekennzeichnet , dass die Verdrahtungsbahnen (22 bis 27) für die gleichstufigen Verdrahtungsabschnitte (2 bis 7) entsprechend der Reihenfolge in den Schaltkreisketten (9, 10) in dem Verdrahtungsfeld (H) aufeinanderfolgen*3. Wiring arrangement according to claim 2, characterized characterized in that the wiring tracks (22 to 27) for the wiring sections (2 to 7) of the same level correspond to the order in the circuit chains (9, 10) in the wiring field (H) follow one another * 4-. Verdrahtungsanordnung nach den vorhergehenden Ansprüchen, dadurch gekennzeichnet, dass innerhalb des Verdrahtungsfeldes (H) für gleichstufige Verdrahtungsabschnitte (2 bis 7) entgegengesetzter Impulsrichrichtung räumlich getrennte, insbesondere benachbarte Verdrahtungsbahnen (22 bis 27) vorgesehen sind.4-. Wiring arrangement according to the preceding claims, characterized in that within the wiring field (H) for wiring sections of the same level (2 to 7) opposite direction of pulse direction, spatially separated, in particular adjacent, wiring tracks (22 to 27) are provided. VPA 9/610/0130 209811/0756 VPA 9/610/0130 209811/0756
DE19702017075 1970-04-09 1970-04-09 Wiring arrangement for clock-oriented circuit chains Expired DE2017075C (en)

Priority Applications (10)

Application Number Priority Date Filing Date Title
DE19702017075 DE2017075C (en) 1970-04-09 Wiring arrangement for clock-oriented circuit chains
CH120171A CH527534A (en) 1970-04-09 1971-01-27 Wiring arrangement for systems with clock-oriented circuit chains
AT131771A AT312694B (en) 1970-04-09 1971-02-16 Wiring arrangement for systems with electrical pulse transmission, in particular for telephone switching systems
ZA711390A ZA711390B (en) 1970-04-09 1971-03-03 Improvements in or relating to wiring arrangements for circuit complexes containing timing sensitive circuit elements chains
NL7104189A NL7104189A (en) 1970-04-09 1971-03-29
FR7112039A FR2089219A5 (en) 1970-04-09 1971-04-06
LU62946D LU62946A1 (en) 1970-04-09 1971-04-07
BE765560A BE765560A (en) 1970-04-09 1971-04-09 WIRING DEVICE FOR CHAIN OF CHANGING CIRCUITS IMPOSED ACADENCE
SE7104747A SE376709B (en) 1970-04-09 1971-04-13
GB2218671A GB1325813A (en) 1970-04-09 1971-04-19 Circuit arrangements for circuit complexes containing timing sensitive circuit element chains

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE19702017075 DE2017075C (en) 1970-04-09 Wiring arrangement for clock-oriented circuit chains

Publications (3)

Publication Number Publication Date
DE2017075A1 true DE2017075A1 (en) 1972-03-09
DE2017075B2 DE2017075B2 (en) 1972-11-30
DE2017075C DE2017075C (en) 1973-06-20

Family

ID=

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2347165A1 (en) * 1973-09-19 1975-08-07 Standard Elektrik Lorenz Ag WIRING OF CLOCK CONTROLLED ELECTRONIC DEVICES

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2347165A1 (en) * 1973-09-19 1975-08-07 Standard Elektrik Lorenz Ag WIRING OF CLOCK CONTROLLED ELECTRONIC DEVICES

Also Published As

Publication number Publication date
SE376709B (en) 1975-06-02
LU62946A1 (en) 1971-08-26
CH527534A (en) 1972-08-31
BE765560A (en) 1971-10-11
GB1325813A (en) 1973-08-08
ZA711390B (en) 1971-11-24
AT312694B (en) 1974-01-10
DE2017075B2 (en) 1972-11-30
FR2089219A5 (en) 1972-01-07
NL7104189A (en) 1971-10-12

Similar Documents

Publication Publication Date Title
DE2552953C2 (en) Communication system
EP0009572A2 (en) Method and device for testing sequential circuits realized by monolithic integrated semiconductor circuits
DE2726277A1 (en) SAMPLE SIGNAL DETECTOR
DE843430C (en) Method and device for the treatment of encrypted electrical impulse trains
DE3780406T2 (en) METHOD AND ARRANGEMENT FOR CODING AND DECODING BINARY INFORMATION.
DE3838940A1 (en) CIRCUIT WITH TEST FUNCTION CIRCUIT
DE2655443A1 (en) MULTIPLE TIME CONTROL FOR GENERATING TIME SIGNALS FOR INSTALLATIONS WITH SIGNAL PROCESSING CIRCUITS
DE68909717T2 (en) Synchronization method and arrangement for synchronization recovery for transmission in time separation.
DE1199313B (en) Circuit arrangement for perceiving and correcting data signal distortions
DE1762528A1 (en) Self-correcting time division multiplex circuit arrangement for telephone equipment, for example switching equipment
DE2017075A1 (en) Wiring arrangement for clock-oriented circuit chains
DE2156873B2 (en) METHOD AND DEVICE FOR REMOTE CONTROL BY MEANS OF THE INDIVIDUAL COMMANDS PULSE IMAGES
DE2443143C2 (en) Method for monitoring electrical circuits
DE1524884C3 (en) Method and circuit arrangement for the transmission of digital messages with the formation and insertion of check bits
DE2427603A1 (en) CIRCUIT ARRANGEMENT FOR REPLICATING THE WAVE SHAPE OF TELEGRAPHIC STEP PULSES WITH DIGITAL MEANS
DE2017075C (en) Wiring arrangement for clock-oriented circuit chains
DE2217665C3 (en) Circuit arrangement for telecommunications, in particular telephone switching systems, with at least two computers for alternating control of switching processes
DE2163105A1 (en) PROCEDURE AND CIRCUIT ARRANGEMENT FOR DECODING AND CORRECTING A SO-CALLED CONVOLUTIONAL CODE
DE2329846C3 (en) Circuit arrangement for electrical wiring, in particular for printed circuits, in clock-controlled circuit technology
DE2624101C3 (en) Decoding method for an HDB decoder
DE2842332C3 (en) Method and circuit arrangement for determining the duration of the delivery of an output signal corresponding to a binary value in response to the occurrence of a trigger pulse, in particular for railway signal systems
DE1762221C3 (en) Fail-safe binary switching network
DE1952549C3 (en) Circuit arrangement for the transmission of pulses
DE2840009C3 (en) Arrangement for the delivery of pulse-shaped signals by closing contacts
EP0410117A2 (en) Method for the improvement of the security of the signal transmission in track circuits as well as circuit arrangement for the realisation of the method

Legal Events

Date Code Title Description
C3 Grant after two publication steps (3rd publication)