DE19937575A1 - Hauptleiterplatte - Google Patents

Hauptleiterplatte

Info

Publication number
DE19937575A1
DE19937575A1 DE19937575A DE19937575A DE19937575A1 DE 19937575 A1 DE19937575 A1 DE 19937575A1 DE 19937575 A DE19937575 A DE 19937575A DE 19937575 A DE19937575 A DE 19937575A DE 19937575 A1 DE19937575 A1 DE 19937575A1
Authority
DE
Germany
Prior art keywords
bus
circuit board
main circuit
display
start program
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
DE19937575A
Other languages
English (en)
Inventor
Chia-Lien Weng
Chi-Chao Mao
Chen-Min Lin
Nai-Che Feng
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nexcom Int Co Ltd
Nexcom International Co Ltd
Original Assignee
Nexcom Int Co Ltd
Nexcom International Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nexcom Int Co Ltd, Nexcom International Co Ltd filed Critical Nexcom Int Co Ltd
Publication of DE19937575A1 publication Critical patent/DE19937575A1/de
Withdrawn legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/32Monitoring with visual or acoustical indication of the functioning of the machine
    • G06F11/324Display of status information
    • G06F11/325Display of status information by lamps or LED's

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Debugging And Monitoring (AREA)
  • Test And Diagnosis Of Digital Computers (AREA)

Abstract

Die Erfindung gibt eine Hauptleiterplatte (10) mit einem Anzeigemodul (22) zum Anzeigen des Zustands der Hauptleiterplatte (10) an. Die Hauptleiterplatte (10) enthält einen Bus (12) zum Übertragen von Datensignalen und Adressensignalen, einen mit dem Bus (12) verbundenen Speicher (14) zum Speichern eines Startprogramms (16), einen mit dem Bus (12) elektrisch verbundenen Sockel (18), einen in den Sockel (18) einsteckbaren Anzeigemodul (22) mit einer Anzeigeeinrichtung (24) zum Anzeigen eines über den Bus (12) übertragenen Datensignals, einen Positionsidentifizierer (26) zum Identifizieren eines spezifischen über den Bus (12) übertragenen Adressensignals und einen Prozessor (20), der in der Lage ist, über den Bus (12) das in dem Speicher (14) gespeicherte Startprogramm (16) anzusteuern. Bei Ausführung des Startprogramms (16) durch den Prozessor (20) vermag das Startprogramm auf den Bus (12) ein Datensignal und das betreffende Adressensignal auszugeben, und wenn der Positionsidentifizierer (26) des Anzeigemoduls (22) das betreffende Adressensignal von dem Bus (12) identifiziert, setzt er die Anzeigeeinrichtung (24) in Betrieb, um das Datensignal aus dem Startprogramm (16) anzuzeigen.

Description

Die Erfindung betrifft eine Hauptleiterplatte mit den Gat­ tungsmerkmalen des Patentanspruchs 1.
Derartige Hauptleiterplatten sind beispielsweise bei kommer­ ziellen Computern üblich. Um eine solche Hauptleiterplatte zu prüfen, muß diese in den Computersockel eingesteckt und mit einer speziellen Prüfkarte verbunden werden. Werden Fehler ge­ funden, so kann ein Detektor den Ort der problematischen Be­ reiche nicht punktgenau feststellen, weshalb viel Zeit und Mü­ he dafür aufzuwenden ist, die betreffenden Bereiche zu identi­ fizieren und zu korrigieren. Damit ist es sehr mühsam und unökonomisch, eine Hauptleiterplatte kommerzieller Computer zu überprüfen und zu reparieren.
Davon ausgehend liegt der Erfindung die Aufgabe zugrunde, die Überprüfung und damit Reparatur einer Hauptleiterplatte we­ sentlich zu erleichtern.
Diese Aufgabe ist mit den kennzeichnenden Merkmalen des An­ spruchs 1 gelöst. Die Unteransprüche geben darüberhinausgehend vorteilhafte Ausgestaltungsmöglichkeiten an.
Kurz gesagt wird mit der vorliegenden Erfindung eine Hauptlei­ terplatte mit einem Anzeigemodul geschaffen, welcher die auf dem Bus befindlichen Datensignale in Form von Zahlen angibt. Durch die mit dem Anzeigemodul angegebenen Signale erhält der Detektor unmittelbare Kenntnis vom Zustand des auf der Haupt­ leiterplatte befindlichen Prozessors.
Nachfolgend wird ein Ausführungsbeispiel der Erfindung unter Bezugnahme auf die begleitenden Zeichnungen genauer beschrie­ ben. Darin zeigt
Fig. 1 ein funktionelles Blockdiagramm einer erfindungsgemäßen Hauptleiterplatte,
Fig. 2 eine perspektivische Ansicht eines in die Hauptleiter­ platte nach Fig. 1 einsteckbaren Anzeigemoduls und
Fig. 3 ein funktionelles Blockdiagramm des betreffenden Anzei­ gemoduls.
Die in Fig. 1 gezeigte Hauptleiterplatte 10 enthält einen Bus 12 zum Übertragen von Daten- und Adressensignalen, einen mit dem Bus 12 verbundenen Speicher 14 zum Speichern eines Start­ programms 16, einen mit dem Bus 12 elektrisch verbundenen Soc­ kel 18 und einen Prozessor 20. Der Prozessor 20 vermittelt dem in dem Speicher 14 gespeicherten Startprogramm 16 Zugang zu dem Bus 12. Der Bus 12 ist ein ISA-Bus (Industrial Standard Architecture-Bus). Das Startprogramm 16 besteht aus einem grundlegenden Input-/Output-System (BIOS). Der das Startpro­ gramm 16 speichernde Speicher 14 ist ein Stoßspeicher (flash memory).
Fig. 2 zeigt einen in den Sockel 18 einsteckbaren und in Fig. 3 strukturmäßig dargestellten Anzeigemodul 22. Der Anzeigemo­ dul 22 enthält eine Anzeigeeinrichtung 24 zum Anzeigen eines über den Bus 12 empfangenen Datensignals, einen Positionsiden­ tifizierer 26 zum Identifizieren eines bestimmten vom Bus 12 her empfangenen Adressensignals, eine Speichereinheit 28 zum Speichern eines Identifizierungscodes sowie zwei Ziffernanzei­ geeinheiten 30 zum Anzeigen des Datensignals von dem Bus 12 als Ziffernfolge. Die Speichereinheit 28 und die Anzeigeein­ richtung 24 des Anzeigemoduls 22 werden von einem Lese-/Schreib-Signal vom Bus 12 gesteuert.
Bei der Ausführung des Startprogramms 16 durch den Prozessor 20 ermittelt dieses, ob der Anzeigemodul 22 in den Sockel 18 eingesteckt ist. Stellt der Positionsidentifizierer 26 fest, daß das betreffende Adressensignal über den Bus 12 erhalten wird und das Lese-/Schreib-Signal auf dem Bus 12 einen Lesezu­ stand angibt, so wird der Identifizierungscode aus der Spei­ chereinheit 28 auf den Bus 12 gegeben. Durch Lesen des Identi­ fizierungscodes wird das Startprogramm 16 darüber informiert, daß der Anzeigemodul 22 in den Sockel 18 eingesteckt ist. Gibt das Startprogramm 16 über den Bus 12 ein Datensignal an die betreffende Adresse aus, so identifiziert der Positionsi­ dentifizierer 26 des Anzeigemoduls 22 die betreffende Adresse und veranlaßt die Anzeigeeinrichtung 24, das Datensignal anzu­ zeigen. Stellt der Positionsidentifizierer 26 fest, daß das Adressensignal vom Bus 12 die spezifische Adresse ist und das Lese-/Schreib-Signal vom Bus 12 den Schreibzustand angibt, so zeigt die Anzeigeeinrichtung 24 das über den Bus 12 übertrage­ ne Datensignal als Zahl an. Daher kann der Detektor den Zu­ stand des Prozessors 20 unmittelbar aus dem von dem Anzeigemo­ dul 22 angezeigten Signal erkennen, um eine Reparatur durch­ führen zu können.
Da die erfindungsgemäße Hauptleiterplatte 10 einen Anzeigemo­ dul 22 zur Wiedergabe des Datensignals vom Bus 12 in Form ei­ ner Zahl aufweist, erhält der Detektor durch das vom Anzeige­ modul 22 wiedergegebene Signal unmittelbare Kenntnis vom Zu­ stand des Prozessors. Indessen empfängt der Detektor nicht nur eine sofortige Information über das Ergebnis eines jeden Test­ schritts, sondern lokalisiert auch präzise problematische Be­ reiche auf der Hauptleiterplatte 10. Damit wird die Prüfung und Reparatur der Hauptleiterplatte 10 wesentlich erleichtert.

Claims (7)

1. Hauptleiterplatte (10) mit
einem Bus (12) zum Übertragen von Datensignalen und Adres­ sensignalen,
einem mit dem Bus (12) verbundenen Speicher (14) zum Spei­ chern eines Startprogramms (16) für die Inbetriebnahme der Hauptleiterplatte (10) und
einem Prozessor (20), der über den Bus (12) zu dem in dem Speicher (14) gespeicherten Startprogramm (16) Zugriff hat,
dadurch gekennzeichnet,
daß der Bus (12) elektrisch mit einem Sockel (18) verbunden ist,
daß in den Sockel (18) ein Anzeigemodul (22) eingesteckt ist, der
eine Anzeigeeinrichtung (24) zum Anzeigen eines über den Bus (12) übertragenen Datensignals und
einen Positionsidentifizierer (26) zum Identifizieren eines spezifischen über den Bus (12) übertragenen Adressensignals aufweist, auf das hin er die Anszeigeeinrichtungen (24) in Betrieb setzt, um das über den Bus (12) übertragene Datensignal anzuzei­ gen,
daß bei Ausführung des Startprogramms (16) durch den Prozes­ sor (20) dieses ein Datensignal und das betreffende Adres­ sensignal auf den Bus (12) auszugeben vermag und
daß, wenn der Positionsidentifizierer (26) das betreffende Adressensignal von dem Bus (12) identifiziert, er die Anzei­ geeinrichtung (24) in Betrieb setzt, um das Datensignal aus dem Startprogramm (16) anzuzeigen.
2. Hauptleiterplatter (10) nach Anspruch 1, dadurch gekenn­ zeichnet, daß der Anzeigemodul (22) des weiteren eine Spei­ chereinheit (28) zum Speichern eines Identifizierungscodes aufweist und das Startprogramm (16) über den Bus (12) den Identifizierungscode in der Speichereinheit zu lesen ver­ mag, um zu erkennen, ob der Anzeigemodul (22) in den Sockel (18) eingesteckt ist.
3. Hauptleiterplatte (10) nach Anspruch 2, dadurch gekenn­ zeichnet, daß die Speichereinheit (28) und die Anzeigeein­ richtung (24) des Anzeigemoduls (22) von einem über den Bus (12) laufenden Lese-/Schreib-Signal gesteuert werden, daß, wenn der Positionsidentifizierer (26) feststellt, daß über den Bus das betreffende Adressensignal übertragen wird und das über den Bus laufende Lese-/Schreib-Signal den Schreib­ zustand angibt, die Anzeigeeinrichtung (24) das über den Bus übertragende Datensignal anzeigt und daß, wenn der Po­ sitionsidentifizierer (26) erkennt, daß über den Bus das betreffende Adressensignal übertragen wird und das über den Bus laufende Lese-/Schreib-Signal sich im Schreibzustand befindet, der Identifizierungscode der Speichereinheit (28) auf den Bus übertragen wird.
4. Hauptleiterplatte (10) nach einem der vorhergehenden An­ sprüche, dadurch gekennzeichnet, daß der Bus (12) ein ISA- Bus ist.
5. Hauptleiterplatte (10) nach einem der vorhergehenden An­ sprüche, dadurch gekennzeichnet, daß das Startprogramm (16) aus einem grundlegenden Input-/Output-System (BIOS) be­ steht.
6. Hauptlelterplatte (10) nach Anspruch 1, dadurch gekenn­ zeichnet, daß der Speicher (14) zum Speichern des Startpro­ gramms (16) ein Stoßspeicher (14) ist.
7. Hauptleiterplatte (10) nach einem der vorhergehenden An­ sprüche, dadurch gekennzeichnet, daß die Anzeigeeinrichtung (24) eine Mehrzahl Ziffernanzeigeeinheiten (30) zum Anzei­ gen des Datensignals von dem Bus (12) als Ziffernfolge auf­ weist.
DE19937575A 1999-05-20 1999-08-09 Hauptleiterplatte Withdrawn DE19937575A1 (de)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW088108321A TW556071B (en) 1999-05-20 1999-05-20 Motherboard with display device showing booting status

Publications (1)

Publication Number Publication Date
DE19937575A1 true DE19937575A1 (de) 2000-11-23

Family

ID=21640786

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19937575A Withdrawn DE19937575A1 (de) 1999-05-20 1999-08-09 Hauptleiterplatte

Country Status (3)

Country Link
JP (1) JP2000339191A (de)
DE (1) DE19937575A1 (de)
TW (1) TW556071B (de)

Also Published As

Publication number Publication date
JP2000339191A (ja) 2000-12-08
TW556071B (en) 2003-10-01

Similar Documents

Publication Publication Date Title
US4108358A (en) Portable circuit tester
KR0149891B1 (ko) 버스상태분석기 및 그 내부버스시험방법
EP0088591A2 (de) Mitgeführter Speicher für die Herstellung von aus vielen Teilen zusammengesetzten Produkten
CN101196958A (zh) 设计印刷电路板的计算机辅助设计装置和方法
CN1938656A (zh) 用于需要维护的装置的管理方法和系统
CN101196957A (zh) 检查支持装置和方法
US20070094427A1 (en) System and method for verifying the coupled locations of computer devices
CN112559355A (zh) 测试用例的生成方法、装置、电子设备及存储介质
CN101196953A (zh) 用于设计印刷电路板的cad装置、方法和计算机产品
US6148419A (en) System diagnostic location codes
DE19937575A1 (de) Hauptleiterplatte
DE3541026C2 (de)
CN210574840U (zh) 一种基于单片机的lcd校牌
CN107341064A (zh) 基于车辆变流控制单元子电路板的防插错系统
JPS6363068B2 (de)
JP3355933B2 (ja) 自動販売機の制御装置
JP3091806B2 (ja) 設備の監視ポジション割り当て方式
JPH0371267A (ja) 回路図データ作成方法
JPH0450623Y2 (de)
JPH02126343A (ja) プリントカード
GB2035646A (en) Improvements in and relating to revenue recording and processing systems and apparatus therefor
Bradbeer Microcomputer kit review
CN117471272A (zh) 一种印刷电路板pcb测试方法、pcb以及pcb测试系统
US4777619A (en) Method of assuring a proper computer subsystem configuration
JP4193912B2 (ja) 電子投票システム、電子投票方法及び電子投票プログラム

Legal Events

Date Code Title Description
8139 Disposal/non-payment of the annual fee