DE1919469A1 - Time division multiplex system - Google Patents
Time division multiplex systemInfo
- Publication number
- DE1919469A1 DE1919469A1 DE19691919469 DE1919469A DE1919469A1 DE 1919469 A1 DE1919469 A1 DE 1919469A1 DE 19691919469 DE19691919469 DE 19691919469 DE 1919469 A DE1919469 A DE 1919469A DE 1919469 A1 DE1919469 A1 DE 1919469A1
- Authority
- DE
- Germany
- Prior art keywords
- chain
- switch
- parts
- channel
- time division
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J3/00—Time-division multiplex systems
- H04J3/02—Details
- H04J3/04—Distributors combined with modulators or demodulators
- H04J3/047—Distributors with transistors or integrated circuits
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Time-Division Multiplex Systems (AREA)
Description
Zeitmultiplexsystem Die Erfindung betrifft ein Zeitmultiplexßystem zur Zusammenfassung mehrerer Ubertragungakanäle mit Pulscodemodulation unter Verwendung einen Coders, bestehend aus einer Kette eines Speichers als ersten Glied und nachfolgender, Jeweils einer Teil-Codierung dicnender Stufen als weitere Glieder unter Verbindung der Restsignolausgänge mit den Eingängen, und/oder unter Verwendung eine Decoder, bestehend aus einer Kette jeweils einer Teildecodierung dienender Stufen unter Verbindung der Analogsignalausgänge mit den Eingängen. Time division multiplex system The invention relates to a time division multiplex system for combining several transmission channels with pulse code modulation using a coder, consisting of a chain of a memory as the first link and the following, In each case a partial coding of thinning stages as further links under connection the residual signal outputs with the inputs, and / or using a decoder, consisting of a chain of stages each serving a partial decoding with connection the analog signal outputs with the inputs.
Derartige Coder und Decoder, für die sich auch die-Bezeichnung gestreckter Coder bzw. Decoder eingebürgert hat, werden beispielsweise in den Zeitschriften IRE Transactions PGI-5, 1956, S. 155-160, und NTZ 20, 1967/5, S. 257-261, sowie in den USA-Patentschriften 3 161 868 und 3 187 325 beschrieben.Such encoders and decoders, for which the designation is stretched Coders or decoders are naturalized, for example in the magazines IRE Transactions PGI-5, 1956, pp. 155-160, and NTZ 20, 1967/5, pp. 257-261, as well in U.S. Patents 3,161,868 and 3,187,325.
Die der Erfindung zugrunde liegende Aufgabe besteht darin, ein Zeitmultiplexsystem mit "gestrecktem" Coder bzw. Decoder mit einer gegenüber den bekannten Systemen höheren Geschwindigkeit und/oder Genauigkeit zu realisieren.The object on which the invention is based is to provide a time division multiplex system with a "stretched" coder or decoder with one compared to the known systems realize higher speed and / or accuracy.
Ausgehend von einem Zeitmultiplexsystem mit Pulscodemodulation der einleitend geschilderten Art wird diese Aufgabe erfindungsgemäß dadurch gelöst, daß beim Coder die Kette in aus einen oder mehreren Gliedern bestehende Kettenteilc 1...n aufgeteilt ist, daß zusätzliche Kettenteile 1...(n-1) in einer Anzahl vorgesehen sind, daß Jedem Kettenteil wenigstens zwei Kettenteile niedrigerer Ordnungszahl zugeordnet sind, daß ferner die Speicher eingangsseitig mit sendeseitigen Kanalschaltern verbunden sind, daß einander zugeordnete Kettenteile benachbarter Ordnungszahl durch Kettenschalter verbunden sind, daß alle Stufen der Kettenteile 1...(n-1) über Ausgangsschalter und die Stufc des Kcttentciles n direkt mit je einem digitalen Ausgang des Coders verbunden sind, daß beim Decoder die Kette in ein oder mehrere Stufen enthaltende Kettenteile 1l...n aufgeteilt ist, daß zusätzliche Kettenteile 2'...n' in einer Anzahl vorgesehen sind, daß jeden Kettenteil wenigstens zwei Kettenteile höhererOrdnungszahl zugeordnet sind, daß Jeder Kettenteil 2'...n' eingangsseitig einen Speicher enthlilt, daß ferner die Kettenteile n' ausgangsseitig mit empfangsseitigen Kanalschaltern verbunden sind, daß einander zugeordnete Kette teile benachbarter Ordnungszahl durch Kettenschalter verbunden sind, daß die Stufe des Kettenteiles 1' direkt und die Stufen der Kettenteilc 2'...n' über Eingangsschalter mit je einem digitalen Eingang des Decoder verbunden sind, und daß eine sende- und/oder empfangsseitige Einrichtung zur Steuerung der Kanalschalter und der Schalter vorgesehen ist, die miteinander synchronisiert sind.Based on a time division multiplex system with pulse code modulation of the the type described in the introduction, this object is achieved according to the invention by that in the case of the coder the chain consists of one or more links 1 ... n is divided so that additional chain parts 1 ... (n-1) are provided in a number are that each chain part at least two chain parts of lower atomic number are assigned that, furthermore, the memory on the input side with channel switches on the transmission side are connected that associated chain parts of adjacent ordinal number by Chain switches are connected that all stages of the chain parts 1 ... (n-1) via output switch and the step of the Kcttentciles n directly with a digital output of the encoder are connected that the decoder contains the chain in one or more stages Chain parts 1l ... n is divided that additional chain parts 2 '... n' in one Number are provided that each chain part at least two chain parts of higher order number are assigned that each chain part 2 '... n' contains a memory on the input side, that further the chain parts n 'on the output side with channel switches on the receiving side are connected to that associated chain share neighboring Ordinal number connected by chain switch that the stage of the chain part 1 'directly and the steps of the chain part c 2' ... n 'via input switch with one each digital input of the decoder are connected, and that a transmitting and / or receiving side Means for controlling the channel switch and the switch is provided, the are synchronized with each other.
Für die praktische Ausführung des Erfindungsgegenstandes ist es vorteilhaft, wenn eine sendeseitige Einrichtung zur Steuerung der Kanalschalter und der Schalter vorgesehen ist, die durch nacheinander und gegebenenfalls zeitlich überlappend erfolgende Schließung der Kanalschalter einerseits jeweils einen Übertragungskanal mit einem--von m Codereingängen verbindet und andererseits von diesem Codereingang aus durch zeitlich gestaffelte Schließung von Kettenschaltern eine durch Schließung des Kanal schalters gewonnene Abtastprobe des1im11tibertragungskanal anliegenden Signals durch die Kettenteile/hindurchlaufen läßt und die die Ausgangsschalter einer jeweils gebildeten Kette von Kettenteilen 1..n in dem Zeitpunkt geschlossen hält, wenn der Kettenschalter zwischen den Kettenteilen n und n-1 geöffnet wird.For the practical implementation of the subject matter of the invention, it is advantageous if a transmission-side device for controlling the channel switches and the switches is provided, the successive and possibly time-overlapping taking place Closing the channel switch on the one hand, each one transmission channel with one - of Connects m code inputs and on the other hand from this code input through time staggered closure of chain switches by closing the channel switch obtained sample of the signal present in the transmission channel through the chain parts leaves and the output switch of a chain formed in each case by chain parts 1..n holds closed at the time when the chain switch is between the chain parts n and n-1 is opened.
Vorteilhaft ist es auch, wenn eine sendeseitige Einrichtung vorgesehen ist, die durch nacheinander erfolgende Schließung der Kanalschalter jeden der Codereingänge 1...m in sich wiederholenden Zyklus mit den Ubertragungskanälen verbindet und die bei der Kettenbildung Kettenteile 1...(n-1) wechsel.eise derart einbezieht, daß ein Kettenteil höherer Ordnungszahl erst denn erneut mit einem Kettenteil niedrigerer Ordnungszahl verbunden ist,wenn inzwischen alle weiteren Kettenteile der höheren Ordnungszahl jeweils mit einem Kettenteil niedrigerer Ordnungszahl verbunden. waren.It is also advantageous if a transmission-side device is provided is that by successively closing the channel switches of each of the encoder inputs 1 ... m connects in a repeating cycle with the transmission channels and the in the chain formation chain parts 1 ... (n-1) alternate in such a way that a chain part of higher atomic number only then again with a chain part lower Ordinal number is connected if meanwhile all further chain parts of the higher Ordinal number connected to a chain part with a lower ordinal number. was.
Vorteilhaft ist es weiterhin, wenn eine sendeseitige Einrichtung vorgesehen ist, die noch während des Hindurchlaufend der Abtastprobc durch die Kettenteile 1...n den nachfolgenden Ubertragungskanal mittcls des zugehörigen Kanalschaltero mit den nachfolgenden Oodereingang verbindet und die Kettenteile 1...(n-1) der nachfolgend zu bildenden Kette durch die zugehörigen Kettenschalter zeitlich gestaffelt schließt.It is also advantageous if a transmission-side device is provided is, which is still during the passage of the sample through the chain parts 1 ... n the subsequent transmission channel by means of the associated channel switch connects with the following Ooder input and the chain parts 1 ... (n-1) of the following The chain to be formed closes staggered in time by the associated chain switch.
Vorteilhaft ist es schließlich, wenn eine sendeseitige Einrichtung vorgesehen ist, die weitere Kettenteile 1...(n-2), 1... (n-3) usw. mit weiteren Ubertragungskanälen zeitlich gestaffelt verbindet.Finally, it is advantageous if a transmission-side device is provided, the further chain parts 1 ... (n-2), 1 ... (n-3) etc. with further Connection channels staggered in time.
Bei einer vorteilhaften Ausführungsform des erfindungsgemäßen Zeitmultiplexsystems ist eine sendeseitige Einrichtung vorgesehen, die im Zuge einer Kette mit den Kottenteilen 1...n erst den ersten Kanalschaltcr schließt, kurz vor der Öffnung dieses Kanalschalters den Kettenschalter nach dem Kettenteil 1 schließt und während dessen Schließung alle weiteren Kettenschalter geschlossen hält.In an advantageous embodiment of the time division multiplex system according to the invention a transmission-side device is provided, which is part of a chain with the Kottenteile 1 ... n only closes the first channel switch shortly before this channel switch opens the chain switch closes after the chain part 1 and during its closure keeps all other chain switches closed.
Vorteilhaft ist es auch, wenn eine empfangsseitige Einrichtung zur Steuerung der Kanal schalter und der Schalter vorgesehen ist, die die Eingangsschalter jeweils einer zu bildenden Kette mit Kettenteilen 1'...n' zur-tbergabe der PCM-Signalc schließt, die die Kettenschalter der-zu bildenden Kette zwischen Kettenteilen steigender Ordnungszahl entsprechend den Hindurchlaufen des sich bildenden Analogsignals zeitlich gestaffelt betätigt und die den Decoderausgang dieser Kette mit einem empfangsseitigen Übertragungskanal durch einen Kanalschaltcr verbindet.It is also advantageous if a receiving-side device for Control of the channel switch and the switch is provided which control the input switch in each case a chain to be formed with chain parts 1 '... n' for transferring the PCM signals closes the chain switch of the chain to be formed between chain parts rising Ordinal number corresponding to the passage of the analog signal being formed in time actuated staggered and the decoder output of this chain with a receiving side Transmission channel connects through a channel switch.
Vorteilhaft ist es weiter, wenn eine empfangsseitige Einrichtung vorgesehen ist, die die Kettenschalter zwischen den Kettentoilen 1'...n' derart zeitlich gestaffelt betätigt, daß im Zuge der Kette der jeweils nachfolgende Kettenschalter kurz vor der Öffnung des Jeweils vorhergehenden Kettenschalters geschlossen wird.It is also advantageous if a receiving-side device is provided is that the chain switches between the chain boxes 1 '... n' staggered in time actuated that in the course of the chain of each subsequent chain switch shortly before the opening of the respective preceding chain switch is closed.
Vorteilhaft ist es schließlich, wenn eine empfangsseitige Einrichtung vorgesehen ist, die noch während des Hindurchlaufens des sich bildenden Analogsignals durch die Kettenteile 1'...n' zum ersten Ubertragungskanal Kettenteile 2'...n' mit den nachfolgenden Ubertragungskanal zeitlich gestaffelt verbindet.Finally, it is advantageous if a device at the receiving end is provided, which is still during the passage of the forming analog signal through the chain parts 1 '... n' to the first transmission channel chain parts 2 '... n' with connects the subsequent transmission channel staggered in time.
Enthält das erfindungsgemäße Zeitmultiplexsystem einen Decoder mit mehr als zwei Ausgängen, so ist vorteilhaft eino empfangsseitige Einrichtung vorgesehen, die weitere Kettenteile 3'...n', 4'...n' usw. mit weiteren Ubertragungskanulen zeitlich gestaffelt verbindet.If the time division multiplex system according to the invention contains a decoder more than two outputs, a device on the receiving end is advantageously provided, the further chain parts 3 '... n', 4 '... n' etc. with further transmission channels in time staggered connects.
Zur Erzielung einer optimalen Geschwindigkeit und Genauigkeit ist es bei einem erfindungsgemäßen Decoder mit mehreren Ausklingen vorteilhaft, wenn eine empfangaseitige Einrichtung vorgesehen ist, die die Ketten derart zyklisch bildet, daß ein Kettenteil niedrigerer Ordnungszahl erst dann erneut mit einen Kettentoilhöherer Ordnungszahl verbunden ist, wenn alle weiteren Kettenteile der niedrigeren Ordnungszahl mit einem Ketenteil höherer Ordnungszahl verbunden waren.To achieve optimal speed and accuracy it is it is advantageous in a decoder according to the invention with several fades if a receiving-side device is provided, which the chains so cyclically forms that a chain part of lower atomic number only then again with a higher chain toilet Ordinal number is connected when all further chain parts of the lower ordinal number with a chain part of higher atomic number were connected.
Eine vorteilhafte Ausgestaltung der Erfindung bestebt darin, daß eine eapfangaseitige Einrichtung vorgesehen ist, die die Decoderausgänge der gebildeten Ketten derart zyklisch mit den Übertragungskanälen mittels der Sanalschalter verbindet, daß jeder Deeoderausgang 1'...m' in sich wiederholenden Zyklus mit den Übertragungskanälen verbunden wird.An advantageous embodiment of the invention consists in the fact that a eapfangaseiten device is provided that the decoder outputs of the formed Chains like this cyclically with the transmission channels by means of the Sanal switch connects, that each decoder output 1 '... m' in a repeating cycle with the transmission channels connected.
Anhand eines Ausführungsbeispieles wird die Erfindung nachstehend näher erläutert.The invention is described below using an exemplary embodiment explained in more detail.
Fig. 1 zeigt ein erfindungsgemäßes Zeitmultiplexsystem.1 shows a time division multiplex system according to the invention.
Fig. 2 zeigt einen Funktionsplan für die sendeseitigen Schalter dieses Systems.Fig. 2 shows a function diagram for the transmitter-side switch of this Systems.
Fig. 3 zeigt einen Funktionsplan der empfangsseitigen Schalter dieses Systems.Fig. 3 shows a function diagram of the reception-side switch of this Systems.
Fig. 1 zeigt ein Ausführungsbeispiel des erfindungsgemäßen Zeitmultiplexsystems. Sendeseitig enthält dieses System Übertragungskanäle Ü1-Ü16 mit zugchörigen Kanalschaltern K1-K16.Fig. 1 shows an embodiment of the time division multiplex system according to the invention. On the transmission side, this system contains transmission channels Ü1-Ü16 with associated channel switches K1-K16.
Ein gestreckter Coder enthält drei Kettenteile KT1m - KT3, wobei der erste Kettenteil vierfach vorhanden ist, KT11 bis KT14, und der zweite Kettenteil zweifach vorgesehen ist, KT21 und KT22. Dic ersten Kettenteile KT11 bis KT14 enthalten jeweils einen Speicher Spi bis Sp4 und eine Codierstufe C4 bis C7. Die Eingänge der Kettenteile KT11 bis KT14 sind mit a-d bezeichnet. Die zweiten Kettenteile KT21 und KT22 bestehen jeweils aus einer Codicrstufe a2 und C3. Das dritte Kettenteil KT3 besteht aus einer Codierstufe C1. Die Kettenteile KT11 und KT12 sind durch Kettenschalter 53 und S4 mit den Kettenteil KT21 verbunden. Die Kettenteile KT13 und KT14 sind durch Kettenschalter S5 und S6 mit dem Kettentcil KT22 verbunden. Das Kettenteil KT21 ist über den Kettenschalter S1 und das Kettenteil KT22 ist über den Kettenschalter S2 mit dem Kottenteil KT2 verbunden.A stretched coder contains three parts of the chain KT1m - KT3, whereby the first chain part exists four times, KT11 to KT14, and the second chain part is provided twice, KT21 and KT22. Contains the first chain parts KT11 to KT14 each has a memory Spi to Sp4 and a coding stage C4 to C7. The entrances the chain parts KT11 to KT14 are labeled a-d. The second chain parts KT21 and KT22 each consist of a code level a2 and C3. The third part of the chain KT3 consists of a coding level C1. The chain parts KT11 and KT12 are through chain switches 53 and S4 connected to the chain part KT21. The chain parts KT13 and KT14 are connected to the KT22 by chain switches S5 and S6. The chain part KT21 is via the chain switch S1 and the chain part KT22 is via the Chain switch S2 connected to the Kottteil KT2.
Die Kanalsehalter K1, K5, K9 und K13 sind mit dem Eingang a des Speichers Sp1, die Kanalschalter K3, K7, K11 und K15 sind mit dem Eingang c des Speichers Sp2, die Kanalschalter K2, K6, K10 und K14 sind mit dem Eingang b des Speichers Sp3 und die Kanalsehalter K4, K8, K12 und K16 sind mit dem Eingang ddes Speichers Sp4 verbunden.The channel holders K1, K5, K9 and K13 are connected to the input a of the memory Sp1, the channel switches K3, K7, K11 and K15 are connected to input c of the memory Sp2, the channel switches K2, K6, K10 and K14 are connected to input b of the memory Sp3 and the channel holders K4, K8, K12 and K16 are connected to the input d of the memory Sp4 connected.
Der digitale Ausgang der Codierstufe C1 ist mit der Ausgangsklemme Al verbunden. Die digitalen Ausgänge der Codierstufen C2 und C3 sind über die Ausgangs schalter S7 und S8 mit de Ausgangsklemme A2 verbindbar. Die Codierstufen C4 bis C7 sind über Ausgangsschalter S9 tis S12 mit -der Ausgangsklemme A3 verbindbar.The digital output of coding level C1 is connected to the output terminal Al connected. The digital outputs of the coding levels C2 and C3 are via the output Switches S7 and S8 can be connected to the output terminal A2. The coding levels C4 to C7 can be connected to output terminal A3 via output switches S9 to S12.
Eine sendeseitige Einrichtung ES ist zur Steuerung sämtlicher Kanal-,Ketton- und Ausgangsschalter vorgesehen-und enthalt einen Synchronisieranscluß SyA.A transmission-side device ES is to control all channel, ketton and output switch-and contains a synchronizing connection SyA.
Empfangsscitig enthält das Ausführungsbeispiel des erfindungsgemäßen Zeitmultiplexsystems Übertragungsleitungen Ü'1 bis Ü'16 mit Kanalsohaltern K11 bis K'-16. Ein gestreckter Decoder enthalt drci Kettenteile KT'1 bis KT'3m. Das zweite Kettenteil ist zweifach KT'21, KT'22 und das dritte Kettenteil ist vierfach, KT'31 bis KT'34, vorgesehen. Das erste Kettenteil KT'1 enthält eine Decodierstufe D1. Die zweiten Kettenteile KT'21 und KT'22 enthalten je eine Speicherstufe Sp5 bzw. Sp6 und jeweils eine Decodierstüfe D2 bzw.The embodiment of the invention contains the receiving process Time division multiplex transmission lines Ü'1 to Ü'16 with channel holders K11 to K'-16. A stretched decoder contains three parts of the chain KT'1 to KT'3m. The second Chain part is twofold KT'21, KT'22 and the third chain part is fourfold, KT'31 up to KT'34. The first chain part KT'1 contains a decoding stage D1. The second chain parts KT'21 and KT'22 each contain a storage stage Sp5 or Sp6 and one decoding stage each D2 or
-D3. Die dritten Kettenteile KT'31 bis KT'34 enthalten jeweils einen Speicher Sp7 bis SplO und jeweils eine Decodierstufe 114 bis D7.-D3. The third chain parts KT'31 to KT'34 each contain one Memories Sp7 to SplO and each a decoding stage 114 to D7.
Das Kettenteil KT'1 ist über einen @ @@schalter S13 mit dem Kettenteil KT'21 und über einen Kettenschalter S14 mit dem Kettenteil KT'22 verbunden. Das Kettenteil KT'21 seinerseits ist über cinen Kettenschalter S15 mit dem Kettenteil KT'31 und fiber einen Kettenschalter S16 mit dem Kettenteil KT'32 verbunden. Das Kettenteil KT'22 ist über einen Kettenschalter 517 einmal mit dem Kettenteil KT'33 und andererseits über den Kettenschalter S18 mit dem Kettenteil KT'34 verbunden.The chain part KT'1 is connected to the chain part via a @ @@ switch S13 KT'21 and connected to the chain part KT'22 via a chain switch S14. That Chain part KT'21, for its part, is connected to the chain part via a chain switch S15 KT'31 and connected to the chain part KT'32 via a chain switch S16. That Chain part KT'22 is connected once to chain part KT'33 via a chain switch 517 and on the other hand connected to the chain part KT'34 via the chain switch S18.
Der Analogausgang e des Kettenteiles KT'31 ist mit den Kanalschaltern K'1, K'5, K'9 und K'13 verbunden. Der Analogausgang g des Kettenteiles KT'32 ist mit den Kanalschaltern K'3. K'7, K'11 und K'15 verbünden. Der Analogausgang f des Kettenteiles KT'33 ist mit den Kanalschaltern K'2, K'6, K'10, K'14 und der Analogausgang h des Kettenteiles KT'34 mit den Kanalschaltern K'4, K'8, K'12 und K'16 verbunden.The analog output e of the chain part KT'31 is with the channel switches K'1, K'5, K'9 and K'13 connected. The analog output g of the chain part KT'32 is with the channel switches K'3. Ally K'7, K'11 and K'15. The analog output f des Part of the chain KT'33 is with the channel switches K'2, K'6, K'10, K'14 and the analog output h of the chain part KT'34 is connected to the channel switches K'4, K'8, K'12 and K'16.
Der digitale Eingang der Decodierstufe D1 ist mit der Eingangsklemme E1 verbunden. Der digitale Eingang der Decodierstufe D2 ist Uber einen Eingangsschalter 819 und der digitale Eingang der Decodierstufe D3 über einen Eingangsschalter S20 mit einer Eingangsklemme E2 verbindbar. Die digitalen Eingänge der Decodierstufen D4 bis D7 sind über Eingangsschalter S21 bis 324 mit einer Eingangsklemme E3 verbindbar Eine empfangsseitige Einrichtung EE dient der Betätigung aller Kanal-,Ketten- und Eingangsschalter und enthält einen Synchronisiereingang SyE.The digital input of the decoding stage D1 is connected to the input terminal E1 connected. The digital input of the decoding stage D2 is via an input switch 819 and the digital input of the decoding stage D3 via an input switch S20 Can be connected to an input terminal E2. The digital inputs of the decoding stages D4 to D7 can be connected to an input terminal E3 via input switches S21 to 324 A receiving-side device EE is used to operate all channel, chain and Input switch and contains a synchronization input SyE.
Die Einrichtungen zur übertragung des pulscodemodulierten Signals von den Ausgangsklemmen A1 bis A3 zu den Eingangsklemmen E1 bis E3 sowie die Synchronisiereinrichtung zwischen den Klemmen SyA und SyE sind in Fig. 1 nicht dargestollt, da sie den Erfindungsgegenstand nicht betreffen.The devices for the transmission of the pulse code modulated signal from the output terminals A1 to A3 to the input terminals E1 to E3 and the synchronization device between the terminals SyA and SyE are shown in Fig. 1 not shown because they do not relate to the subject matter of the invention.
Die Wirkungsweise des Zeitmultiplexsystems nach Fig. 1 wird unter Zuhilfenahme des eingangsseitigen Schalterfunktionsplanes nach Fig, 2 und des ausgangsseitigen Schalterfunktionsplanes nach Fig. 3 erläutert.The mode of operation of the time division multiplex system according to FIG. 1 is shown below With the help of the input-side switch function plan according to FIG. 2 and the output-side Switch function plan according to FIG. 3 explained.
Der Abtastvorgang beginnt mit der Schließung des Kanalschalters 1, worauf die Abtastprobe aus dem Übertragungskanal Ul in den Speicher Sp1 einläuft. Anschließend wird der Kettenschalter S3 geschlossen, so daß das Restsignal der Codierstufe C4 zur Codierstufe C2 gelangt. Noch während der Schließung des Kettenschalters S3 wird der Kettenschalter Si geschlossen, so daß das Restsignal von der Codierstufe C2 zur Codiorstufe C1 gelangen kann. Jetzt werden die Kanalschalter S1 und 83 wieder geöffnet. Zu diesem Zeitpunkt sind die Ausgangsschalter 97 und 89 geschlossen und zum Zeitpunkt eines Taktimpulses T wird das Codewort an den digitalen Ausgang Al bis A3 abgegeben.The scanning process begins with the closure of channel switch 1, whereupon the sample from the transmission channel Ul enters the memory Sp1. The chain switch S3 is then closed, so that the residual signal of the coding stage C4 arrives at coding level C2. While the chain switch S3 is still closing the chain switch Si is closed, so that the residual signal from the coding stage C2 can get to Codior level C1. Now the channel switches S1 and 83 are again opened. At this point the output switches 97 and 89 are closed and at the time of a clock pulse T, the code word is sent to the digital output A1 to A3 submitted.
Während der Kettenschalter 93 noch geschlossen und der Kettenschalter 81 noch nicht geöffnet war, wurde bereits der Kanalschalter K2 geachlossen, so daß die Abtastprobe des Übertragungskanals Ü2 bereits in den Speicher Sp3 einlaufen konnte.While the chain switch 93 is still closed and the chain switch 81 was not yet open, the channel switch K2 was already closed, so that the sample of the transmission channel Ü2 already enter the memory Sp3 could.
Während der Kettenschalter S1 geschlossen war, wurde bereits der Kettenschalter S5 geschlossen, so daß das Restsignal der Codierstufe C6 zum Eingang der Codierstufe C3 gelangen konnte. Noch während der Kettenschalter S5 geschlossen ist, wird der Kettenschalter 92 geschlossen, so daß das Restsignal der Codierstufe C3 in die Codierstufe C1 gelangt.While the chain switch S1 was closed, the chain switch was already on S5 closed, so that the residual signal of the coding stage C6 to the input of the coding stage C3 could reach. While the chain switch S5 is still closed, the Chain switch 92 closed, so that the residual signal of the coding stage C3 in the coding stage C1 reached.
Nach den gleichen Schema werden nachfolgend- alle Übertragungskanäle U3 bis Ü16 abgetastet und deren Amplitudenproben codiert. Die Zahlen im Schalterfunktionsplan zeigen die zu jeweils einer Codierung gehörenden Schalterschließungen.In the following, all transmission channels are based on the same scheme U3 to U16 scanned and their amplitude samples coded. The numbers in the switch function diagram show the switch locks associated with a coding.
Liegt am digitalen Eingang El bis E3 der codierte Wert der Abtastprobe des Übertragungskanals Ül an,, ao werden die Eingangsschalter S19 und S21 geschlossen und die einzelnen Bit zum Zeitpunkt des Taktes T in dic Decodierstufen D1, D2 und D4 derart eingespeist, daß in die Decodierstufe D4 das Bit höchster Wertigkeit gelangt.Is the coded value of the sample at the digital input El to E3 of the transmission channel Ül an ,, ao, the input switches S19 and S21 are closed and the individual bits at the time of the clock T in the decoding stages D1, D2 and D4 fed in in such a way that the bit of the highest significance reaches the decoding stage D4.
Jetzt wird der Kettenschalter S13 geschlossen und das Ausgangasignal der Decodieratufe D1 in den Speicher Sp5 und anschließend in die Decodierstufe D2 übernommen. Anschließend wird der Kettenschalter S15 geschlossen und das Ausgangasignal der Decodierstufe D2 gelangt in den Speicher Sp7 und anschließend in die Decodierstufe D4. Hat sich am Ausgang e der Decodierstufe D4 das Analogsignal mit hinreichender Genauigkeit gebildet, wird der Kanalschalter K'1 geschlossen und das Analogsignal gelangt in den Ubertragungskanal Ü'1.Now the chain switch S13 is closed and the output signal the decoding stage D1 into the memory Sp5 and then into the decoding stage D2 accepted. Then the chain switch S15 is closed and the output signal the decoding stage D2 arrives in the memory Sp7 and then in the decoding stage D4. Has the analog signal at the output e of the decoding stage D4 with sufficient Accuracy is formed, the channel switch K'1 is closed and the analog signal arrives in the transmission channel Ü'1.
Bereits während der Kettenschalter S15 noch geschlossen war, wurden vorbereitend die Eingangsschalter 520 und S23 geschlossen. Während anschließend der Kettenschalter S15 geschlossen wurde, wurde der. Kettenschalter S13 geöffnet, der Kettenschalter S14 geschlossen und zum Zeitpunkt des Taktes T das codierte Signal des Übertragungskanals Ü2 den Decodierstufen DI, D3 und D6 Ubergeben. Nach Einlaufen des Ausgangssignals der Decodierstuto D1 in den Speicher 8p6 wird der'Kettenscbalter 814 geöffnet und der Kettenschalter S17 geschlossen, so daß das Ausgangssignal der Decodierstufe D3 in den Speicher Sp9 gelangt. Auschließend wird der Kettenschalter S17 wieder geöffnet. Liegt am Ausgang f der Decodierstufe D6 das fertige Analogsignal an, so wird der Kanalschalter K'2 geschlossen und das Analogsignal in den Übertragungskanal Ü'2 geleitet.Already while the chain switch S15 was still closed, were In preparation, the input switches 520 and S23 are closed. While subsequently the chain switch S15 was closed, became the. Chain switch S13 open, the chain switch S14 closed and at the time of the clock T the coded signal of the transmission channel Ü2 are transferred to the decoding stages DI, D3 and D6. After running in of the output signal of the decoder D1 in the memory 8p6 is der'Kettenscbalter 814 opened and the chain switch S17 closed, so that the output signal of the Decoding level D3 reaches the memory Sp9. Becomes exclusive the chain switch S17 opens again. Located at the output f of the decoding stage D6 the finished analog signal, the channel switch K'2 is closed and the analog signal passed into the transmission channel Ü'2.
Die Decodierung der nachfol-gend am Eingang E1 bis E3 anlengenden digitalen Signale erfolgt in gleicher Weise wie die Zahlen 3-16 in Schalterfunktionsplan nach Fig. 3 zeigen.The decoding of the following at input E1 to E3 digital signals occurs in the same way as the numbers 3-16 in the switch function diagram according to Fig. 3 show.
Entsprechende erfindungsgemäße Zeitmultiplexsysteme können für eine beliebige Anzahl von Übertragungskanälen und beliebigc Anzahlen von Kettenteilen KT zur. KT' realisiert werden.Corresponding time division multiplex systems according to the invention can be used for a any number of transmission channels and any number of chain parts KT for. KT 'can be realized.
12 Patentansprüche 3 Figuren12 claims 3 figures
Claims (12)
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CH591968A CH490768A (en) | 1968-04-19 | 1968-04-19 | Time division multiplex system |
Publications (3)
Publication Number | Publication Date |
---|---|
DE1919469A1 true DE1919469A1 (en) | 1969-10-30 |
DE1919469B2 DE1919469B2 (en) | 1973-11-15 |
DE1919469C3 DE1919469C3 (en) | 1974-06-12 |
Family
ID=4301512
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE19691919469 Expired DE1919469C3 (en) | 1968-04-19 | 1969-04-17 | Time division multiplex system for combining several transmission channels with pulse code modulation |
Country Status (2)
Country | Link |
---|---|
CH (1) | CH490768A (en) |
DE (1) | DE1919469C3 (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2336007A1 (en) * | 1975-12-15 | 1977-07-15 | Ass Ouvriers Instr Precision | INSTALLATION FOR THE TRANSMISSION OF TELEPHONE OR DATA SIGNALS, WITH MULTIPLE SUBSCRIBERS AND WITH TIME MULTIPLEXING |
-
1968
- 1968-04-19 CH CH591968A patent/CH490768A/en not_active IP Right Cessation
-
1969
- 1969-04-17 DE DE19691919469 patent/DE1919469C3/en not_active Expired
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2336007A1 (en) * | 1975-12-15 | 1977-07-15 | Ass Ouvriers Instr Precision | INSTALLATION FOR THE TRANSMISSION OF TELEPHONE OR DATA SIGNALS, WITH MULTIPLE SUBSCRIBERS AND WITH TIME MULTIPLEXING |
Also Published As
Publication number | Publication date |
---|---|
DE1919469B2 (en) | 1973-11-15 |
CH490768A (en) | 1970-05-15 |
DE1919469C3 (en) | 1974-06-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE2818704A1 (en) | TRANSMISSION SYSTEM FOR THE TRANSMISSION OF ANALOG IMAGE AND SYNCHRONIZATION SIGNALS AND ADDED SYNCHRONOUS NUMERICAL DATA SIGNALS OVER ANALOGUE LINES | |
DE1512070A1 (en) | Time division switching system | |
DE2214769A1 (en) | Time division multiplex switching system | |
DE2111716B2 (en) | REMOTE SIGNALING ARRANGEMENT WITH MULTIPLEX BY TIME DIVISION | |
DE2013946C3 (en) | Circuit arrangement for switching through data signals in time division multiplex switching systems | |
DE2559119C3 (en) | Circuit for concentrating digital signals | |
EP0269803A3 (en) | Circuit arrangement for switching pcm channels | |
DE2547597A1 (en) | METHOD AND DEVICE FOR PROCESSING DIGITAL WORDS | |
DE1213480B (en) | Coding system for message transmissions | |
DE2729014A1 (en) | TIME MULTIPLEX SWITCHING ARRANGEMENT | |
DE2543356C3 (en) | Numerical generator for generating multi-frequency signals | |
DE2819126C2 (en) | Multi-level switching network with reverse grouping for a PCM switching system | |
DE2347731C3 (en) | System for the transmission and reception of pieces of information on a time division basis | |
DE1919469A1 (en) | Time division multiplex system | |
DE2702497C2 (en) | Method and arrangement for reducing intelligible crosstalk of channels scanned one after the other in a time division multiplex system | |
DE2538392A1 (en) | COUPLING UNIT FOR NUMERICAL MULTIPLEX TRANSMISSION CHANNELS | |
DE2261000A1 (en) | INTERMEDIATE MEMORY FOR DIGITAL SIGNALS | |
DE1588397A1 (en) | Arrangement for the protection of time-division multiplexed transmitted signals in telecontrol systems in which the messages contained in the words only show a slow rate of change compared to the speed of telegraphy | |
DE1762316B1 (en) | Method for the transmission of data at increased speed and circuit arrangement for carrying out the method | |
DE2214216C2 (en) | PCM time division switching | |
DE2538912B2 (en) | Computer controlled telephone exchange | |
DE1437360A1 (en) | Information transmission system working with scanning | |
DE1294484B (en) | Circuit arrangement for an electronic time division multiplex self-dialing office | |
DE2657967C2 (en) | Method and circuit arrangement for the independent transmission of digital message words and signaling words between a subscriber station and an exchange | |
DE2923207C3 (en) | Circuit for converting start-stop signals into an isochronous signal |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C3 | Grant after two publication steps (3rd publication) | ||
E77 | Valid patent as to the heymanns-index 1977 | ||
EHJ | Ceased/non-payment of the annual fee |