DE1549771C3 - Separation signal generator for a character reader - Google Patents

Separation signal generator for a character reader

Info

Publication number
DE1549771C3
DE1549771C3 DE19671549771 DE1549771A DE1549771C3 DE 1549771 C3 DE1549771 C3 DE 1549771C3 DE 19671549771 DE19671549771 DE 19671549771 DE 1549771 A DE1549771 A DE 1549771A DE 1549771 C3 DE1549771 C3 DE 1549771C3
Authority
DE
Germany
Prior art keywords
signal
blackening
flip
switched
flop
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
DE19671549771
Other languages
German (de)
Other versions
DE1549771A1 (en
DE1549771B2 (en
Inventor
George George; Miller Gerald David; Rochester Minn. Gorbatenko (V.St.A.)
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
International Business Machines Corp
Original Assignee
International Business Machines Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by International Business Machines Corp filed Critical International Business Machines Corp
Publication of DE1549771A1 publication Critical patent/DE1549771A1/en
Publication of DE1549771B2 publication Critical patent/DE1549771B2/en
Application granted granted Critical
Publication of DE1549771C3 publication Critical patent/DE1549771C3/en
Expired legal-status Critical Current

Links

Description

Die Erfindung betrifft einen Trennsignalgeber für einen Zeichenleser mit einem in Zeichenzeilenrichtung abtastzeilenweise fortschreitenden Abtastraster und einem Vergleicher, der ein binäres Schwärzungsditferenzsignal erzeugt abhängig vom Vorzeichen der Differenz zwischen dem Wert der mit einer Abtastzeile überfahrenen Gesamtschwärzung zu dem entsprechenden Wert der nächstfolgenden Abtastzeile, das in einem binären Speicher zwischengespeichert und in einer logischen Schaltung mit weiteren Abtastkriterien kennzeichnenden binären Signalen verknüpft zur Trennsignalauslösung einen Trennsignalgenerator ansteuert. The invention relates to a separating signal transmitter for a character reader with a character line direction scan line progressive scanning raster and a comparator, which a binary blackening-denotes signal generates, depending on the sign, the difference between the value with a scanning line passed total blackening to the corresponding value of the next following scanning line, which is shown in cached in a binary memory and in a logic circuit with further scanning criteria Characteristic binary signals linked to trigger a separation signal controls a separation signal generator.

In der CH-PS 3 79 816 ist ein Trennsignalgeber dieser Art beschrieben, für den drei mögliche Kriterien für eine Trennlinie angeführt sind, nämlichIn CH-PS 3 79 816 this is an isolating signal transmitter Type, for which three possible criteria for a dividing line are listed, namely

a) zunehmende Schwärzung benachbarter Rasterlinien, a) increasing blackening of neighboring grid lines,

b) abnehmende Schwärzung benachbarter Rasterlinien, b) decreasing blackening of neighboring grid lines,

c) Minimum an Schwärzung in der mittelsten von drei Rasterlinien.c) Minimum of blackening in the middle of three grid lines.

Die Trennung ist am sichersten zu erwarten nach dem unter c) genannten Kriterium. Dafür sind in dieser Vorveröffentlichung zwei verschiedene Entscheidungskanäle vorgesehen — einer zur Erkennung zunehmender Schwärzung und einer zur Erkennung abnehmender Schwärzung — und das bedingt insbesondere, wenn man mehr als drei Rasterlinien in Betracht ziehen will, einen erheblichen Schaltungsaufwand.The separation is to be expected most surely according to the criterion mentioned under c). For that are in this Pre-release provided two different decision-making channels - one to identify increasing ones Blackening and a decreasing blackening to detect - and this requires in particular, if you want to consider more than three grid lines, a considerable circuit expense.

Aufgabe der Erfindung ist es, diesen Schaltungsaufwand zu reduzieren.The object of the invention is to reduce this circuit complexity.

Die Erfindung ist dadurch gekennzeichnet, daß ein von den Schwärzungsdifferenzsignalen angesteuerter Schleifendetektor vorgesehen ist, der bei mehreren aufeinanderfolgenden gleichem Vorzeichen wählbarer Art entsprechenden Schwärzungsdifferenzsignalen, aber auch nur dann, ein erstes Vorsignal abgibt, das zwischengespeichert wird und den Schleifendetektor auf das andere Vorzeichen umsteuert, und daß das bei umgesteuertem Schleifendetektor erzeugte zweite Vorsignal zur Trennsignalauslösung den Trennsignalgenerator ansteuert und die Rücksteuerung des Schleifendetektors auf das ursprüngliche Vorzeichen, das abnehmender Schwärzung entspricht, auslöst.The invention is characterized in that one controlled by the blackening difference signals Loop detector is provided, which can be selected in the case of several successive identical signs corresponding blackening difference signals, but only then, emits a first distant signal that is temporarily stored is and reverses the loop detector to the other sign, and that when reversed The loop detector generated a second distant signal to trigger the separating signal in the separating signal generator controls and the return control of the loop detector to the original sign, which is decreasing Corresponds to blackening, triggers.

Die Erfindung bietet Lösungsmittel zur Umsteuerung der Auswertschaltung, um zunächst abfallenden und danach ansteigenden Schwärzungsgrad mittels der gleichen Baugruppe feststellen zu können. Diese erfinderische Lösung ist anwendbar auch auf die Ermittlung des Schwärzungsminimums in einer mittelsten von mehr als drei Rasterlinien.The invention provides solvents for reversing the evaluation circuit to initially falling and then to be able to determine increasing degree of blackening by means of the same assembly. This inventive The solution can also be used to determine the minimum density in a mean of more than three grid lines.

Einer Weiterbildung der Erfindung liegt die Aufgabe zugrunde, einen Trennsignalgeber der eingangs genannten Art, bei dem im Sinne des unter c) angegebenen Kriteriums fünf aufeinanderfolgende Rasterlinien in Betracht gezogen werden, möglichst einfach und betriebssicher auszugestalten. Diese Weiterbildung ist Gegenstand des Anspruchs 2.A further development of the invention is based on the object of providing an isolating signal transmitter of the type mentioned at the beginning Type, in the sense of the criterion specified under c) five successive grid lines should be considered to be as simple and reliable as possible. This training is Subject of claim 2.

Die Erfindung wird nun an Hand der Zeichnung beispielsweise näher erläutert. In Zeichnung zeigtThe invention will now be explained in more detail with reference to the drawing, for example. In drawing shows

F i g. 1 im Blockschaltbild einen Trennsignalgeber nach der Erfindung,F i g. 1 in a block diagram of an isolating signal generator according to the invention,

F i g. 2 die Schaltung des Vergleichers aus F i g. 1 im einzelnen, undF i g. 2 shows the circuit of the comparator from FIG. 1 in individual, and

F i g. 3 die Schaltung der übrigen Teile aus F i g. 1 im einzelnen.F i g. 3 shows the circuit of the remaining parts from FIG. 1 in detail.

Gemäß F i g. 1 ist eingangsseitig ein Vergleicher 30 vorgesehen, der an seinen beiden Eingangsanschlüssen fund F von Rasterzeile zu Rasterzeile alternierend mix Videosignalen angesteuert wird, die die SchwärzungAccording to FIG. 1, a comparator 30 is provided on the input side, which is connected to its two input connections and F is driven alternately from raster line to raster line mix video signals, which the blackening

der jeweils zugehörigen Rasterzeile kennzeichnen. Steigt die Schwärzung an, dann liefert der Vergleicher 30 ein Vergleichssignal erster Art, fällt sie ab, dann liefert er ein Vergleichssignal zweiter Art. Mit diesen Vergleichssignalen wird ein Schleifendetektor 38 angesteuert, der feststellt, ob zwei aufeinanderfolgende Vergleichssignale erster Art oder zweiter Art vorliegen. Ob der Schleifendetektor 38 jeweils danach prüft, ob zwei Vergleichssignale erster oder aber zweiter Art aufeinanderfolgen, hängt von einem Steuersignal ab, das aus dem nachgeschalteten Speicher 40 in den Schleifendetektor 38 eingespeist wird. Bei Beginn ist der Speicher 40 leer und der Schleifendetektor 38 prüft auf Vergleichssignale zweiter Art. Wenn der Schleifendetektor zwei Vergleichssignale zweiter Art, die aufeinanderfolgen, aufgefaßt hat, erzeugt er ein negatives Schleifensignal, das im Speicher 40 gespeichert wird. Der Speicher 40 schaltet dann den Schleifendetektor 38 um, so daß dieser nunmehr prüft, ob zwei Vergleichssignale erster Art folgen. Wenn das der Fall ist, wird ein positives Schleifensignal erzeugt. Der Minimumdetektor 42 wird mit dem negativen Schleifensignal angesteuert und löst seinerseits, wenn daraufhin ein positives Schleifensignal folgt, das Trennsignal 5 aus. Die Einzelheiten des Aufbaues und der Funktionsweise des Trennsignalgebers aus F i g. 1 werden an Hand der F i g. 2 und 3 erläutert.the associated grid line. If the density increases, the comparator delivers 30 a comparison signal of the first type, if it drops, then it delivers a comparison signal of the second type. With these comparison signals a loop detector 38 is activated, which determines whether two successive comparison signals of the first type or of the second type. Whether the loop detector 38 then checks whether two comparison signals of the first or second type follow one another, depends on a control signal, which is fed from the downstream memory 40 into the loop detector 38. At the beginning is the memory 40 is empty and the loop detector 38 checks for comparison signals of the second type. If the loop detector has received two comparison signals of the second type which follow one another, it generates a negative one Loop signal which is stored in memory 40. The memory 40 then switches the loop detector 38 around, so that it now checks whether two comparison signals of the first type follow. If that's the case, a will positive loop signal generated. The minimum detector 42 is controlled with the negative loop signal and in turn triggers the separation signal 5 if this is followed by a positive loop signal. the Details of the structure and mode of operation of the isolating signal transmitter from FIG. 1 are based on the F i g. 2 and 3 explained.

Der Vergleicher 30 aus F i g. 1 weist gemäß F i g. 2 einen Einrichtungsvergleicher 44, einen diesem nachgeschalteten Inverter 46, UND-Tore 48, 50, ein ODER-Tor 52 und einen Inverter 54 auf. Der Einrichtungsvergleicher 44, der mit den Videosignalen E, F an seinen Eingangsanschlüssen angesteuert wird, vergleicht ständig diese Videosignale und erzeugt ein \usgangssignal konstanter Amplitude, wenn das Videosignal E entsprechend größerer Schwärzung der zugehörigen Rasterlinie größer ist als das Videosignal F — anderenfalls erzeugt er kein Ausgangssignal. Die Signale G und H treten alternierend und synchron zu den Rasterablenkungen des Zeichenlesers auf und machen die UND-Tore 48, 50 im Takte der Abtastzeilen alternierend passierbar. Das Videosignal E ist das Schwärzungssignal der ersten Rasterzeile, das Videosignal F das der nächstfolgenden Rasterzeile. Das Videosignal der dritten Rasterzeile ist ein neues Videosignal E, das der vierten Rasterzeile ein neues Videosignal Fund so fort, alternierend.The comparator 30 from FIG. 1 shows according to FIG. 2 has a device comparator 44, an inverter 46 connected downstream of this, AND gates 48, 50, an OR gate 52 and an inverter 54. The device comparator 44, which is controlled with the video signals E, F at its input connections, constantly compares these video signals and generates an output signal of constant amplitude if the video signal E is greater than the video signal F, corresponding to a greater blackening of the associated raster line - otherwise it does not generate any Output signal. The signals G and H occur alternately and synchronously with the raster deflections of the character reader and make the AND gates 48, 50 passable alternately in the cycle of the scanning lines. The video signal E is the blackening signal of the first raster line, the video signal F that of the next raster line. The video signal of the third raster line is a new video signal E, the fourth raster line a new video signal Fund immediately, alternating.

Das Signal /-/ tritt auf, wenn der Einrichtungsvergleicher gerade ein neues Videosignal Faufgenommen hat, während das Signal G auftritt, wenn der Einrichtungsvergleicher gerade ein neues Videosignal E aufgenommen hat. Wenn das Videosignal £ größer ist als das Videosignal F, dann zeigt, da das Videosignal Fin dem angenommenen Fall dem Videosignal £ folgt, das Ausgangssignal des Vergleichers 44 an, daß der Schwärzungswert abfällt Mit dem Signal K passiert diese Anzeige das UND-Tor 48 und gelangt an das ODER-Tor 52. Der Ausgang des ODER-Tors 52 zeigt dann an, daß der Schwärzungswert absinkt. Während der nächsten Abtastzeile nimmt der Einrichtungsvergleicher 44 den Schwärzungswert der nächsten Rasterzeile als Videosignal E auf. Wenn dieser Schwärzungswert noch kleiner ist, dann ist das Videosignal F größer als das Videosignal E und der Einrichtungsvergleicher liefert kein Ausgangssignal. Der Inverter 46 erzeugt dann ein Ausgangssignal. Das Signal G und das Ausgangssignal des Inverters 46 öffnen das UND-Tor 50, so daß ein Signal K das UND-Tor 50 passieren kann und an das ODER-Tor 52 gelangt. Der daraus resultierende Ausgangsimpuls am ODER-Tor 52 zeigt den Abfall der Schwärzungswerte an. Der Einrichtungsvergleicher 44 arbeitet in Verbindung mit den nachgeschalteten Schaltungen 38 und 40 im großen und ganzen so, daß am ODER-Tor 52 ein positiver Ausgang vorliegt, wenn die integrierten Schwärzungswerte von Abtastzeile zu Abtastzeile absinken, und am Inverter 54 liegt das dazu inverse Ausgangssignal vor.The signal / - / occurs when the device comparator has just picked up a new video signal F, while the signal G occurs when the device comparator has just picked up a new video signal E. If the video signal £ is greater than the video signal F, then, since the video signal Fin follows the video signal £ in the assumed case, the output signal of the comparator 44 indicates that the density value is falling. With the signal K , this display passes the AND gate 48 and goes to the OR gate 52. The output of the OR gate 52 then indicates that the density value is falling. During the next scanning line, the device comparator 44 receives the density value of the next raster line as a video signal E. If this density value is even smaller, then the video signal F is larger than the video signal E and the device comparator does not provide an output signal. The inverter 46 then generates an output signal. The signal G and the output signal of the inverter 46 open the AND gate 50, so that a signal K can pass the AND gate 50 and reach the OR gate 52. The output pulse resulting therefrom at the OR gate 52 shows the decrease in the density values. The device comparator 44 works in conjunction with the downstream circuits 38 and 40 by and large that a positive output is present at the OR gate 52 when the integrated density values decrease from scan line to scan line, and the output signal inverse thereto is present at the inverter 54 .

Der Schleifendetektor 38 umfaßt gemäß F i g. 3 die UND-Tore 80 bis 90, die ODER-Tore 92, 94, 96 sowie die Verriegelungsschaltungen 98 und 100 und das UND-Tor 102. Der Speicher 40 aus Fig. 1 entspricht dem UND-Tor 104 und der Verriegelungsschaltung 106, während der Minimumdetektor 42 aus F i g. 1 die Verriegelungsschaltung 108, das UND-Tor 110 und das ODER-Tor 114 umfaßt.The loop detector 38 comprises according to FIG. 3 the AND gates 80 to 90, the OR gates 92, 94, 96 and the latch circuits 98 and 100 and the AND gate 102. The memory 40 of FIG. 1 corresponds to the AND gate 104 and the latch circuit 106, while the minimum detector 42 from FIG. 1 includes latch circuit 108, AND gate 110, and OR gate 114 .

Die Eingangsanschlüsse der UND-Tore 80,86,88 aus F i g. 3, die mit einem Minus-Zeichen bezeichnet sind, werden mit den Ausgangssignalen der ODER-Schaltung 52 angesteuert, während die mit dem Plus-Zeichen bezeichneten Eingangsanschlüsse der UND-Tore 82, 84, 90 mit dem Ausgangssignal des Inverters 54 angesteuert werden.The input connections of the AND gates 80, 86 , 88 from FIG. 3, which are labeled with a minus sign, are controlled with the output signals of the OR circuit 52, while the input connections of the AND gates 82, 84, 90 labeled with the plus sign are controlled with the output signal of the inverter 54.

Bei Betrieb ist die Verriegelungsschaltung 106 zunächst durch ein Buchstabenendesignal BE zurückgeschaltet. Das Buchstabenendesignal BE tritt auf, wenn der Abtaststrahl sich zwischen zwei Buchstaben befindet oder wenn ein Trennsignal S erzeugt worden ist. Das Buchstabenendesignal BE schaltet auch die Verriegelungsschaltung 108 zurück, so daß diese unverzüglich am Ende eines jeden Buchstabens zurückgeschaltet ist.In operation, the latch circuit 106 is first switched back by an end-of-letter signal BE . The letter end signal BE occurs when the scanning beam is between two letters or when a separation signal S has been generated. The letter end signal BE also switches back the latch circuit 108 so that it is switched back immediately at the end of each letter.

Wenn ein Buchstabe abgetastet ist, dann prüfen die Verriegelungsschaltungen 98 und 100 zunächst auf aufeinanderfolgende Schwärzungsabfall kennzeichnende Signale. Die betreffende Auswahl wird dadurch getroffen, daß der Null-Ausgang beziehungsweise der L3-Ausgang der Verriegelungsschaltung 106 an die Eingänge der UND-Tore 80, 84 und 88 geleitet wird. Wenn demzufolge die Verriegelungsschaltung 106 zurückgeschaltet ist, dann kann nur durch die UND-Tore 80,84,88 ein Signal an die Verriegelungsschaltungen 98 und 100 gelangen. Wenn das erste Signal Schwärzungsabfall anzeigt, dann passiert dieses das UND-Tor 80 und schaltet über das ODER-Tor 82 die Verriegelungsschaltung 98 vorwärts. Die Folge davon ist, daß das nächste Schwärzungsabfall kennzeichnende Signal über das UND-Tor 88 und das ODER-Tor 96 die Verriegelungsschaltung 100 vorwärts schaltet. Wenn dagegen das nächste Signal ein Schwärzungsanstieg kennzeichnendes Signal ist, dann passiert dieses das UND-Tor 84 das ebenfalls durch die vorwärtsgeschaltete Verriegelungsschaltung 98 vorbereitet ist und dieses Signal gelangt über die ODER-Schaltung 94 an die Verriegelungsschaltung 98 und schaltet diese zurück. Es gibt mithin nur einen einzigen Umstand, unter dem die Verriegelungsschaltungen 98 und 100 beide vorwärts geschaltet sein können, und der liegt dann vor, wenn zwei aufeinanderfolgende Schwärzungsabfall kennzeichnende Signal aufgenommen werden. Wenn sich dieser Zustand ergibt, dann ist das UND-Tor 102 vorbereitet und das nächste Signal P, das im Takte der Abtastzeilen auftritt, kann passieren und löst am Ausgang des UND-Kreises 102 ein Ausgangssignal aus, das negatives Schleifensignal genannt wird. Dieses negative Schleifensignal schaltet die Verriegelungsschaltung 106 vorwärts, wenn sich die Abtastung im Endbereich eines Buchstabens befindet, während dessen ein Signal BER When a letter is scanned, the latches 98 and 100 first check for signals indicative of successive drops in density. The relevant selection is made in that the zero output or the L3 output of the latch circuit 106 is passed to the inputs of the AND gates 80, 84 and 88 . If, as a result, the latch circuit 106 is switched back, then a signal can only pass through the AND gates 80, 84, 88 to the latch circuits 98 and 100 . If the first signal indicates a decrease in density, then this passes the AND gate 80 and switches the latch circuit 98 forwards via the OR gate 82. The result of this is that the next signal indicative of a decrease in density, via the AND gate 88 and the OR gate 96, switches the latch circuit 100 forward. If, on the other hand, the next signal is a signal indicative of an increase in blackening, then this passes the AND gate 84, which is also prepared by the interlocking circuit 98 connected forward, and this signal reaches the interlocking circuit 98 via the OR circuit 94 and switches it back. Thus, there is only one circumstance in which latches 98 and 100 can both be forward switched, and that is when two consecutive blackout indicative signals are received. If this condition arises, then the AND gate 102 is prepared and the next signal P, which occurs in the cycle of the scanning lines, can pass and triggers an output signal at the output of the AND circuit 102 , which is called a negative loop signal. This negative loop signal advances latch 106 when the scan is in the end portion of a letter during which a signal BER

am zweiten Eingang des UN D-Tors 104 vorliegt.is present at the second input of the UN D gate 104.

Während die Verriegelungsschaltung 106 vorwärts geschaltet wird, wird das negative Schleifensignal in der Verzögerungsleitung 116 verzögert und schaltet dann die Verriegelungsschaltungen 98 und 100 zurück. Sobald die Verriegelungsschaltung 106 vorwärts geschaltet ist, werden die UN D-Tore 82,86 und 90 vorbereitet, während die UND-Tore 80, 84 und 88 blockiert sind.While the latch circuit 106 is switched forward, the negative loop signal in delay line 116 and then toggle latches 98 and 100 back. As soon as the interlock circuit 106 is switched forward, the UN D gates 82, 86 and 90 are prepared, while AND gates 80, 84 and 88 are blocked.

Wenn nun die UND-Tore 82,86 und 90 getastet sind, prüfen die Verriegelungsschaltungen 98 und 100 auf zwei aufeinanderfolgende Schwärzungsanstieg kennzeichnende Signale. Wenn ein solches Schwärzungsanstieg kennzeichnendes Signal aufgenommen wird, dann gelangt es über das UND-Tor 82 und das ODER-Tor 92 an die Verriegelungsschaltung 98. Wenn ein zweites Schwärzungsanstieg kennzeichnendes Signal dann aufgenommen wird, wird die Verriegelungsschaltung 100 vorwärts geschaltet. Dagegen, wenn ein Schwärzungsabfall kennzeichnendes Signal aufgenommen wird, wird die Verriegelungsschaltung 98 wieder zurück geschaltet. Die beiden Verriegelungsschaltungen 98 und 100 werden unter diesen Umständen also nur beide vorwärts geschaltet, wenn zwei aufeinanderfolgende Schwärzungsanstieg kennzeichnende Signale aufgenommen werden. Das UND-Tor 102 läßt dann das nächste Signal P passieren, das als Ausgangssignal des UND-Tores 102 anzeigt, daß zwei Schwärzungsanstieg kennzeichnende Signale hintereinander aufgetreten sind. Dieses Signal wird im folgenden positives Schleifensignal genannt.If the AND gates 82, 86 and 90 are now keyed, the latching circuits 98 and 100 check for two successive signals indicative of an increase in blackening. When such a signal indicative of an increase in density is received, it is passed through the AND gate 82 and the OR gate 92 to the latch circuit 98. If a second signal indicative of an increase in density is then received, the latch circuit 100 is switched forwards. On the other hand, if a signal indicative of a decrease in density is picked up, the latch circuit 98 is switched back again. Under these circumstances, the two latch circuits 98 and 100 are only both switched forward when two successive signals indicative of an increase in blackening are recorded. The AND gate 102 then allows the next signal P to pass which, as the output signal of the AND gate 102, indicates that two signals indicating an increase in blackening have occurred one after the other. This signal is called the positive loop signal in the following.

Die Verriegelungsschaltung 108 dient dazu, das Trennsignal S zu erzeugen. Die Verriegelungsschaltung 108 ist vorwärts geschaltet, wenn das UND-Tor 110The locking circuit 108 serves to generate the separation signal S. The interlock circuit 108 is switched forward when the AND gate 110

ίο anzeigt, daß sowohl ein negatives Schleifensignal von der Verriegelungsschaltung 106, als auch ein positives Schleifensignal von dem UND-Tor 102 vorliegt. Die Verriegelungsschaltung 108 bleibt dann in ihrem vorwärts geschalteten Zustand, bis sie durch ein Buchstabenendesignal BE zurück geschaltet wird. Das ODER-Tor 114 ist vorgesehen, um zu ermöglichen, daß die Verriegelungsschaltung 108 zurück geschaltet bleibt für den Fall, daß ein Sperrsignal V auf Grund einer abgetasteten weißen eingeschlossenen Buchstabenfläehe vorliegt.ίο indicates that both a negative loop signal from the latch circuit 106 and a positive loop signal from the AND gate 102 are present. The latch circuit 108 then remains in its forward switched state until it is switched back by an end of letter signal BE. The OR gate 114 is provided to enable the latch circuit 108 to remain switched back in the event that a blocking signal V is present due to a scanned white enclosed letter area.

Die Signale BE, BER, E, F, G, H, K, P und V stammen von dem nicht dargestellten Zeichenleser für den der dargestellte Trennsignalgeber vorgesehen ist, während das Trennsignal S diesen Zeichenleser ansteuert.The signals BE, BER, E, F, G, H, K, P and V originate from the character reader, not shown, for which the shown separating signal generator is provided, while the separating signal S controls this character reader.

Hierzu 1 Blatt Zeichnungen1 sheet of drawings

Claims (2)

Patentansprüche:Patent claims: 1. Trennsignalgeber für einen Zeichenleser mit einem in Zeichenzeilenrichtung abtastzeilenweise fortschreitenden Abtastraster und einem Vergleicher, der ein binäres Schwärzungsdifferenzsignal erzeugt abhängig vom Vorzeichen der Differenz zwischen dem Wert der mit einer Abtastzeile überfahrenen Gesamtschwärzung zu dem entsprechenden Wert der nächstfolgenden Abtastzeile, das in einem binären Speicher zwischengespeichert und in einer logischen Schaltung mit weiteren Abtastkriterien kennzeichnenden binären Signalen verknüpft zur Trennsignaläuslösung einen Trennsignalgenerator ansteuert, dadurch gekennzeichnet, daß ein von den Schwärzungsdifferenzsignalen angesteuerter Schleifendetektor (38) vorgesehen ist, der bei mehreren aufeinanderfolgenden gleichem Vorzeichen wählbarer Art entsprechenden Schwärzungsdifferenzsignalen, aber auch nur dann, ein erstes Vorsignal abgibt, das zwischengespeichert wird und den Schleifendetektor (38) auf das andere Vorzeichen umsteuert, und daß das bei umgesteuertem Schleifendetektor erzeugte zweite Vorsignal zur Trennsignalauslösung den Trennsignalgenerator (108) ansteuert und die Rücksteuerung des Schleifendetektors (38) auf das ursprüngliche Vorzeichen, das abnehmender Schwärzung entspricht, auslöst.1. Separation signal generator for a character reader with a scanning raster that progresses in the direction of scanning lines and a comparator that generates a binary blackening difference signal depending on the sign of the difference between the value of the total blackening over which a scanning line passes and the corresponding value of the next scanning line, which is temporarily stored in a binary memory and controls a separating signal generator linked in a logic circuit with additional scanning criteria characterizing binary signals for separating signal solution, characterized in that a loop detector (38) controlled by the blackening difference signals is provided which corresponds to blackening difference signals, but only if several successive identical signs can be selected, emits a first pre-signal which is buffered and reverses the loop detector (38) to the other sign, and that when reversed rtem loop detector generates the second pre-signal for triggering the separation signal controls the separation signal generator (108) and triggers the return control of the loop detector (38) to the original sign, which corresponds to decreasing blackening. 2. Trennsignalgeber nach Anspruch 1, dadurch gekennzeichnet, daß drei binäre Kippschaltungen (98, 100, 106) vorgesehen sind, von denen die zwei ersten (98 und 100) über eine Gatterschaltung von den fortlaufenden Schwärzungsdifferenzsignalen und den Komplementärsignalen angesteuert in einem ersten Detektorzyklus, gesteuert durch die zurückgeschaltete dritte Kippschaltung (106) auf Schwärzungsdifferenzsignale entsprechend abfallender Schwärzung, ansprechen, derart, daß auf das erste dieser Signale die erste binäre Kippschaltung (98) vorwärtsgeschaltet wird und wenn das darauf folgende Signal ebenfalls abfallender Schwärzung entspricht, die zweite Kippschaltung (100) vorwärtsgeschaltet wird, anderenfalls die erste wieder zurückgeschaltet wird, und daß die Ausgangssignale der vorwärtsgeschalteten ersten und zweiten Kippschaltung im Takt der nächsten Abtastzeile gerundet die dritte Kippschaltung vorwärtsschalten und unter Zwischenschaltung eines Verzögerers (116) die erste und zweite Kippschaltung (98 und 100) zurückschalten und daß die vorwärtsgeschaltete dritte Kippschaltung (106) die Gatterschaltung auf ansteigende Schwärzung ansprechend umschaltet, und daß dann die Ausgangssignale der noch vorwärtsgeschalteten dritten Kippschaltung (106) und der erneut vorwärtsgeschalteten ersten und zweiten Kippschaltung (98, 100) zur Trennsignalauslösung den Trennsignalgenerator (108) ansteuern und die Rückschaltung aller drei Kippschaltungen (98, 100, 106) auslösen.2. Separation signal transmitter according to claim 1, characterized in that three binary multivibrators (98, 100, 106) are provided, of which the first two (98 and 100) are controlled via a gate circuit from the continuous blackening difference signals and the complementary signals in a first detector cycle, controlled by the switched-back third flip-flop (106) respond to the blackening difference signals corresponding to decreasing blackening, in such a way that the first binary flip-flop (98) is forward switched to the first of these signals and, if the following signal also corresponds to decreasing blackening, the second flip-flop (100 ) is switched forward, otherwise the first one is switched back again, and that the output signals of the forward switched first and second flip-flop, rounded at the rate of the next scanning line, switch the third flip-flop forward and with the interposition of a delay (116) the first and second flip-flops switch back attitude (98 and 100) and that the forward switched third flip-flop (106) switches the gate circuit responsive to increasing blackening, and that then the output signals of the still forward-switched third flip-flop (106) and the again forward-switched first and second flip-flop (98, 100) to trigger the separating signal trigger the separating signal generator (108) and trigger the switching back of all three flip-flops (98, 100, 106).
DE19671549771 1966-07-27 1967-07-11 Separation signal generator for a character reader Expired DE1549771C3 (en)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US56827166A 1966-07-27 1966-07-27
US56827166 1966-07-27
DEJ0034115 1967-07-11

Publications (3)

Publication Number Publication Date
DE1549771A1 DE1549771A1 (en) 1971-04-29
DE1549771B2 DE1549771B2 (en) 1975-10-16
DE1549771C3 true DE1549771C3 (en) 1976-05-26

Family

ID=

Similar Documents

Publication Publication Date Title
DE2420767A1 (en) ARRANGEMENT FOR LIMITING THE DYNAMIC OVERRIDE IN, FOR EXAMPLE, AN IMPEDANCE RELAY
DE3427669C2 (en) Signal processing circuit
DE1774990C3 (en) Separation criteria checking device for a character recognizer
DE2156705A1 (en) Circuit arrangement for receiving and detecting information transmitted over a power supply network
DE1549764C3 (en) Character recognition device with a character separation circuit
DE3815531C2 (en)
DE1901335A1 (en) Device for character recognition
DE1549771C3 (en) Separation signal generator for a character reader
DE1119567B (en) Device for storing information
DE2807914C2 (en) Display device supplied with alternating voltage
DE1499394A1 (en) Arrangement for measuring the size of characters
DE3018509A1 (en) SLIDE REGISTER WITH LATCH SWITCHING
DE2007622A1 (en) System for making images visible
DE2906750A1 (en) PULSE DETECTOR CIRCUIT WITH HIGH INPUT IMPEDANCE
DE1512884B2 (en) DEVICE FOR DISTINCTIONING RESISTORS
DE2354769A1 (en) PROCESS AND ARRANGEMENT FOR QUANTITATIVE EVALUATION OF THE OBJECTS OF AN IMAGE TAKEN BY A GRID PROCESS
DE1549771B2 (en) Separation signal generator for a character reader
DE1549818A1 (en) Character recognition device
DE1549889B2 (en) ARRANGEMENT FOR THE LINEAR SCANNING OF A GRAPHICAL DOCUMENT
DE1282059B (en) Deflection device for light point scanner
EP0015226B1 (en) Circuitry for memorizing the phase position of an alternating voltage
DE2449341C3 (en) Method and circuit for detecting the pulse duty factor of a binary signal
DE69120218T2 (en) Frequency divider circuit
DE1591884A1 (en) Phase sequence comparator
DE1241162B (en) Method and arrangement for scanning characters