DE1226634B - Electronic maturity chain - Google Patents

Electronic maturity chain

Info

Publication number
DE1226634B
DE1226634B DEL44683A DEL0044683A DE1226634B DE 1226634 B DE1226634 B DE 1226634B DE L44683 A DEL44683 A DE L44683A DE L0044683 A DEL0044683 A DE L0044683A DE 1226634 B DE1226634 B DE 1226634B
Authority
DE
Germany
Prior art keywords
monostable
electronic
pulses
delay chain
pulse
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
DEL44683A
Other languages
German (de)
Inventor
Dr-Ing Hans-Juergen Wilmowsky
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Licentia Patent Verwaltungs GmbH
Original Assignee
Licentia Patent Verwaltungs GmbH
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Licentia Patent Verwaltungs GmbH filed Critical Licentia Patent Verwaltungs GmbH
Priority to DEL44683A priority Critical patent/DE1226634B/en
Publication of DE1226634B publication Critical patent/DE1226634B/en
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/02Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
    • H03K19/173Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components

Description

Elektronische Laufzeitkette Bei der übermittlung von Impulstelegrammen über größere Entfernungen tritt häufig .das Problem auf, die dabei auftretende Laufzeit in den ,angeschlossenen Fernwirk- oder Fernmeßanlagen zu berücksichtigen. Hier ist eine Anordnung zur Nachbildung dieser Laufzeit vorteilhaft. Die Laufzeit ist im wesentlichen vom übertragungsweg abhängig.Electronic runtime chain for the transmission of pulse telegrams The problem often occurs over longer distances, the runtime that occurs in the connected telecontrol or telemetry systems. Here is an arrangement to simulate this transit time is advantageous. The runtime is in essentially dependent on the transmission route.

Die klassische Laufzeitkette ,mit Induktivitäten und Kapazitäten hat zwar den Vorteil, daß Signale bis zu einer bestimmten Grenzfrequenz verzerrungsarm übertragen werden, jedoch ist diese Eigenschaft bei digitalen Systemen unwichtig. Dagegen ist der Aufwand für Laufzeiten bis zu einigen Millisekunden bei Grenzfrequenzen von z. B. 100 kHz beachtlich hoch. Als Lösung .auf dem elektronischen Gebiet bietet sich das Schieberegister an. Auch hier kann der Aufwand unter Umständen sehr erheblich sein, da die Zahl der Speicher einerseits durch die kürzeste noch zu übertragende Zeichenlänge, andererseits durch die darzustellende Laufzeit gegeben ist. Bei beiden Verfahren ist zudem die Laufzeit nur in Stufen einstellbar.The classic delay chain, with inductances and capacities although the advantage that signals are distortion-free up to a certain cut-off frequency be transmitted, but this property is not important in digital systems. On the other hand, the effort for running times is up to a few milliseconds at limit frequencies from Z. B. 100 kHz considerably high. As a solution in the electronic field the shift register. Here, too, the effort can be very considerable be because the number of memories on the one hand by the shortest still to be transferred Character length, on the other hand is given by the runtime to be displayed. By both In addition, the running time can only be set in stages.

Die erfindungsgemäße elektronische Laufzeitkette für Impulse vermeidet diese Nachteile dadurch, daß zwei monostabile Kippstufen vorgesehen sind, von denen die erste auf die steigende und die zweite auf die fallende Flanke der Impulse .anspricht .und jeweils einen Impuls definierter Länge abgibt, und daß eine den monostabilen Kippstufen nachgeschaltete, das Ausgangssignal der Laufzeitkette liefernde bistabile Kippstufe vorgesehen ist, die jeweils durch die Rückflanken oder Ausgangssignale der monostabilen Kippstufen gesetzt wird.The inventive electronic delay chain for pulses avoids these disadvantages in that two monostable multivibrators are provided, of which the first responds to the rising and the second to the falling edge of the pulses .and each emits a pulse of a defined length, and that one of the monostable Downstream flip-flops that supply the output signal of the delay chain Trigger stage is provided, each by the trailing edges or output signals the monostable multivibrator is set.

Es ist eine Impulsdehnerschaltung bekannt, bei der in zwei Kanälen monostabile Kippstufen vorgesehen sind. Diese monostabilen Kippstufen sind jedoch auf andere Weise mit Eingangs- und Ausgangsgliedern verbunden und haben nicht die Funktion wie die monostabilen Kippstufen der erfindungsgemäßen Anordnung. Zudem kann mit der bekannten Anordnung keine Verzögerung der Eingangsimpulse erreicht werden, sondern nur eine Dehnung; der Ausgangsimpuls beginnt gleichzeitig mit dem Eingangs-Impuls.A pulse stretcher circuit is known in which in two channels monostable multivibrators are provided. However, these monostable multivibrators are otherwise connected to input and output links and do not have the Function like the monostable flip-flops of the arrangement according to the invention. In addition With the known arrangement, no delay in the input pulses can be achieved be but just a stretch; the output pulse begins at the same time as the Input impulse.

Die Erfindung sei an Hand eines Beispieles näher erläutert. In der F i g. 1 ist ein Blockschaltbild wiedergegeben. Im Eingang liegt ein Trigger T als Impulsformer, .dessen Ausgänge je einer monostabilen Kippstufe M1 und M2 zugeführt sind. Die Ausgänge der monostabilen Kippstufen Ml und M2 sind wiederum einem Speicher F (Flip-Flop) zugeführt. Am Ausgang des Speichers wird das verzögerte Signal abgenommen. Mit Hilfe der Widerstandsschaltung W kann die Eigenzeit der monostabilen Kippstufen verstellt werden. Es können .selbstverständlich mehrere monostabile Kippstufen, wie gestrichelt eingezeichnet, hintereinandergeschaltet werden, womit sich ein Vielfaches an Verzögerung ergibt.The invention will be explained in more detail using an example. In the F i g. 1 shows a block diagram. There is a trigger T as in the input Pulse shaper, whose outputs are each fed to a monostable multivibrator M1 and M2 are. The outputs of the monostable multivibrators M1 and M2 are in turn a memory F (flip-flop) supplied. The delayed signal is picked up at the output of the memory. With the help of the resistance circuit W, the proper time of the monostable multivibrators adjusted. It goes without saying that several monostable multivibrators, as shown in dashed lines, can be connected in series, resulting in a multiple of delay results.

Die Wirkungsweise dieser Anordnung sei an Hand der F i g. 2 näher erläutert. Die Zeile A zeigt das einlaufende Telegramm. In Zeile B bzw. C sind die von der oberen bzw. unteren monostabilen Kippstufe M gelieferten Impulse, deren Dauer ,durch eine veränderliche Vorspannung über Widerstand W variiert werden kann dargestellt. Diese Impulse entstehen am Anfang bzw. Ende eines Impulses gemäß Zeile A, d. h., ,.die steigende oder fallende Flanke eines Impulses des Impulstelegramms ruft in der monostabilen Kippstufe einen neuen Impuls hervor. Das Ende des Impulses von Zeile B setzt einen Speicher, dasjenige -des Impulses von Zeile C löscht ihn wieder, so daß am Ausgang des Speichers F das verzögerte Telegramm abgenommen werden kann (Zeile D).The mode of operation of this arrangement is based on FIG. 2 closer explained. Line A shows the incoming telegram. In line B and C are the from the upper or lower monostable multivibrator M supplied pulses, whose Duration can be varied by a variable bias voltage across resistor W. shown. These pulses arise at the beginning or end of a pulse according to the line A, d. that is, the rising or falling edge of a pulse in the pulse telegram causes a new pulse in the monostable multivibrator. The end of the impulse of line B sets a memory, that of the impulse from line C clears it again, so that the delayed telegram can be picked up at the output of memory F. can (line D).

Bedingung :ist, daß die Eigenzeit der monostabilen Kippstufe kürzer als die Zeichenfolge im Telegramm ist (Abstand zweier gleichsinniger Flanken). Die Erholzeit .der monostabilen Kippstufe ist hierbei zu beachten. Das Verfahren läßt sich fortsetzen durch jeweils zwei weitere monostabile Kippstufen, an die ein Flip-Flop angeschlossen werden kann.Condition: is that the proper time of the monostable multivibrator is shorter than the character string in the telegram (distance between two edges in the same direction). the The recovery time of the monostable tipping stage must be observed here. The procedure leaves continue through two further monostable multivibrators to which a flip-flop can be connected.

Claims (2)

Patentansprüche: 1. Elektronische Laufzeitkette für Impulse, dadurch gekennzeichnet, daß zwei monostabile Kippstufen (M1, M2) vorgesehen sind, von denen die erste auf die steigende .und die zweite auf die fallende Flanke der Impulse anspricht und jeweils einen Impuls definierter Länge abgibt, und daß eine den monostabilen Kippstufen nachgeschaltete, das Ausgangssignal der Laufzeitkette liefernde bistabile Kippstufe (F) vorgesehen ist, die jeweils durch die Rückflanken .der Ausgangssignale der monostabilen Kippstufen gesetzt wird. Claims: 1. Electronic delay chain for pulses, thereby characterized in that two monostable multivibrators (M1, M2) are provided, of which the first on the rising edge and the second on the falling edge of the pulses appeals to and each emits a pulse of defined length, and that one is the monostable Downstream flip-flops that supply the output signal of the delay chain Flip-flop (F) is provided, each by the trailing edges of the output signals the monostable multivibrator is set. 2. Elektronische Laufzeitkette nach Anspruch 1, dadurch gekennzeichnet, daß mehrere Anordnungen nach Anspruch 1 hintereinandergeschaltet sind. In Betracht gezogene Druckschriften: Französische Patentschrift Nr. 1316 929.2. Electronic delay chain according to claim 1, characterized in that several arrangements according to claim 1 are connected in series are. Documents considered: French Patent No. 1316 929.
DEL44683A 1963-04-20 1963-04-20 Electronic maturity chain Pending DE1226634B (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
DEL44683A DE1226634B (en) 1963-04-20 1963-04-20 Electronic maturity chain

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DEL44683A DE1226634B (en) 1963-04-20 1963-04-20 Electronic maturity chain

Publications (1)

Publication Number Publication Date
DE1226634B true DE1226634B (en) 1966-10-13

Family

ID=7270794

Family Applications (1)

Application Number Title Priority Date Filing Date
DEL44683A Pending DE1226634B (en) 1963-04-20 1963-04-20 Electronic maturity chain

Country Status (1)

Country Link
DE (1) DE1226634B (en)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR1316929A (en) * 1961-03-09 1963-02-01 Rca Corp Rhythm Editing to transform non-uniformly spaced input signals into delayed output signals

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR1316929A (en) * 1961-03-09 1963-02-01 Rca Corp Rhythm Editing to transform non-uniformly spaced input signals into delayed output signals

Similar Documents

Publication Publication Date Title
DE2047001A1 (en) Method and circuit arrangements for the transmission of data using directional couplers !!
DE2537264C3 (en) Circuit arrangement for recognizing the zero crossings of signals
DE1928431B2 (en) Time control pulse generator
DE2061473C3 (en)
DE1947555B2 (en)
DE1193553B (en) Shift register
DE2161326C3 (en) Circuit arrangement for regulating the speed of a DC motor
DE1762143A1 (en) Data transmission device
DE1226634B (en) Electronic maturity chain
DE2357234A1 (en) DEVICE FOR SELECTING A CONTROL PULSE FREQUENCY FROM AT LEAST TWO CONTROL PULSE FREQUENCIES
DE2428367C2 (en) Circuit arrangement for limiting the transmission speed of data signals
DE3246211C2 (en) Circuit arrangement for the detection of sequences of identical binary values
DE2744201A1 (en) CIRCUIT ARRANGEMENT FOR DETERMINING THE DIRECTION OF ROTATION OF A DIGITAL SPEEDOMETER
DE3042761C2 (en) Circuit arrangement for obtaining an electrical reference clock pulse sequence for the decoding of a multi-length writing read from a recording medium and recorded thereon
DE2261352C3 (en) Apparatus for converting a first train of periodic pulses into a second train of periodic pulses of low frequency
DE2048325A1 (en) Circuit for comparing the frequencies of two pulse trains
DE1462671B2 (en) Circuit arrangement for true-to-length delay of pulses
DE1762753C3 (en) Method for converting an unprotected code into a protected code
DE1044882B (en) Circuit arrangement for generating several clock pulses of different phases
DE2035625C3 (en) Circuit arrangement for the transmission of pulses
DE1673778C (en) Chain connection of bistable multi vibrators
DE2517592A1 (en) Frequency divider for binary input signal - has repetition frequency specified and pulse width equal to half period
DE1069407B (en) Circuit arrangement for dividing a pulse train
DE1200359B (en) Device for controlling the counting direction of a counting circuit
DE1954981B2 (en) Storage arrangement for storing groups of information