DE1176196B - Procedure and arrangement for the digital display of counting results for integration counters - Google Patents

Procedure and arrangement for the digital display of counting results for integration counters

Info

Publication number
DE1176196B
DE1176196B DET21829A DET0021829A DE1176196B DE 1176196 B DE1176196 B DE 1176196B DE T21829 A DET21829 A DE T21829A DE T0021829 A DET0021829 A DE T0021829A DE 1176196 B DE1176196 B DE 1176196B
Authority
DE
Germany
Prior art keywords
clock
counter stages
counter
inputs
individual
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
DET21829A
Other languages
German (de)
Inventor
Dipl-Ing Wolfgang Hilberg
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Telefunken Patentverwertungs GmbH
Original Assignee
Telefunken Patentverwertungs GmbH
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Telefunken Patentverwertungs GmbH filed Critical Telefunken Patentverwertungs GmbH
Priority to DET21829A priority Critical patent/DE1176196B/en
Publication of DE1176196B publication Critical patent/DE1176196B/en
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K21/00Details of pulse counters or frequency dividers
    • H03K21/08Output circuits

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Description

Verfahren und Anordnung zur digitalen Zählergebnisanzeige-fär Integrationszähler Die vorliegende Erfindung betrifft ein Verfahren mit dem das in speichernden Integrationszählern zu einem bestimmten Zeitpunkt enthaltene Zählergebnis in digitaler Form angezeigt werden kann, sowie Anordnungen zur Durchführung dieses Verfahrens. Integrationszähler, für die sich das erfindungsgemäße Verfahren ausnutzen läßt, sind beispielsweise magnetische Flußzähler oder Diodenpumpen.Method and arrangement for digital display of counting results for integration counters The present invention relates to a method with which the integration counters are stored counting result contained at a certain point in time is displayed in digital form can be, as well as arrangements for the implementation of this procedure. Integration counter, for which the method according to the invention can be used are, for example magnetic flow meters or diode pumps.

Integrationszähler der obenerwähnten Art finden in ständig steigendem Maße auf vielen Gebieten der Technik Anwendung, und so wird auch das Bedürfnis, das in ihnen in zunächst unzugänglicher Weise, zumeist in analoger Form, zu einem beliebigen Zeitpunkt, vor allem auch während der Zählung selbst, enthaltene Ergebnis bzw. Zwischenergebnis sichtbar zu machen und gegebenenfalls auch über längere Zeit hinweg sichtbar bleiben zu lassen, immer größer.Integration counters of the type mentioned above are constantly increasing Application in many areas of technology, and so the need that in them in an initially inaccessible way, mostly in an analogous form, to one any point in time, especially during the count itself or to make the interim result visible and, if necessary, over a longer period of time to remain visible away, always bigger.

Die bisher für diesen Zweck vorgeschlagenen Mittel arbeiten einerseits auf nur halbelektronischem Wege und damit relativ langsam, so daß eine Anzeige von Zwischenergebnissen nur bei mit längeren Pausen ablaufenden Zählvorgängen möglich ist, und andererseits geht häufig mit der Auslesung für die Anzeige zugleich auch eine Löschung der Ergebnisse Hand in Hand, so daß naturgemäß nur das Endergebnis, das für eine weitere Rechnung im Zähler nicht mehr zur Verfügung zu stehen braucht, angezeigt werden kann.The means proposed so far for this purpose work on the one hand only semi-electronically and therefore relatively slowly, so that a display of Intermediate results are only possible for counting processes with longer pauses is, and on the other hand often goes with the readout for the display at the same time a deletion of the results hand in hand, so that naturally only the end result, which no longer needs to be available in the meter for a further invoice, can be displayed.

Es ist bekannt, das Auftreten von Zählvorgängen anzuzeigen. Die Anzeige läuft bei der bekannten Schaltung nur während der Zählung selbst, so daß die Zählimpulse selbst für die Anzeigeauslösung verwendet werden; der Verlängerung der Anzeigedauer des einzelnen Zählvorganges dienen RC-Glieder. Bei der bekannten Schaltung ist also nur eine zeitlich begrenzte und rein quantitative Funktionskontrolle durch Anzeige der Zählvorgänge möglich.It is known to indicate the occurrence of counts. The ad runs in the known circuit only during the count itself, so that the counting pulses used to trigger the display; the extension of the display time RC elements are used for the individual counting process. In the known circuit is only a time-limited and purely quantitative function control through display of counting processes possible.

Es war daher Aufgabe der vorliegenden Erfindung, ein Verfahren zu entwickeln, das auf vollelektronischer Basis arbeitet und die Anzeige von Zwischen-und Endergebnissen der Zählung zu einem beliebigen Zeitpunkt gestattet, wobei die für die Abfrage notwendige Unterbrechung der Zählung so kurz wie möglich gehalten werden soll.It was therefore an object of the present invention to provide a method develop that works on a fully electronic basis and the display of intermediate and Final results of the count at any point in time, with the for the interrogation necessary interruption of the counting must be kept as short as possible target.

Erfindungsgemäß wird diese Aufgabe dadurch gelöst, daß während einer durch eine festgelegte Anzahl von Impulsen eines Taktgebers bestimmten Zeit die Verbindung der einzelnen Zählerstufen miteinander und mit der Zählfrequenz gesperrt, die Eingänge der einzelnen Zählerstufen mit dem Taktgeber verbunden und ihre Ausgänge an je ein Torschaltungssystem gelegt werden, das in Abhängigkeit von der Stellung eines von dem Taktgeber gesteuerten Zählers den Weg zu je einem Anzeigesystem freigibt.According to the invention this object is achieved in that during a by a fixed number of impulses of a clock the time determined Connection of the individual counter levels with each other and with the counting frequency blocked, the inputs of the individual counter stages are connected to the clock generator and their outputs can be connected to an interconnection system, depending on the position a counter controlled by the clock releases the path to each display system.

In besonders günstiger Weise wird dabei die Anzahl der Taktimpulse gleich der Stellenzahl der einzelnen Zählerstufen oder einem Vielfachen davon gewählt.The number of clock pulses is particularly advantageous chosen equal to the number of digits of the individual counter stages or a multiple thereof.

Weiterhin hat es sich als günstig erwiesen, daß zwischen die Ausgänge der Zählerstufen und die nachgeordneten Torschaltungssysteme je ein Zwischenspeicher eingeschaltet wird, wobei der Zähler, der die Torschaltungssysteme öffnet, von .dem Taktgeber fortlaufend gesteuert wird.Furthermore, it has proven to be beneficial that between the outputs the counter stages and the subordinate gate circuit systems each have a buffer is switched on, whereby the counter, which opens the gate system, of .dem Clock is continuously controlled.

Für die Dufchführung des erfindungsgemäßen Verfahrens lassdn sich eine ganze Reihe von Anordnungen denkeü. Zwei besonders vorteilhafte davon seien im folgenden noch etwas näher beschrieben.The method according to the invention can be carried out think of a whole series of arrangements. Two of them are particularly advantageous described in more detail below.

Die erste arbeitet mit einem dreipoligen Schalter; über dessen Kontakte den Eingängen der einzelnen Zählerstufen vorgeschaltete Tore gesperrt, die Eingänge selbst; vorzugsweise über Entkopplungseinrichtungen, beispielsweise Entköpplerdioden, und ein fortlaufender Zähler, vorzugsweise ein Ringzähler, mit dem Taktgeber verbunden und Tore, die zwischen den Ausgängen der einzelnen Zählerstufen und den zugehörigen, den jeweiligen Anzeigesystemen vorgeschalteten Torschaltungssystemen angeordnet sind, geöffnet werden.The first works with a three-pole switch; through his contacts The inputs upstream of the inputs of the individual counter stages are blocked self; preferably via decoupling devices, e.g. decoupler diodes, and a continuous counter, preferably a ring counter, connected to the clock generator and gates that are between the outputs of the individual counter stages and the associated, the respective display systems arranged upstream gate circuit systems are to be opened.

Der genaue Aufbau einer solchen Anordnung ist in F i g. 1 schematisch dargestellt.The exact structure of such an arrangement is shown in FIG. 1 schematically shown.

Die zu zählende Frequenz f wird der Anordnung über die Klemme 3 zugeführt. An den Klemmen 2 und 4 liegen Vorspannungen für die Torschaltungen T,1 bis TZ,", die die Trennung der einzelnen Zählerstufen Z1 bis Z"1 voneinander bewirken, und für die Torschaltungen T, bis T", die die Ausgänge der einzelnen Zählerstufen Z1 bis 7_", mit den den Anzeigeeinrichtungen zugeordneten Torschaltungssystemen T11 bis T"", verbinden. Über die Klemme 1 wird eine äußere Taktfrequenz (o zugeführt, die die Ausleseimpulse für die einzelnen Zählerstufen liefert und zugleich das Fortschalten des Ringzählers R bewirkt, der die Öffnung oder Sperrung der Tore T11 bis T"", steuert. Zur Vermeidung von Rückwirkungen sind in die Zuleitungen zwischen der Klemme 1 und den Eingängen der einzelnen Zählerstufen Z, bis Z," Entkopplungsdioden El bis E," eingeschaltet.The frequency f to be counted is fed to the arrangement via terminal 3. At the terminals 2 and 4 there are bias voltages for the gate circuits T, 1 to TZ, "which cause the separation of the individual counter stages Z1 to Z" 1 from one another, and for the gate circuits T, to T ", which the outputs of the individual counter stages Z1 to 7_ "with the gate circuit systems T11 to T"" assigned to the display devices. An external clock frequency (o is supplied via terminal 1, which supplies the read-out pulses for the individual counter stages and at the same time causes the ring counter R to be incremented, which controls the opening or blocking of gates T11 to T "". To avoid repercussions, in the supply lines between terminal 1 and the inputs of the individual counter stages Z, to Z, "decoupling diodes El to E," switched on.

In den mit den Klemmen 1, 2 und 4 verbundenen Leitungen liegen die Kontakte eines dreipoligen Schalters S. Ist dieser Schalter geschlossen, so werden die Tore T;1 bis TZ", gesperrt und damit die einzelnen Zählerstufen Z.1 bis Z", voneinander und von der Zählerfrequenz f getrennt. Zugleich öffnen die Tore Ti bis T", den Weg von den Ausgängen der einzelnen Zählerstufen Z1 bis Z", zu den Torschaltungssystemen T11 bis T,"". Die Taktimpulse der Frequenz (o gelangen von der Klemme 1 über ein Kontaktpaar des Schalters S und die Entkopplungsdioden El bis E", auf die Eingänge der Zählerstufen Z1 bis Z", und schalten diese weiter. Gleichzeitig betreiben sie aber auch den Ringzähler R, dessen Stellenzahl n der der einzelnen Zählerstufen Z1 bis Z", entspricht. An seiner Stelle kann beispielsweise auch ein Flip-Flop-Register mit nachgeschalteter Auswahlmatrix Verwendung finden.The contacts of a three-pole switch S are in the lines connected to terminals 1, 2 and 4. If this switch is closed, the gates T; 1 to TZ "are blocked, and thus the individual counters Z.1 to Z", from each other and separated from the counter frequency f. At the same time, the gates Ti to T "open the way from the outputs of the individual counter stages Z1 to Z" to the gate connection systems T11 to T, "". The clock pulses of the frequency (o come from the terminal 1 via a contact pair of the switch S and the decoupling diodes El to E ", to the inputs of the counter stages Z1 to Z", and switch them on. At the same time, however, they also operate the ring counter R, its Number of digits n corresponds to that of the individual counter stages Z1 to Z ". In its place, for example, a flip-flop register with a subsequent selection matrix can also be used.

Die Arbeitsweise der erfindungsgemäßen Ausleseanordnung gestaltet sich dann folgendermaßen: Die Zählerstufen Z, bis Z", seien beispielsweise 10stellig (n = 10). Sind dann zum Auslesezeitpunkt in der ersten Stufe Z, drei und in der zweiten Stufe Z., sechs Zähleinheiten enthalten, so geben diese Stufen nach sieben bzw. nach vier Taktimpulsen einen Ausgangsimpuls an das nachgeordnete Tor Ti bzw. T2 ab. Zu diesem Zeitpunkt ist der Ringzähler R, der ebenfalls n = zehn Stellen besitzt, um sieben bzw. um vier Schritte fortgezählt worden und steht dann, da seine Stellen umgekehrt durchnumeriert sind, bei den Werten 10-7 = 3 bzw. l0-4 = 6. Dementsprechend ist in dem Torschaltungssystem T,1 bis Ti " das dritte und in dem Torschaltungssystem T2, bis T2" das sechste Tor für den Ausgangsimpuls der Zählerstufe Z, bzw. den der Zählerstufe Z., geöffnet, so daß in dem der Zählerstufe Z, zugeordneten Anzeigesystem der Wert 3 und in dem der Zählerstufe ZI zugeordneten Anzeigesystem der Wert 6 zur Anzeige kommt.The mode of operation of the readout arrangement according to the invention is designed are then as follows: The counters Z, to Z ", are, for example, 10 digits (n = 10). Are then at the time of reading in the first stage Z, three and in the second stage Z., containing six counting units, these stages indicate after seven or after four clock pulses an output pulse to the downstream gate Ti resp. T2 from. At this point in time the ring counter is R, which also has n = ten digits owns, has been counted up by seven or four steps and is then, there his Digits are numbered the other way around, with the values 10-7 = 3 or 10-4 = 6. Correspondingly is the third in the gate system T, 1 to Ti "and in the gate system T2, to T2 "the sixth gate for the output pulse of the counter stage Z, or that of the Counter stage Z., open, so that in the display system assigned to the counter stage Z. the value 3 and in the display system assigned to the counter stage ZI the value 6 for Ad comes.

Die Frequenz der Anzeigeirnpulse beträgt in dem gewählten Beispiel eines dekadischen Zählers (n = 10) den Zehnten und allgemein den raten Teil der Taktfrequenz co, da nur jeder rate Taktimpuls einen Ausgangsimpuls an der jeweiligen Zählerstufe auslösen ; kann.The frequency of the display impulses is in the example chosen of a decadic counter (n = 10) the tithing and generally the guessing part of the Clock frequency co, since only each rate clock pulse has an output pulse at the respective Trigger counter stage; can.

Anschließend an die Torschaltungssysteme T,1 bis T"", können an sich bekannte Einrichtungen zur Umwandlung von Impulsfolgen in Gleichspannungswerte vorgesehen sein, die in der Figur der Übersichtlichkeit halber nicht weiter dargestellt sind. Die Anzeigevorrichtungen können beispielsweise aus einer Anzahl von Glimmlampen bestehen, deren jede einem Ziffernwert zugeordnet ist.Subsequently to the gate circuit systems T, 1 to T "", can per se known devices for converting pulse trains into DC voltage values are provided be, which are not shown in the figure for the sake of clarity. The display devices can, for example, consist of a number of glow lamps exist, each of which is assigned a numerical value.

Eine zweite Ausbildungsform für eine erfindungsgemäße Anordnung ist so aufgebaut, daß je ein Eingang von Toren, die den Eingängen der einzelnen Zählerstufen Z1 bis Z", vor- bzw. deren Ausgängen nachgeschaltet sind, mit einem Impulsgeber verbunden ist, dessen Impulslänge mindestens gleich dem Produkt aus der Stellenzahl der einzelnen Zählerstufen und der Periode der Taktimpulse ist, und weist eine Und-Schaltung auf. deren einer Eingang mit dem Impulsgeber und deren anderer Eingang mit dem Taktgeber, dessen Taktimpulse einen Steuerzähler für die Ausgangstorschaltungssysteme und als Zwischenspeicher dienende Ringzähler fortlaufend weiterschalten. verbunden sind, während an ihren Ausgang die Eingänge der einzelnen Zählerstufen, vorzugsweise über Entkopplungseinrichtungen, beispielsweise Entkopplerdioden, angeschlossen sind.A second embodiment for an arrangement according to the invention is constructed in such a way that each one input from gates, the inputs of the individual counter stages Z1 to Z ", upstream or the outputs of which are connected downstream, with a pulse generator whose pulse length is at least equal to the product of the number of digits of the individual counter stages and the period of the clock pulses, and has an AND circuit on. one input with the pulse generator and the other input with the clock generator, whose clock pulses a control counter for the output gate circuit systems and as The ring counter that serves the intermediate storage continues to advance. are connected, while at their output the inputs of the individual counter stages, preferably via Decoupling devices, for example decoupling diodes, are connected.

Ein Blockschaltbild für eine derartige Anordnung ist in F i g. 2 dargestellt.A block diagram for such an arrangement is shown in FIG. 2 shown.

Die Klemme 3 dient wieder zur Zuführung der Zählfrequenz f, während die Klemme 1 mit einem äußeren Taktgeber der Frequenz (o und die Klemme 2 mit einem Impulsgeber verbunden sind, dessen Impulse in ihrer Länge mindestens gleich dem Produkt aus der Stellenzahl n der einzelnen Zählerstufen Z, bis Z", und der Periode der Taktimpulse (o sind.Terminal 3 is again used to supply the counting frequency f while terminal 1 with an external clock generator of the frequency (o and terminal 2 with a Pulse generator are connected, the length of which is at least equal to the length of the pulses Product of the number of digits n of the individual counter levels Z to Z ", and the period the clock pulses (o are.

Zweckmäßigerweise bemißt man die Impulslänge um ein Geringes größer als das nfache der Taktimpulsperiode, um mit völliger Sicherheit zu gewährleisten, daß während der Dauer aller n Taktimpulse die Tore TZ 1 bis T>"" die eine Trennung der einzelnen Zählerstufen Z, bis Z," voneinander und von der Zählfrequenz .f an Klemme 3 bewirken, gesperrt und die Tore Ti bis T"" die die Ausgänge der einzelnen Zählerstufen Z, bis Z", mit den Zwischenspeichem, den Ringzählern R:, bis R_"" verbinden, die ihrerseits mit den den Anzeigesystemen vorgeschalteten und von dem Steuerzähler, dem Ringzähler R, betriebenen Torschaltungssystemen T,1 bis T"", in ständiger Verbindung stehen, geöffnet sind.The pulse length is expediently dimensioned to be slightly larger than n times the clock pulse period in order to guarantee with complete certainty that the gates TZ 1 to T>"" separate the individual counter stages Z, to Z, " from each other and from the counting frequency .f at terminal 3, locked and the gates Ti to T "" which connect the outputs of the individual counter stages Z, to Z ", with the buffer, the ring counters R :, to R_"", which in turn are in constant communication with the gate circuit systems T, 1 to T "", which are connected upstream of the display systems and operated by the control counter, the ring counter R.

Die Klemmen 1 und 2 bilden weiter die Eingänge einer Und-Schaltung T. deren Ausgang über Entkopplerdioden El bis E", mit den Eingängen der einzelnen Zählerstufen Z, bis Z", verbunden ist. Der eine Eingang der den einzelnen Zählerstufen Z, bis Z", vorgeschalteten Tore T>, bis T=", ist mit dem Impulsgeber an Klemme 2 verbunden, während der andere über die Klemme 3 bzw. den Ausgang der jeweils vorangehenden Zählerstufe an die Zählfrequenz f angeschlossen ist. Die Klemme 2 ist schließlich noch mit jeweils einem Eingang der Tore Ti bis T", verbunden, deren anderer Eingang an den Ausgang der zugehörigen Zählerstufe Z, bis Z", angeschlossen ist, während die Ausgänge zu den als Zwischenspeicher arbeitenden Ringzählern R,1 bis R2," führen.Terminals 1 and 2 also form the inputs of an AND circuit T. their output via decoupling diodes El to E ", with the inputs of the individual Counter stages Z, to Z ", is connected. One input of the individual counter stages Z, to Z ", upstream gates T>, to T =", is connected to the pulse generator on terminal 2 connected, while the other via terminal 3 or the output of the preceding Counter stage is connected to the counting frequency f. Terminal 2 is finally still connected to one input each of the gates Ti to T ″, the other input of which is connected to the output of the associated counter stage Z, to Z ", while the outputs lead to the ring counters R, 1 to R2, "which work as a buffer.

Die Ringzähler R, 1 bis R_", sind ebenso wie der als Steuerzähler für die den Anzeigesystemen vorgeschalteten Torschaltungssysteme T,1 bis T"", dienende Ringzähler R mit der Taktfrequenz (o an der Klemme 1 verbunden, von der sie fortlaufend weitergeschaltet werden. Die Stellenzahl aller dieser Ringzähler ist dabei die gleiche wie die der Zählerstufen Z, bis Z"" nämlich gleich n.The ring counters R, 1 to R_ "are just like the control counters for the gate circuit systems T, 1 to T "", connected upstream of the display systems Ring counter R with the clock frequency (o connected to terminal 1, from which it is continuously can be advanced. The number of digits of all these ring counters is the same like that of the counter stages Z, up to Z "" namely equal to n.

Die Arbeitsweise der obigen Schaltung ist dann die folgende: Liegen an den beiden Eingängen der Und-Schaltung T sowohl die Taktimpulse (o von Klemme 1, als auch der nmal so lange Abfrageimpuls von Klemme 2 - n ist dabei die Stellenzahl der Zählerstufen Z, bis Z", - so gelangen n Taktimpulse (u über den Ausgang von T auf die Eingänge der Zählerstufen Z, bis Z",. Während dieses Zeitraumes sind die einzelnen Zählerstufen Z1 bis Z," durch die gesperrten Tore TZ 1 bis T_", voneinander und von der Zählfrequenz f an Klemme 3 getrennt und ihre Ausgänge über die geöffneten Tore Ti bis T", mit den Zwischenspeichern, den Ringzählern R, 1 bis RZ"" verbunden. Gleichzeitig schalten die n Taktimpulse, die während dieser Zeit durch die Und-Schaltung T passieren können, die Zählerstufen Z1 bis Z", um ihre volle Stellenzahl n weiter. Jede Zählerstufe gibt also einen Ausgangsimpuls auf den zweiten Eingang der Tore T1 bis T," ab, so daß der Zählerstufeninhalt auf den zugehörigen Ringzähler übertragen wird, wo er für die Weiterverarbeitung zur Verfügung steht. Die Zählerstufen selbst behalten dabei nach Beendigung der Abfrage das ursprüngliche Ergebnis, mit dem dann weitergerechnet werden kann.The above circuit then works as follows: If the two inputs of the AND circuit T have both the clock pulses (o from terminal 1 and the n times longer query pulse from terminal 2 - n is the number of digits in the counter stages Z, to Z ", - so get n clock pulses (u via the output of T to the inputs of the counter stages Z, to Z",. During this period, the individual counter stages Z1 to Z, "through the blocked gates TZ 1 to T_", from each other and separated from the counting frequency f at terminal 3 and their outputs connected via the open gates Ti to T "to the buffers, the ring counters R, 1 to RZ"". Circuit T can pass, the counter stages Z1 to Z ", by their full number of digits n. Each counter stage emits an output pulse to the second input of the gates T1 to T," so that the counter stage content is transferred to the associated ring counter where it is available for further processing. The counter levels themselves retain the original result after the query has ended, which can then be used for further calculations.

Die Auslesung der Zwischenspeicher, der Ringzähler RZ 1 bis R7 .,", und die Anzeige ihres Inhaltes erfolgt dann mit Hilfe des Steuerzählers, des Ringzählers R, und der Torschaltungssysteme T11 bis T"," in der gleichen Weise wie bei der Schaltung gemäß F i g. 1, wobei die Zwischenspeicher die Rolle der eigentlichen Zählerstufen Z1 bis Z", übernehmen, die inzwischen für die Fortführung der Zählung zur Verfügung stehen, so daß die für die Auslesung der Zählerstufen erforderliche Unterbrechung der Zählung auf die Zeitdauer von n Taktimpulsen beschränkt bleibt, was die Einsatzfähigkeit der Schaltung naturgemäß wesentlich erhöht.Reading out the buffers, the ring counters RZ 1 to R7., ", and their content is then displayed with the help of the control counter, the ring counter R, and the gate circuit systems T11 to T "," in the same way as in the circuit according to FIG. 1, with the intermediate store playing the role of the actual counter stages Z1 to Z ", which meanwhile are available for the continuation of the count stand so that the interruption required for reading out the counter steps the counting is limited to the duration of n clock pulses, which means that it can be used the circuit is naturally significantly increased.

Claims (7)

Patentansprüche: 1. Verfahren zur digitalen Anzeige des in speichernden Integrationszählern enthaltenen Zählergebnisses, dadurch gekennzeichnet, daß während einer durch eine festgelegte Anzahl von Impulsen eines Taktgebers bestimmten Zeit die Verbindung der einzelnen Zählerstufen miteinander und mit der Zählfrequenz gesperrt, die Eingänge der einzelnen Zählerstufen mit dem Taktgeber verbunden und ihre Ausgänge an je ein Torschaltungssystem gelegt werden, das in Abhängigkeit von der Stellung eines von dem Taktgeber gesteuerten Zählers den Weg zu je einem Anzeigesystem freigibt. Claims: 1. Method for the digital display of the stored Integration counters contained counting result, characterized in that during a time determined by a fixed number of pulses from a clock the connection of the individual counter stages with each other and with the counting frequency is blocked, the inputs of the individual counter stages are connected to the clock generator and their outputs can be connected to an interconnection system, depending on the position a counter controlled by the clock releases the path to each display system. 2. Verfahren nach Anspruch 1, dadurch gekennzeichnet, daß die Anzahl der Taktimpulse gleich der Stellenzahl der einzelnen Zählerstufen oder einem Vielfachen davon gewählt wird. 2. The method according to claim 1, characterized in that the number of clock pulses chosen equal to the number of digits of the individual counter stages or a multiple thereof will. 3. Verfahren nach Anspruch 1 oder 2, dadurch gekennzeichnet, daß zwischen die Ausgänge der Zählerstufen und die nachgeordneten Torschaltungssysteme je ein Zwischenspeicher eingeschaltet wird. 3. The method according to claim 1 or 2, characterized in that between the outputs of the counter stages and the subordinate gate circuit systems each Buffer is switched on. 4. Verfahren nach einem der Ansprüche 1 bis 3, dadurch gekennzeichnet, daß der Zähler, der die Torschaltungssysteme öffnet, von dem Taktgeber fortlaufend gesteuert wird. 4. The method according to any one of claims 1 to 3, characterized in that the counter that opens the gate system, is continuously controlled by the clock. 5. Anordnung zur Durchführung des Verfahrens nach einem der Ansprüche 1 bis 4, gekennzeichnet durch einen dreipoligen Schalter, über dessen Kontakte den Eingängen der einzelnen Zählerstufen vorgeschaltete Tore gesperrt, die Eingänge selbst und ein fortlaufender Zähler mit dem Taktgeber verbunden und Tore, die zwischen den Ausgängen der einzelnen Zählerstufen und den zugehörigen den jeweiligen Anzeigesystemen vorgeschalteten Torschaltungssystemen angeordnet sind, geöffnet werden. 5. Arrangement for the implementation of the Method according to one of Claims 1 to 4, characterized by a three-pole Switch, via whose contacts the inputs of the individual counter stages are connected upstream Gates locked, the inputs themselves and a continuous counter with the clock connected and gates between the outputs of the individual counter stages and the associated gate circuit systems upstream of the respective display systems are arranged to be opened. 6. Anordnung nach Anspruch 5, dadurch gekennzeichnet, daß die Eingänge der Zählerstufen über Entkopplungseinrichtungen mit den Kontakten des Schalters verbunden sind. 6. Arrangement according to claim 5, characterized in that that the inputs of the counter stages via decoupling devices with the contacts of the switch are connected. 7. Anordnung zur Durchführung des Verfahrens nach einem der Ansprüche 1 bis 4, dadurch gekennzeichnet, daß je ein Eingang von Toren, die den Eingängen der einzelnen Zählerstufen (Z1 bis Z,") vor- bzw. deren Ausgängen nachgeschaltet sind, mit einem Impulsgeber verbunden ist, dessen Impulse in ihrer Länge mindestens gleich dem Produkt aus der Stellenzahl der einzelnen Zählerstufen und der Periode der Taktimpulse sind, und daß eine Und-Schaltung vorgesehen ist, deren einer Eingang mit dem Impulsgeber und deren anderer Eingang mit dem Taktgeber, dessen Taktimpulse einen Steuerzähler für die Ausgangstorschaltungssysteme und als Zwischenspeicher dienende Ringzähler fortlaufend weiterschalten, verbunden sind, während an ihrem Ausgang die Eingänge der einzelnen Zählerstufen angeschlossen sind. B. Anordnung nach Anspruch 7, dadurch gekennzeichnet, daß die Eingänge der einzelnen Zählerstufen über Entkopplungseinrichtungen an den Ausgang der Und-Schaltung angeschlossen sind. In Betracht gezogene Druckschriften: Deutsche Auslegeschrift Nr. 1059 507.7. Arrangement for carrying out the method according to one of claims 1 to 4, characterized in that one input of gates which precede the inputs of the individual counter stages (Z1 to Z, ") or their outputs are connected downstream, with a pulse generator is connected, whose pulses are at least equal in length to the product of the number of digits of the individual counter stages and the period of the clock pulses, and that an AND circuit is provided, one input with the pulse generator and the other input with the clock, the clock pulses a control counter for the output gate system and ring counters serving as intermediate storage are connected continuously, while the inputs of the individual counter stages are connected to their output. B. Arrangement according to Claim 7, characterized in that the inputs of the individual counter stages are connected to the output of the AND circuit are connected Publications: German Auslegeschrift No. 1059 507.
DET21829A 1962-03-24 1962-03-24 Procedure and arrangement for the digital display of counting results for integration counters Pending DE1176196B (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
DET21829A DE1176196B (en) 1962-03-24 1962-03-24 Procedure and arrangement for the digital display of counting results for integration counters

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DET21829A DE1176196B (en) 1962-03-24 1962-03-24 Procedure and arrangement for the digital display of counting results for integration counters

Publications (1)

Publication Number Publication Date
DE1176196B true DE1176196B (en) 1964-08-20

Family

ID=7550287

Family Applications (1)

Application Number Title Priority Date Filing Date
DET21829A Pending DE1176196B (en) 1962-03-24 1962-03-24 Procedure and arrangement for the digital display of counting results for integration counters

Country Status (1)

Country Link
DE (1) DE1176196B (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE1276095B (en) * 1965-09-09 1968-08-29 Gen Precision Inc Electronic coding device with a counter that accumulates incoming pulses

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE1059507B (en) * 1956-10-12 1959-06-18 Kienzle Apparate Gmbh Method and arrangement for counting electrical pulses

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE1059507B (en) * 1956-10-12 1959-06-18 Kienzle Apparate Gmbh Method and arrangement for counting electrical pulses

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE1276095B (en) * 1965-09-09 1968-08-29 Gen Precision Inc Electronic coding device with a counter that accumulates incoming pulses

Similar Documents

Publication Publication Date Title
DE2145119B2 (en) DATA ENTRY DEVICE
DE2000353A1 (en) Method and automatic device for measuring the signal-to-noise ratio of television signals
DE1903759A1 (en) Digital correlator
DE2061473C3 (en)
DE2612764C2 (en) Voltage-frequency converter
DE1007085C2 (en) Electronically working counter
DE1176196B (en) Procedure and arrangement for the digital display of counting results for integration counters
DE2156645A1 (en) Counting device
DE938322C (en) Circuit arrangement to reduce the wear and tear on gas discharge tubes
DE1015627B (en) Binary decimal adder consisting of circles of coincidence
DE1524095B2 (en) Electric desktop calculator
DE977938C (en) Circuit arrangement for generating pulse trains with statistically distributed pulses
DE1803607C3 (en) Circuit arrangement for converting a binary number into a decimal number encoded in the BCD code
DE2110232A1 (en) Active filter circuit for pulse trains
DE1524095C (en) Electric desktop calculator
DE1766432C (en) Digital voltmeter
DE1499493C (en) Payment device for binary flow impulses
AT275923B (en) Device for the size comparison of two digital values
AT234784B (en) Circuit arrangement for the automatic detection of pulses arriving on lines
DE2622579C3 (en) Analog-to-digital converter with a tracking network
AT201898B (en) Arrangement for determining the storage value zero
DE1123846B (en) Electronic calculator, especially multiplier
DE1943977B2 (en) ELECTRONIC WATCH WITH A HIGH FREQUENCY ELECTRIC PULSE DELIVERING TIME BASE AND AN ELECTRONIC FREQUENCY DIVIDER
DE1113005B (en) Circuit arrangement for electronic pulse counting
DE1156116B (en) Overlap-free working output circuit of count chains in telecommunication systems, in particular telephone dialing systems