DE1104556B - Electrical coincidence circuit - Google Patents

Electrical coincidence circuit

Info

Publication number
DE1104556B
DE1104556B DEG23372A DEG0023372A DE1104556B DE 1104556 B DE1104556 B DE 1104556B DE G23372 A DEG23372 A DE G23372A DE G0023372 A DEG0023372 A DE G0023372A DE 1104556 B DE1104556 B DE 1104556B
Authority
DE
Germany
Prior art keywords
input
control
path
pulse
paths
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
DEG23372A
Other languages
German (de)
Inventor
Edward Arthur Richard Peddle
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
General Electric Co PLC
Original Assignee
General Electric Co PLC
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by General Electric Co PLC filed Critical General Electric Co PLC
Publication of DE1104556B publication Critical patent/DE1104556B/en
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/02Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
    • H03K19/12Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using diode rectifiers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing

Description

Die Erfindung betrifft eine elektrische Koinzidenzschaltung, bei der eine Mehrzahl Eingangswege mit entsprechenden Eingangsklemmen einer elektrischen Torschaltung verbunden sind, die im Ruhezustand, d. h. bei gleichzeitigem Vorhandensein eines ersten von zwei Spannungszuständen, an allen diesen Eingangsklemmen derart anspricht, daß eine vorbestimmte Ruhespannung an den Ausgangsweg der Koinzidenzschaltung angelegt wird.The invention relates to an electrical coincidence circuit in which a plurality of input paths with corresponding input terminals of an electrical gate circuit are connected, which in the idle state, d. H. with the simultaneous presence of a first of two voltage states at all of these input terminals responds such that a predetermined quiescent voltage is applied to the output path of the coincidence circuit is created.

Koinzidenzschaltungen der obigen Art werden gewohnlich benutzt, um vorbestimmte Funktionen durchzuführen, wie beispielsweise solche Funktionen, die sich auf das elektronische Schalten in Selbstanschlußfernsprechämtern beziehen. Jedoch ist der Nachteil vorhanden, daß die Verwendung von Koinzidenzschaltungen der bereits bekannten Art zur Durchführung bestimmter Funktionen notwendigerweise die Benutzung einer großen Anzahl Bauteile verlangt und möglicherweise auch das Erfordernis für die Koinzidenzschaltungen mit sich bringt, genaue Betriebsbedingungen einzuhalten.Coincidence circuits of the above type become common used to perform predetermined functions, such as those functions that refer to electronic switching in self-hooking telephone exchanges. However, the downside is present that the use of coincidence circuits of the type already known to carry out certain functions necessarily requires the use of a large number of components and possibly also the requirement for the coincidence circuits implies precise operating conditions to be observed.

Aufgabe der Erfindung ist die Schaffung einer verbesserten Koinzidenzschaltung der definierten Art, die im besonderen in speziellen Anwendungsfällen eine Verminderung des erforderlichen apparativen Aufwandes ermöglicht.The object of the invention is to provide an improved coincidence circuit of the type defined which in particular, in special applications, a reduction in the outlay on equipment required enables.

Dies wird erfindungsgemäß dadurch erreicht, daß an jede Eingangsklemme ein Steuerweg derart geschaltet ist, daß dadurch Steuersignale von einer Steuerimpulsquelle an die entsprechende Eingangsklemme der Torschaltung angelegt werden können, welche Steuersignale bewirken, daß der Spannungszustand an dieser Eingangsklemme den zweiten der genannten Zustände annimmt, daß Steuersignale von der Steuerimpulsquelle gleichzeitig an eine Auswahl der Steuerwege angelegt werden, daß ferner jeder Eingangsweg mit seiner ihm zugeordneten Eingangsklemme derart verbunden ist, daß, ansprechend auf ein an die Koinzidenzschaltung über diesen Eingangsweg angelegtes Eingangssignal, ein Spannungssignal an diese Eingangsklemme angelegt wird, das den Spannungszustand dieser Eingangsklemme, falls sich diese dann in dem zweiten Zustand befindet, für die Dauer dieses Eingangssignals in den ersten Zustand ändert, und daß die erwähnte vorbestimmte Ruhespannung bei Vorhandensein von Steuersignalen an irgendwelchen der Steuerwege an den Ausgangs weg nur dann während der Dauer der Eingangsimpulse durch die Torschaltung angelegt wird, wenn Eingangssignale an alle Eingangswege angelegt werden, die mit denselben Eingangsklemmen verbunden sind, die über die ihnen zugeordneten Steuerwege Steuersignale erhalten.This is achieved according to the invention in that a control path is connected to each input terminal in such a way that control signals from a control pulse source can be applied to the corresponding input terminal of the gate circuit, which control signals cause the voltage state at this input terminal to assume the second of the states mentioned that Control signals from the control pulse source are simultaneously applied to a selection of the control paths, that furthermore each input path is connected to its associated input terminal in such a way that, in response to an input signal applied to the coincidence circuit via this input path, a voltage signal is applied to this input terminal, which the Voltage state of this input terminal, if it is then in the second state, changes for the duration of this input signal in the first state, and that the aforementioned predetermined open-circuit voltage in the presence of control signals at any de r control paths will only be applied to the output off for the duration of the input pulses through the gate circuit when input signals are applied to all input paths which are connected to the same input terminals which receive via their associated control channels control signals.

Die Erfindung ist an Hand von Ausführungsbei-Elektrische KoinzidenzschaltungThe invention is based on embodiment-electrical Coincidence circuit

Anmelder:Applicant:

The General Electric Company Limited,
London
The General Electric Company Limited,
London

Vertreter:Representative:

Dr.-Ing. H. Ruschke, Berlin-Friedenau, Lauterstr. 37,Dr.-Ing. H. Ruschke, Berlin-Friedenau, Lauterstr. 37,

und Dipl.-Ing. K. Grentzenberg, München 27,and Dipl.-Ing. K. Grentzenberg, Munich 27,

PatentanwältePatent attorneys

Beanspruchte Priorität;
Großbritannien vom 15. November 1956
Claimed priority;
Great Britain November 15, 1956

Edward Arthur Richard Peddle, Wembley, MiddlesexEdward Arthur Richard Peddle, Wembley, Middlesex

(Großbritannien),
ist als Erfinder genannt worden
(Great Britain),
has been named as the inventor

spielen im Zusammenhang mit der Zeichnung beschrieben. Es zeigtplay described in connection with the drawing. It shows

Fig. 1 ein Schaltbild eines Teiles eines Kanalimpulsspeichers als Beispiel für eine Koinzidenzschaltung (im Blockt), die zwecks Durchführung einer speziellen Funktion unter Anwendung der bekannten Technik entwickelt ist,Fig. 1 is a circuit diagram of part of a channel pulse memory as an example of a coincidence circuit (in the block), which are used for the purpose of performing a special function using the known Technology is developed

Fig. 2 ein Schaltbild einer Ausführungsform der Koinzidenzschaltung nach der Erfindung undFig. 2 is a circuit diagram of an embodiment of the coincidence circuit according to the invention and

Fig. 3 ein Schaltbild einer anderen Ausführungsform der Koinzidenzschaltung nach der Erfindung. Fig. 3 is a circuit diagram of another embodiment of the coincidence circuit according to the invention.

Fig. 1 zeigt einen bekannten Kanalimpulsspeicher, dessen Teil A durch eine Koinzidenzschaltung nach der Erfindung vorteilhaft ersetzt werden kann.Fig. 1 shows a known channel pulse memory, part A of which can advantageously be replaced by a coincidence circuit according to the invention.

In Fig. 1 ist jeweils der Ausgang von sechszehn Verzögerungsvorrichtungen SDTiI bis SDT/16 (von denen nur die Verzögerungsvorrichtungen SDTIl, SDT12, SDTIG1SDT/12 und SDT116 dargestellt sind) mit einer individuellen von sechzehn Einfach-Koinzidenztorschaltungen.STGl/1 bis STG1/16 verbunden (von denen nur die Einfach-Koinzidenztorschaltungen STGlIl, STG1/2, STG116, STG1112 und STG1/16 dargestellt sind). (Eine Einfach-Tor-In Fig. 1 is the output of sixteen delay devices SDTiI to SDT / 16 (of which only the delay devices SDTIl, SDT12, SDTIG 1 SDT / 12 and SDT116 are shown) with an individual of sixteen single coincidence gate circuits STG1 / 1 to STG 1/16 connected (of which only the single coincidence gate circuits STGlIl, STG1 / 2, STG116, STG1112 and STG 1/16 are shown). (A single gate

109 540/297109 540/297

schaltung ist eine Koinzidenzschaltung, die wenigstens zwei Eingänge und einen Ausgang hat und so arbeitet, daß eine bestimmte Spannung an dem Ausgang bei Anlegung einer bestimmten Spannung an wenigstens einem dieser Eingänge auftritt.) Beispielsweise ist der Ausgang der Verzögerungsvorrichtung STDU mit einem ersten Eingang der Einfach-Torschaltung STGlIl, der Ausgang der Verzögerungsvorrichtung SDT/6 mit einem ersten Eingang der Einfach-Torschaltung 5TG1/6 und der Ausgang der Verzögerungsvorrichtung STDI12 mit einem ersten Eingang der Einfach-Torschaltung 5TG 1/12 verbunden. Jede der Verzögerungsvorrichtungen SDTIl bis SDT/16 ist so ausgebildet, daß ein Impuls, falls ein Impuls an deren Eingang angelegt wird, als Ergebnis an dem Ausgang dieser Verzögerungsvorrichtung nach einem Zeitintervall von 100 μβ auftritt, so daß die Verzögerungszeit jeder Verzögerungsvorrichtung SDT/1 bis SDT/16 100 its beträgt.circuit is a coincidence circuit that has at least two inputs and one output and works so that a certain voltage occurs at the output when a certain voltage is applied to at least one of these inputs.) For example, the output of the delay device STDU with a first input is the simple Gate circuit STGlIl, the output of the delay device SDT / 6 connected to a first input of the single gate circuit 5TG1 / 6 and the output of the delay device STDI12 connected to a first input of the single gate circuit 5TG 1/12. Each of the delay devices SDTIl to SDT / 16 is designed so that a pulse, if a pulse is applied to its input, occurs as a result at the output of this delay device after a time interval of 100 μβ, so that the delay time of each delay device SDT / 1 to SDT / 16 100 its.

Jede der Einfach-Torschaltungen STGlIl bis 5TG1/16 hat zusätzlich zu dem ersten Eingang einen zweiten Eingang, einen Sperreingang und einen Ausgang. (Ein Sperreingang einer Koinzidenzschaltung ist ein zusätzlicher Eingang zu dieser Schaltung, der solcher Art ist, daß kein Impuls an dem Ausgang dieser Schaltung während der Anlegung einer bestimmten Spannung an diesen Eingang auftreten kann, unabhängig von der Anlegung von Spannungen an die anderen Eingänge dieser Schaltung.) Der zweite Eingang jeder Einfach-Torschaltung 5TG1/1 bis 5TG1/16 ist mit einer individuellen Zuleitung von sechzehn Eingangszuleitungen Ll bis L16 (von denen nur die Eingangszuleitungen Ll, L2, L6, L12 und L16 gezeigt sind; verbunden. Beispielsweise liegt die Eingangszuleitung Ll an dem zweiten Eingang der Einfach-Torschaltung STG IjI und die Eingangszuleitung L16 an dem zweiten Eingang der Einfach-Torschaltung 5TG1/16.Each of the single gate circuits STGlIl to 5TG1 / 16 has, in addition to the first input, a second input, a blocking input and an output. (A blocking input of a coincidence circuit is an additional input to this circuit, which is such that no pulse can appear at the output of this circuit during the application of a certain voltage to this input, regardless of the application of voltages to the other inputs of this circuit .) The second input of each single gate circuit 5TG1 / 1 to 5TG1 / 16 is connected to an individual lead of sixteen input leads Ll to L16 (of which only the input leads Ll, L2, L6, L 12 and L16 are shown. For example the input lead Ll to the second input of the single gate circuit STG IjI and the input lead L 16 to the second input of the single gate circuit 5TG1 / 16.

Der Sperreingang jeder Einfach-Torschaltung STGlIl bis 5TG1/16 ist mit einer individuellen von sechzehn Zuleitungen Kl bis ΑΊ6 (von denen nur die Zuleitungen A" 1, A 2, A 6, K12 und A" 16 dargestellt sind; verbunden. Beispielsweise liegt die Zuleitung A'l an dem Sperreingang der Einfach-Torschaltung STGIl und die Zuleitung ΑΊ6 an dem Sperreingang der Einfach-Torschaltung 5TG1/16.The blocking input of each single gate circuit STGlIl to 5TG1 / 16 is connected to an individual one of sixteen leads Kl to ΑΊ6 (of which only leads A " 1, A 2, A 6, K12 and A" 16 are shown. For example, the Supply line A'l to the blocking input of the single gate circuit STGIl and the supply line ΑΊ6 to the blocking input of the single gate circuit 5TG1 / 16.

Gemäß Fig. 1 ist der Ausgang jeder Einfach-Torschaltung 5TG1/1 bis 5TG1/16 mit einer individuellen von sechzehn Zuleitungen Tl bis T16 (von denen nur die Zuleitungen T1, T2, T 6, T12 und T16 dargestellt sind), mit einer individuellen von sechzehn Ausgangsleitungen 2117/1 bis 2117/16 (von denen nur die Ausgangszuleitungen 2117/1, 2117/2, 2117/6, 2117/12 und 2117/16 dargestellt sind) und mittels einer individuellen von sechzehn Zuleitungen 2118/1 bis 2118/16 (von denen nur die Zuleitungen 2118/1, 2118/2, 2118/6, 2118/12 und 2118/16 dargestellt sind) mit dem Eingang einer individuellen der Verzögerungsvorrichtung 573771 bis SDT/16 verbunden. Beispielsweise ist der Ausgang der Einfach-Torschaltung STGlIl mit der ZuleitungTl, mit der Ausgangszuleitung 2117/1 und mittels der Zuleitung 2118/1 mit dem Eingang der Verzögerungsvorrichtung SDTIl und der Ausgang der Einfach-Torschaltung 5TC1/16 mit der Zuleitung T/16, mit der Ausgangszuleitung 2117/16 und mittels der Zuleitung 2118/16 mit dem Eingang der Verzögerungsvorrichtung SDT/16 verbunden.Referring to FIG. 1, the output of each single gate 5TG1 / 1 to 5TG1 / 16 with an individual of sixteen leads Tl through T16 (of which only the supply lines T1, T2, T6, T12 and T 16 are shown), with a individually of sixteen output lines 2117/1 to 2117/16 (of which only the output feed lines 2117/1, 2117/2, 2117/6, 2117/12 and 2117/16 are shown) and by means of an individual one of sixteen feed lines 2118/1 to 2118/16 (of which only the leads 2118/1, 2118/2, 2118/6, 2118/12 and 2118/16 are shown) connected to the input of an individual one of the delay device 573771 to SDT / 16 . For example, the output of the single gate circuit STGlIl with the supply line Tl, with the output supply line 2117/1 and by means of the supply line 2118/1 with the input of the delay device SDTIl and the output of the single gate circuit 5TC1 / 16 with the supply line T / 16, connected to the output lead 2117/16 and by means of the lead 2118/16 to the input of the delay device SDT / 16 .

Somit verläuft ein Impuls, der am Ausgang irgendeiner Verzögerungsvorrichtung SDTIl bis SDTI16 auftritt, durch die zugeordnete Schaltung der Einfach-Torschaltungen 5TG1/1 bis 5TG1/16 und wird mittels der zugeordneten Zuleitung der Zuleitungen 2118/1 bis 2118/16 an den Eingang dieser einen der Verzögerungsvorrichtungen SDTIl bis SDT/16 angelegt. Wenn auf diese Weise einmal ein Impuls an dem Eingang einer der Verzögerungsvorrichtungen SDT/1 bis SDT/16 auftritt, wird er normalerweise wieder an diesem Ausgang nach wiederkehrendenThus, a pulse that occurs at the output of any delay device SDTIl to SDTI16 runs through the assigned circuit of the single gate circuits 5TG1 / 1 to 5TG1 / 16 and is by means of the assigned supply line of the supply lines 2118/1 to 2118/16 at the input of this one of the delay devices SDTIl to SDT / 16 applied. In this way, once a pulse occurs at the input of one of the delay devices SDT / 1 to SDT / 16 , it will normally be repeated again at this output

ίο Intervallen von 100 μβ infolge der Tatsache wieder auftreten, daß der Ausgang und der Eingang dieser Verzögerungsvorrichtung miteinander über eine der Einfach-Torschaltungen 5TG1/1 bis 5TG1/16 und über eine der Zuleitungen 2118/1 bis 2118/16 verbunden sind.ίο intervals of 100 μβ occur again due to the fact that the output and the input of this delay device are connected to one another via one of the single gate circuits 5TG1 / 1 to 5TG1 / 16 and via one of the feed lines 2118/1 to 2118/16.

Jede der ZuleitungenTl bis Γ16 ist mit dem ersten Eingang einer individuellen von sechzehn Zweifach-Koinzidenztorschaltungen5TG3/l bis 5TG 3/16 (von denen nur die Zweifach-Torschaltungen 5TG3/1, 5TG3/2, 5TG3/6, 5TG3/12 und STG3/16 dargestellt sind) verbunden, von denen jeweils ein zweiter Eingang an eine individuelle von sechzehn Zuleitungen 2121/1 bis 2121/16 (von denen nur die Zuleitungen 2121/1, 2121/2, 2121/6, 2121/12 undEach of the supply lines T1 to Γ16 is connected to the first input of an individual of sixteen double coincidence gate circuits 5TG3 / l to 5TG 3/16 (of which only the double gate circuits 5TG3 / 1, 5TG3 / 2, 5TG3 / 6, 5TG3 / 12 and STG 3 / 16 are shown), of which a second input is connected to an individual of sixteen feed lines 2121/1 to 2121/16 (of which only feed lines 2121/1, 2121/2, 2121/6, 2121/12 and

a5 2121/16 dargestellt sind) angeschlossen ist. Der Ausgang jeder der Zweifach-Torschaltungen 5TG3/1 bis STG 3/16 ist an einer individuellen von sechzehn Zuleitungen 2122/1 bis 2122/16 (von denen nur die Zuleitungen 2122/1, 2122/2, 2122/6, 2122/12 und 2122/16 gezeigt sind) angeschlossen. Somit ist beispielsweise die Zuleitung T1 mit dem ersten Eingang der Zweifach-Torschaltung STG 3/1 verbunden, an deren zweiten Eingang und Ausgang die Zuleitungen 2121/1 bzw. 2122/1 angeschlossen sind.a5 2121/16 are shown) is connected. The output of each of the double gate circuits 5TG3 / 1 to STG 3/16 is on an individual of sixteen feed lines 2122/1 to 2122/16 (of which only feed lines 2122/1, 2122/2, 2122/6, 2122/12 and 2122/16 are shown). Thus, for example, the feed line T 1 is connected to the first input of the double gate circuit STG 3/1, to whose second input and output the feed lines 2121/1 and 2122/1 are connected.

Jede der Zuleitungen 2122/1 bis 2122/16 ist mit einem individuellen von sechzehn Eingängen (von denen nur fünf dargestellt sind) einer Dreifach-Koinzidenztorschaltung 2123 verbunden. (Eine Dreifach-Torschaltung ist eine Koinzidenzschaltung, diewenigstens drei Eingänge und einen Ausgang hat und so arbeitet, daß eine bestimmte Spannung an dem Ausgang bei gleichzeitiger Anlegung von bestimmten Spannungen an wenigstens drei ihrer Eingänge auftritt.) Der Ausgang der Dreifach-Torschaltung 2123 ist mit einer Zuleitung 2124 verbunden.Each of the supply lines 2122/1 to 2122/16 is equipped with an individual one of sixteen inputs (from only five of which are shown) to a triple coincidence gate circuit 2123. (A triple gate circuit is a coincidence circuit that has at least three inputs and one output and such works that a certain voltage at the output with simultaneous application of certain Voltage occurs at at least three of its inputs.) The output of the triple gate circuit 2123 is connected to a feed line 2124.

Wenn ein Impuls, der eine Dauer von 0,5 ,us hat, in dem Speicher gespeichert werden soll, wird bewirkt, daß dieser Impuls an einer ausgewählten Kombination von drei der Zuleitungen Ll bis L16 gleichzeitig auftritt.When a pulse having a duration of 0.5, us has to be stored in the memory, causing the pulse occurs at the same time at a selected combination of three of the leads L to Ll sixteenth

Es wird für die Zwecke des vorliegenden Beispiels angenommen, daß ein Impuls, der gespeichert werden soll, gleichzeitig an die Zuleitungen Ll, L 6 und L12 angelegt ist. Somit wird unter der vorläufigen Annähme, daß kein Eingangspotential an dem Sperreingang irgendeiner der Einfach-Torschaltungen 5TG1/1, STG1/6 und 5TG1/12 von den Zuleitungen A'l, K6 und A12 angelegt ist, ein Impuls an dem Ausgang jeder der Einfach-Torschaltungen 5TG1/1, 5TG1/6 und 5TG1/12 gleichzeitig auftreten.It is assumed for the purposes of the present example that a pulse which is to be stored is simultaneously applied to the leads Ll, L 6 and L12. Thus, under the preliminary assumption that no input potential is applied to the blocking input of any of the single gate circuits 5TG1 / 1, STG1 / 6 and 5TG1 / 12 from the leads A1, K6 and A12, a pulse is applied to the output of each of the single Gate circuits 5TG1 / 1, 5TG1 / 6 and 5TG1 / 12 occur simultaneously.

Ein an dem Ausgang der Einfach-Torschaltung STGl/1 auftretender Impuls wird an die Zuleitung 2117/1, an die Zuleitung Tl und mittels der Zuleitung 2118/1 an den Eingang der Verzögerungsvorrichtung SDT/1 angelegt. Als Ergebnis der Anlegung dieses Impulses an den Eingang der Verzögerungsvorrichtung SDT/1 tritt dieser Impuls 100 μβ später am Ausgang der Verzögerungsvorrichtung SDT/1 auf und wird als Ergebnis an den ersten Eingang der Einfach-Torschaltung 5TG1/1 angelegt.A single gate STGL / 1 occurring pulse at the output of which is applied to the supply line 2117/1, Tl and to the feed line by means of line 2118/1 to the input of the delay device SDT /. 1 As a result of the application of this pulse to the input of the delay device SDT / 1 , this pulse occurs 100 μβ later at the output of the delay device SDT / 1 and is applied as a result to the first input of the single gate circuit 5TG1 / 1.

Somit wird 100 μ3 nach dem Auftreten des Impulses an dem Ausgang der Einfach-Torschaltung5TGl/l infolge der Anlegung eines Impulses an die Zuleitung Ll dieser Impuls wieder an dem Ausgang der Einfach-Torschaltung5TGl/l auftreten.Thus it becomes 100 μ3 after the occurrence of the pulse at the output of the single gate circuit 5TGl / l as a result of the application of a pulse to the supply line Ll this pulse again at the output of the single gate circuit 5TGl / l appear.

In gleicher Weise treten 100 με nach dem Auftreten eines Impulses an jedem der Ausgänge der Einfach-Torschaltungen 5TG1/6 bzw. STG1/12 infolge der Anlegung von Impulsen an die Zuleitungen L 6 bis L12 diese Impulse wieder an dem Ausgang jeder der Einfach-Torschaltungen STG1/6 und vSTGl/12 entsprechend zugeordnet auf.In the same way, 100 με occur after the occurrence of a pulse at each of the outputs of the single gate circuits 5TG1 / 6 or STG 1/12 as a result of the application of pulses to the leads L 6 to L12. Gate circuits STG 1/6 and vSTGl / 12 assigned accordingly.

In dieser Weise wird ein 0,5^s-Impuls an dem Ausgang jeder der Einfach-Torschaltungen 5TG1/1., 5TG1/6 und 5TG1/12 100 μ3 nach dem Auftreten des zu speichernden Impulses an den Zuleitungen L1, L 6 und L12 auftreten und normalerweise zu diesem Ausgang alle 100 με danach wieder zurückkehren. Somit wird, da der zu speichernde Impuls gleichzeitig an jede der Zuleitungen L1, L6 und L12 angelegt wird, ein regelmäßig wiederkehrender Impuls gleichzeitig an jede der Zuleitungen 2117/1, 2117/6 und 2117/12 und an jede der Zuleitungen Tl, T6 und T12 angelegt.In this way, a 0.5 ^ s pulse at the output of each of the single gate circuits 5TG1 / 1., 5TG1 / 6 and 5TG1 / 12 100 μ3 after the occurrence of the pulse to be stored on the leads L1, L 6 and L 12 occur and normally return to this output every 100 με thereafter. Thus, since the pulse to be stored is applied simultaneously to each of the supply lines L1, L 6 and L12, a regularly recurring pulse is simultaneously applied to each of the supply lines 2117/1, 2117/6 and 2117/12 and to each of the supply lines T1, T6 and T 12 applied.

Wenigstens ein weiterer Impuls, dessen Zeitlage sich von der des an den Zuleitungen 2117/1, 2117/6 und 2117/12 wiederkehrend auftretenden Impulses unterscheidet, wird auch in dem Speicher gespeichert, wobei bewirkt wird, daß ein weiterer Impuls an irgendeiner anderen ausgewählten Kombination der Zuleitungen Ll bis L16 gleichzeitig auftritt, so daß dieser Impuls gleichzeitig an eine entsprechende Kombination von drei der Zuleitungen 2117/1 bis 2117/16 und der Zuleitungen Tl bis T16 wiederkehrend angelegt wird.At least one further pulse, the timing of which differs from that of the recurring pulse on leads 2117/1, 2117/6 and 2117/12, is also stored in memory, causing a further pulse to be made at any other selected combination of the supply lines Ll to L16 occurs simultaneously, so that this pulse is applied simultaneously to a corresponding combination of three of the supply lines to 2117/1 2117/16 and leads Tl through T16 recurring.

Tatsächlich kann eine so große Anzahl wie hundert Impulse mit verschiedenen Zeitlagen in dieser Weise gespeichert werden, wobei jeder dieser Impulse dadurch gespeichert wird, daß bewirkt wird, daß ein Impuls mit der zugehörigen Zeitlage gleichzeitig an einer unterschiedlichen ausgewählten Kombination von drei der Zuleitungen L1 bis L16 auftritt.Indeed, it can be as large in number as a hundred pulses with different time slots in this way are stored, each of these pulses being stored by causing a Impulse with the associated time slot at the same time on a different selected combination occurs from three of the leads L1 to L16.

Wenn ein Impuls nicht langer gespeichert werden soll, dann ist es nur erforderlich, einen geeigneten Impuls an diejenigen Zuleitungen Kl bis /1I6 anzulegen, die an die Sperreingänge der zugehörigen drei der Einfach-Torschaltungen STGlIl bis 5TG1/16 angeschlossen sind. Damit der in der oben beschriebenen Weise gespeicherte Impuls beispielsweise in der Kombination der Verzögerungsvorrichtungen SDTIl, SDT/6 und SDT/12 nicht langer gespeichert wird, ist es nur erforderlich, die Anordnung so zu treffen, daß ein Impuls von wenigstens 0,5 μβ Dauer an die Zuleitungen Kl, Ä'6 und K12 während des Auftretens des gespeicherten Impulses an den Ausgängen der Verzögerungsvorrichtungen SDTIl, SDT/6 und SDT/12 angelegt wird, um die Anlegung dieser Impulse an die Eingänge dieser Verzögerungsvorrichtungen über die Einfach-Torschaltungen 5TG1/1, 5TG1/6 bzw. 5TG1/12 zu verhindern. In dieser Weise hören die an den Ausgängen der Verzögerungsvorrichtungen SDTIl, SDT16 und SDT112 auftretenden Impulse an diesen Ausgängen und an den Zuleitungen2117/1, 2117/6, 2117/12, Tl, T6 und T12 während und nach der Anlegung dieses Sperrimpulses zu den Zuleitungen Kl, K6 und K12 auf.If a pulse is no longer to be stored, then it is only necessary to apply a suitable pulse to those supply lines Kl to / 1I6 that are connected to the blocking inputs of the associated three of the single gate circuits STGlIl to 5TG1 / 16. So that the pulse stored in the manner described above is no longer stored, for example in the combination of the delay devices SDTIl, SDT / 6 and SDT / 12 , it is only necessary to make the arrangement so that a pulse of at least 0.5 μβ duration is applied to the leads Kl, Ä'6 and K12 during the occurrence of the stored pulse at the outputs of the delay devices SDTIl, SDT / 6 and SDT / 12 in order to ensure that these pulses are applied to the inputs of these delay devices via the single gate circuits 5TG1 / 1, 5TG1 / 6 or 5TG1 / 12. In this way, hear the pulses occurring at the outputs of the delay devices SDTIl, SDT16 and SDT112 at these outputs and on the leads 2117/6, 2117/12, Tl, T6 and T12 during and after the application of this blocking pulse Supply lines Kl, K6 and K 12 open.

Während des Betriebes des Fernsprechamtes, von welchem der Kanalimpulsspeicher gemäß Fig. 1 einen Teil bildet, wird ein Impuls mit einer größeren Dauer als 100 μ3 periodisch an ausgewählte Kombinationen von drei der Zuleitungen 2121/1 bis 2121/16 angelegt. Dieser Impuls wird im folgenden als »Umsetzerimpuls« bezeichnet.During the operation of the telephone exchange, of which the channel pulse memory according to FIG. 1 a Forming part, a pulse with a duration greater than 100 μ3 is periodically sent to selected combinations created by three of the supply lines 2121/1 to 2121/16. In the following, this pulse is referred to as the "converter pulse" designated.

Falls in diesem Beispiel ein Umsetzerimpuls gleichzeitig an die Zuleitungen 2121/1, 2121/6 und 2121/12, d. h. an die ausgewählte Kombination von drei der Zuleitungen 2121/1 bis 2121/16, die von den Zuleitungen 2121/1, 2121/6 und 2121/12 gebildet wird, angelegt wird, dann tritt während der Anlegung dieses Umsetzerimpulses ein O,5^is-Impuls gleichzeitig an dem Ausgang jeder der Zweifach-Torschal tungen 5TG3/1, 5TG3/6 und 5TG3/12 auf. Dies erfolgt auf Grund der Tatsache, daß, während ein Umsetzerimpuls mit einer größeren Dauer als 100 μβ an den zweiten Eingang jeder der Zweifach-Tarschal tungen 5TG 3/1, 5TG 3/6 und 5TG 3/12 von den Zuleitungen 2121/1, 2121/6 bzw. 2121/12 angelegt wird, ein Impuls mit einer Dauer von 0,5 με und einer Wiederkehrperiode von 100 μβ an jeder der Zuleitungen Tl T6 und T12 in der oben erklärten Weise auftritt.If, in this example, a converter pulse is sent simultaneously to the leads 2121/1, 2121/6 and 2121/12, ie to the selected combination of three of the leads 2121/1 to 2121/16, which are fed by the leads 2121/1, 2121/6 and 2121/12 is formed, then during the application of this converter pulse a 0.5 ^ is pulse occurs simultaneously at the output of each of the two-gate circuits 5TG3 / 1, 5TG3 / 6 and 5TG3 / 12. This is due to the fact that while a converter pulse with a duration greater than 100 μβ is sent to the second input of each of the dual taring circuits 5TG 3/1, 5TG 3/6 and 5TG 3/12 from the feed lines 2121/1, 2121/6 or 2121/12 is applied, a pulse with a duration of 0.5 με and a return period of 100 μβ occurs on each of the supply lines Tl T6 and T 12 in the manner explained above.

Während ein Impuls wie in dem vorliegenden Beispiel somit in der Kombination von Verzögerungsvorrichtungen SDTIl, SDT/6 und SDT/12 und zugeordneten Stromkreisen gespeichert wird, treten gleichzeitig Impulse auf den Zuleitungen 2122/1, 2122/6 und 2122/12 während der gleichzeitigen Anlegung eines Umsetzerimpulses an die Zuleitungen 2121/1, 2121/6 und 2121/12 auf.While a pulse as in the present example is thus stored in the combination of delay devices SDTIl, SDT / 6 and SDT / 12 and associated circuits, pulses occur simultaneously on the leads 2122/1, 2122/6 and 2122/12 during the simultaneous application a converter pulse to the leads 2121/1, 2121/6 and 2121/12.

Die Impulse, die gleichzeitig an den Zuleitungen 2122/1, 2122/6 und 2122/12 auftreten, werden an die Dreifach-Torschaltung 2123 angelegt und bewirken als Ergebnis, daß ein Impuls auf der Zuleitung 2124 auftritt.The pulses that occur simultaneously on the leads 2122/1, 2122/6 and 2122/12 are sent to the Triple gate circuit 2123 is applied and as a result, a pulse on the lead 2124 occurs.

Da ein Umsetzerimpuls an nur drei der Zuleitungen 2121/1 bis 2121/16 zu irgendeinem Zeitpunkt angelegt ist, werden Impulse normalerweise nur an drei der Zuleitungen 2122/1 bis 2122/16 zu irgendeinem Zeitpunkt und nur gleichzeitig an diesen drei Zuleitungen auftreten, falls die besondere Kombination von Zuleitungen 2121/1 bis 2121/16, an welche der Umsetzerimpuls angelegt wird, einer der Kombinationen von Verzögerungsvorrichtungen SDTIl bis SDT/16 zugeordnet ist, die einen Impuls speichert. Daher tritt ein Impuls an der Zuleitung 2124 nur auf, falls jeder der Zuleitungen 2121/1 bis 2121/16, an welche ein Umsetzerimpuls zu dieser Zeit angelegt ist, einer Kombination der Verzögerungsvorrichtungen SDTIl bis SDT/16 zugeordnet ist, die einen Impuls speichert.Since a converter pulse is applied to only three of the leads 2121/1 to 2121/16 at any one time, pulses will normally only occur on three of the leads 2122/1 to 2122/16 at any one time and only simultaneously on these three leads, if the special combination of leads 2121/1 to 2121/16, to which the converter pulse is applied, is assigned to one of the combinations of delay devices SDTIl to SDT / 16 , which stores a pulse. Therefore, a pulse occurs on lead 2124 only if each of leads 2121/1 to 2121/16 to which a converter pulse is applied at that time is assigned to a combination of delay devices SDTI1 to SDT / 16 which stores a pulse.

Aus den obigen Ausführungen ergibt sich, daß die Anordnung der Zweifach-Torschaltungen5TG3/l bis STG 3/16 zusammen mit der Dreifach-Torschaltung 2123, d. h. dem Teil der Schaltung, die innerhalb der gestrichelten Linie A markiert ist, in der Weise wirkt, um während vorbestimmter Zeiträume, die jeweils durch die Zeitdauer der Anlegung eines Umsetzerimpulses gebildet werden, die zeitliche Koinzidenz von Impulsen auf ausgewählten der Zuleitungen T1 bis T16 anzuzeigen. Die ausgewählten der Zuleitungen Tl bis T16 für jede dieser vorbestimmten Zeiträume werden von den bestimmten Schaltungen der Zweifach-Torschaltungen5TG3/l bis 5TG 3/16, an welche ein Umsetzerimpuls von den Zuleitungen 2121/1 bis 2121/16 angelegt ist, für diesen Zeitraum angezeigt.From the above it follows that the arrangement of the double gate circuits 5TG3 / l to STG 3/16 together with the triple gate circuit 2123, ie the part of the circuit which is marked within the dashed line A , acts in such a way to display the temporal coincidence of pulses on selected ones of the supply lines T1 to T 16 during predetermined periods of time, which are each formed by the duration of the application of a converter pulse. The selected one of the leads Tl through T 16 for each of these predetermined time periods are of the dual-Torschaltungen5TG3 / l, to which a pulse converter of the supply lines is applied to 2121/1 2121/16 of the particular circuits to 5TG 3/16, for this period displayed.

Die Konstruktion der Dreifach-Torschaltung 2123 kann irgendeine von einer Anzahl bekannter Ausführungsformen annehmen. Beispielsweise kann die Dreifach-Torschaltung 2123 in Form einer Matrix von Gleichrichtervorrichtungen ausgebildet sein, wobei dieThe construction of the triple gate circuit 2123 can be any of a number of known embodiments accept. For example, the triple gate circuit 2123 can be in the form of a matrix of Rectifier devices be formed, wherein the

tatsächliche Form einer solchen Matrix sich auf eine Berechnung der funktionellen Erfordernisse dieser Torschaltung stützt, d. h. daß ein Impuls an der Zuleitung 2124 nur bei der gleichzeitigen Anlegung von Impulsen an beliebige drei der sechzehn Eingänge der Dreifach-Torschaltung 2123 auftreten soll. Die kleinste Anzahl von Gleichrichtervorrichtungen in einer solchen Matrix mit sechzehn Eingängen würde hundertundacht betragen. In anderer Weise könnte die Dreifach-Torschaltung 2123 so aufgebaut sein, daß sie eine Schaltung verwendet, die einen Ausgang in einer augenblicklichen Abhängigkeit von der Spannungssumme der an beliebige von ihren sechzehn Eingängen angelegten Impulse in Kombination mit einem Stromkreis verwendet, der einen Ausgangsimpuls nur dann liefert, wenn dieser Ausgang anzeigt, daß die Summe gleich oder größer als ein bestimmter Wert ist. Dieser bestimmte Wert ist der Wert, der gleich dem Dreifachen der Minimalspannungsamplitude eines Impulses ist, der an beliebige der Eingänge der Dreifach-Torschaltung 2123 anglegt werden soll. In dieser letztgenannten Konstruktion der Dreifach-Torschaltung 2123 ist es natürlich notwendig, Vorrichtungen vorzusehen, welche die Amplitude jedes an die Dreifach-Torschaltung 2123 angelegten Impulses steuert, so daß die genaue Arbeitsweise der Dreifach-Torschaltung 2123 erhalten wird.actual form of such a matrix is based on a calculation of the functional requirements of this Gate circuit supports, d. H. that a pulse on the lead 2124 only with the simultaneous application of Pulses at any three of the sixteen inputs of the triple gate circuit 2123 should occur. the smallest number of rectifier devices in such a matrix with sixteen inputs would be a hundred and eight. In another way, the triple gate circuit 2123 could be constructed so that it uses a circuit that provides an output in an instantaneous dependence on the Total voltage of the pulses applied to any of its sixteen inputs in combination with is used in a circuit that provides an output pulse only when this output indicates that the sum is equal to or greater than a certain value. That particular value is that Value that is equal to three times the minimum voltage amplitude of a pulse applied to any the inputs of the triple gate circuit 2123 is to be created. In this latter construction of the triple gate circuit 2123 it is of course necessary to provide devices which controls the amplitude of each pulse applied to the triple gate circuit 2123 so that the precise operation of the triple gate circuit 2123 is obtained.

In Fig. 2 sind sechzehn Zuleitungen Tl bis T16 (von denen nur die Zuleitungen Tl, T2, T6, T12 und T16 dargestellt sind) über individuelle sechzehn Primärwicklungen PX1 bis PX16 (von denen nur die Primärwicklungen PXl, PX2, PX 6, PX12 und PX16 dargestellt sind) von Transformatoren X1 bis ΛΊ6 (von denen nur die Transformatoren X1, X2, X 6, X12 bzw. Ä'16 gezeigt sind) mit Erde verbunden. Beispielsweise ist die ZuleiungTl über die Primärwicklung P-Yl des Transformators X1 und die Zuleitung T2 über die Primärwicklung PX2 des Transformators X 2 mit Erde verbunden.In Fig. 2, sixteen leads T1 to T16 (of which only the leads T1, T2, T6, T12 and T16 are shown) via individual sixteen primary windings PX1 to PX 16 (of which only the primary windings PX1, PX2, PX 6, PX12 and PX16 ) of transformers X1 to ΛΊ6 (of which only transformers X1, X2, X6, X12 and '16 are shown, respectively) are connected to earth. For example, the supply line T1 is connected to ground via the primary winding P-Yl of the transformer X1 and the supply line T2 via the primary winding PX2 of the transformer X 2 .

Jeder der sechzehn Transformatoren Xl bis X16 hat zusätzlich zu einer der Primärwicklungen PXl bis PX16 eine von sechzehn Sekundärwicklungen .9.Yl bis SX16 (von denen nur die Sekundärwicklungen SXl, SX 2, SX 6, SX12 und SX16 dargestellt sind).Each of the sixteen transformers Xl to X 16 has, in addition to one of the primary windings PXl to PX16, one of sixteen secondary windings .9.Yl to SX16 (of which only the secondary windings SXl, SX 2, SX 6, SX12 and SX 16 are shown).

Sechzehn Zuleitungen 2121/1 bis 2121/16 (von denen nur die Zuleitungen 2121/1, 2121/2, 2121/6, 2121/12 und 2121/16 dargestellt sind) sind jeweils über einen individuellen von sechzehn Widerständen Rl bis i?16 (von denen nur die Widerstände Rl, R2, R 6, R12 und 7? 16 dargestellt sind) mit einer individuellen von sechzehn Klemmen von Fl bis F 6 (von denen nur die Klemmen Fl, F2, F6, F12 und F16 dar.fit^-tellt sind) verbunden.Sixteen feed lines 2121/1 to 2121/16 (of which only the feed lines 2121/1, 2121/2, 2121/6, 2121/12 and 2121/16 are shown) are each connected via an individual of sixteen resistors R1 to 16 (of which only the resistors Rl, R2, R 6, R12 and 7-16 are shown) with an individual of sixteen terminals from Fl to F 6 (of which only the terminals Fl, F2, F6, F12 and F16 are shown ^ -tellt are) connected.

Jede der Klemmen Fl bis F 6 ist über einen individuellen von sechzehn Kristallgleichrichtern Zl bis Z15 (von denen nur die KristallgleichrichterZl, 7,2, Z 6, Z12 und Z16 dargestellt sind) mit einer Seite einer indivduellen der Sekundärwicklungen SXl bis SX 6 verbunden, deren andere Seite an eine individuellen von sechzehn Klemmen von Fl bis F16 (von denen nur die Klemmen Bl, 52, B6, 512 und 516 dargestellt sind) angeschlossen ist. Außerdem ist jede der Klemmen Fl bis F16 über einen individuellen von sechzehn Kristallgleichrichtern Wl bis W16 (von denen nur die Kristallgleichrichter Wl, W2, W6, W12 und W16 dargestellt sind) an eine Klemme G angeschlossen. Beispielsweise ist die Klemme Fl, an der die Zuleitung2121/1 liegt, über den Kristallgleichrichter Zl mit einer Seite der Sekundärwicklung SXl verbunden, deren andere Seite an der Klemme 51 liegt, und ist auch über den Kristallgleichrichter Wl an die Klemme G ange-.5 schlossen.Each of the terminals Fl to F 6 is via an individual of sixteen crystal rectifiers Zl to Z 15 (of which only the crystal rectifiers Zl, 7.2, Z 6, Z12 and Z16 are shown) with one side of an individual of the secondary windings SXl to SX 6 whose other side is connected to an individual one of sixteen terminals from F1 to F16 (of which only terminals B1, 52, B6, 512 and 516 are shown). In addition, each of the terminals Fl to F16 via an individual of sixteen crystal rectifiers Wl to W16 (of which only the crystal rectifier Wl, W2, W6, W12 and W 16 are shown) connected to a terminal G. For example, the terminal Fl, to which the supply line 2121/1 is connected, via the crystal rectifier Zl to one side of the secondary winding SXl, the other side of which is connected to the terminal 51, and is also connected to the terminal G via the crystal rectifier Wl closed.

Die Klemme G ist mit einer Zuleitung 2124 verbunden und über einen Widerstand RX geerdet.The terminal G is connected to a lead 2124 and grounded via a resistor RX.

Die in Fig. 2 dargestellte Schaltung kann den Teil der Schaltung der Fig. 1 ersetzen, der innerhalbThe circuit shown in Fig. 2 can replace the part of the circuit of Fig. 1 that is within

ία der gestrichelten Linie A dargestellt ist, wobei die Zuleitungen Tl bis T16, 2121/1 bis 2121/16 und 2124, die in Verbindung mit der Fig. 2 erwähnt wurden, den Zuleitungen mit gleichem Bezugszeichen entsprechen, die oben im Zusammenhang mit Fig. 1 erwähnt wurden. Zur Beschreibung der Wirkungsweise der in Fig. 2 gezeigten Schaltung wird angenommen, daß sie in dieser Weise einen Teil der Schaltung nach Fig. 1 bildet.ία of the dashed line A is shown, the leads Tl to T16, 2121/1 to 2121/16 and 2124, which were mentioned in connection with FIG. 2, correspond to the leads with the same reference numerals that were used above in connection with FIG. 1 were mentioned. In order to describe the operation of the circuit shown in FIG. 2, it is assumed that in this way it forms part of the circuit of FIG.

In Fig. 2 ist die Anordnung so getroffen, daß während des Betriebes jede der Klemmen 51 bis 516 auf einem Potential gehalten wird, das gegen Erde + V Volt beträgt, und daß jede der Zuleitungen 2121/1 bis 2121/16 normalerweise, d. h. wenn keine Impulse daran angelegt sind, auf Erdpotential liegt.In Fig. 2, the arrangement is such that each of the terminals 51 to 516 is held at a potential which is + V volts to earth during operation, and that each of the leads 2121/1 to 2121/16 normally, ie when no impulses are applied to it, is at ground potential.

Nimmt man zunächst an, daß keine Impulse an die Zuleitungen 2121/1 bis 2121/16 angelegt sind, d.h. daß keine Umsetzerimpulse an irgendwelchen dieser Zuleitungen liegen, und daß keine Impulse an irgendwelchen der Zuleitungen Tl bis T16 liegen, d. h. daß keine Impulse an irgendwelchen der Kombinationen von Verzögerungsvorrichtungen gespeichert werden, die von den Verzögerungsvorrichtungen SDTIl bis SDT/16 der Fig. 1 gebildet werden, dann ist infolge der normalen Potentiale der Zuleitungen 2121/1 bis 2121/16 und denen der Klemmen 51 bis 516 jeder der Gleichrichter Wl bis W16 und Zl bis Z16 nichtleitend. Die Klemmen Fl bis F16 liegen deshalb auf Erdpotential, und außerdem wird auch die Klemme G und somit die Zuleitung 2124 Erdpotential haben.Assume first that no pulses are applied to the leads 2121/1 to 2121/16, that is to say that no converter pulses are present on any of these leads, and that no pulses are present on any of the leads T1 to T16, ie that no pulses are present on any the combinations stored by delay devices / 16 of Fig of the delay devices SDTIl to SDT. 1 are formed, as a result of normal potentials of the supply lines to 2121/1 2121/16 and those of the clamps 51-516, each of the rectifier Wl is to W16 and Zl to Z16 non-conductive. The terminals Fl to F16 are therefore at ground potential, and in addition, the terminal G and thus the supply line 2124 will also have ground potential.

Beispielsweise sei nun angenommen, daß ein Umsetzerimpuls eine Amplitude von + V Volt habe und gleichzeitig an jede der Zuleitungen 2121/1, 2121/6 und 2121/12 angelegt sei. Die Anlegung des Umsetzerimpulses an die Zuleitung 2121/1 bewirkt, daß das Potential der Klemme Fl auf angenähert +V Volt mit Bezug auf Erde ansteigt, wodurch bewirkt wird, daß der Gleichrichter Wl leitend wird. In gleicher Weise wird infolge der Anlegung des Umsetzerimpulses an jede der Zuleitungen 2121/6 und 2121/12 bewirkt, daß die Gleichrichter W6 und W12 leiten. Da die Klemmen F2 bis F5, Fl bis FIl und F13 bis F16 im wesentlichen auf Erdpotential bleiben, bleibt jedoch jeder der Gleichrichter W2 bis W 5, Wl bis WIl und W13 bis W16 nichtleitend.For example, it is now assumed that a converter pulse has an amplitude of + V volts and is simultaneously applied to each of the leads 2121/1, 2121/6 and 2121/12. The application of the converter pulse to the lead 2121/1 causes the potential of the terminal Fl to rise to approximately + V volts with respect to ground, which causes the rectifier Wl to become conductive. In the same way, the application of the converter pulse to each of the leads 2121/6 and 2121/12 causes the rectifiers W6 and W12 to conduct. Since the terminals F2 to F5, Fl to FIl and F13 to F16 remain substantially at ground potential remains, however, each of the rectifier W2 to W 5, W and Wl to WIL 13 to W16 nonconductive.

Infolge des leitenden Zustandes der Gleichrichter Wl, W6 und W12 wird bewirkt, daß das Potential der Klemme G und somit das Potential der Zuleitungen 2124 während der Anlegung eines Umsetzerimpulses an jede der Zuleitungen 2121/1, 2121/6 und 2121/12 auf einen Wert ansteigt, der wenig kleiner als + V Volt gegen Erde ist.As a result of the conductive state of the rectifiers Wl, W6 and W12 , the potential of the terminal G and thus the potential of the leads 2124 during the application of a converter pulse to each of the leads 2121/1, 2121/6 and 2121/12 to a value increases, which is little less than + V volts to earth.

Da der an die Zuleitungen 2121/1, 2121/6 und 2121/12 angelegte Umsetzerimpuls eine Dauer hat, die größer als 100 μ3 ist, und die Kombination der Verzögerungsvorrichtungen SDTIl, SDT/6 und SDTI12 annahmegemäß einen 0,5^s-Impuls speichert, treten 0,5^s-Impulse, wie oben erklärt wurde, gleichzeitig während dieses Umsetzerimpulses auf den Zuleitungen Tl, T6 und Γ12 auf.Since the converter pulse applied to leads 2121/1, 2121/6 and 2121/12 has a duration that is greater than 100 μ3, and the combination of the delay devices SDTIl, SDT / 6 and SDTI12 assumed a 0.5 ^ s pulse stores, 0.5 ^ s pulses, as explained above, occur simultaneously during this converter pulse on the leads T1, T6 and Γ12.

Der an der Zuleitung Tl auftretende 0,5^s-ImpulsThe 0.5 ^ s pulse occurring on the supply line T1

bewirkt, daß mittels des Transformators Xl ein 0,5^s-Impuls gleichzeitig damit an der Sekundärwicklung SXl auftritt. Die Anordnung ist so getroffen, daß dieser an der Sekundärwicklung SXl auftretende Impuls eine Amplitude von V Volt hat und negativ gerichtet ist, d. h. daß für seine Dauer das Potential des Knotenpunktes des Gleichrichters Z1 und der Sekundärwicklung SXl veranlaßt wird, auf Erdpotential zu fallen. Als Ergebnis wird der Gleichrichter Z1 leitend, so daß das Potential der Klemme F1 auf Erdpotential fällt. Die Klemme F1 bleibt daher für 0,5 μ3 auf Erdpotential, wodurch der Gleichrichter W1 für die Dauer, während der ein Impuls an die Zuleitung Tl angelegt ist, nichtleitend wird, wobei der auf der Zuleitung T1 auftretende Impuls dadurch wirkungsmäßig die Unterdrückung des an die Zulei tung 2121/1 angelegten Umsetzerimpulses für 0,5 \x.s ergibt.causes a 0.5 ^ s pulse to occur simultaneously with it on the secondary winding SXl by means of the transformer Xl . The arrangement is such that this pulse occurring at the secondary winding SXl has an amplitude of V volts and is negative, that is to say that for its duration the potential of the junction of the rectifier Z1 and the secondary winding SXl is caused to fall to ground potential. As a result, the rectifier Z1 becomes conductive, so that the potential of the terminal F1 falls to ground potential. Hence the terminal F1 remains for 0.5 μ3 at ground potential, whereby the rectifier W 1 of for the duration during which a pulse is applied to the lead Tl is non-conductive, wherein the occurring on the supply line T1 pulse thereby operatively suppressing the feed line 2121/1 results in the applied converter pulse for 0.5 \ xs .

In gleicher Weise wird jeder der Gleichrichter W6 und W12 veranlaßt, für die Dauer der an die Zuleitungen 76 bzw. 712 angelegten Impulse nichtleitend zu werden.Similarly, each of the rectifier W6 and W 12 is caused to be nonconductive for the duration of the voltage applied to the leads 76 and 712 pulses.

Da die an die Zuleitungen Tl, T6 und T12 angelegten Impulse gleichzeitig daran gelangen, werden die Gleichrichter Wl, W6 und W12 gleichzeitig nichtleitend und bleiben für 0,5 με in diesem Zustand. Infolgedessen fällt das Potential der Klemme G und somit das Potential der Zuleitung 2124 auf Erdpotential und bleibt auf diesem für die Dauer von 0,5 \is. Since the pulses applied to the leads T1, T6 and T12 arrive at the same time, the rectifiers W1, W6 and W12 become non-conductive at the same time and remain in this state for 0.5 με. As a result, the potential of the terminal G and thus the potential of the supply line 2124 falls to ground potential and remains at this for the duration of 0.5 \ is.

Am Ende der Dauer der an die Zuleitungen Tl, T 6 und T12 angelegten Impulse werden die Gleichrichter Wl, W6 und W12 wieder leitend infolge der fortgesetzten Anlegung des Umsetzerimpulses an die Zuleitungen 2121/1, 2121/6 und 2121/12. Daher erhöht sich das Potential der Klemme G und somit das Potential der Zuleitung 2124 derart, daß es wieder etwas kleiner als + V Volt gegen Erde wird.At the end of the duration of the voltage applied to the leads Tl, T 6 and T 12 pulses the rectifier WI, W6 and W 12 conductive again as a result of the continued application of the pulse to the converter leads 2121/1, 2121/6 and 2121/12. Therefore, the potential of the terminal G and thus the potential of the lead 2124 increases in such a way that it is again somewhat less than + V volts to ground.

Am Ende des Zeitraumes, während dem der Umsetzerimpuls gleichzeitig an die Zuleitungen 2121/1, 2121/6 und 2121/12 angelegt wird, werden die Gleichrichter Wl, W6 und W12 wieder nichtleitend infolge der Wiederherstellung der normalen Spannungsbedingungen der Zuleitungen 2121/1, 2121/6 bzw. 2121/12.At the end of the period during which the converter pulse is simultaneously applied to the leads 2121/1, 2121/6 and 2121/12, the rectifiers Wl, W6 and W12 become non-conductive again as a result of the restoration of the normal voltage conditions of the leads 2121/1, 2121 / 6 or 2121/12.

Falls, während der Umsetzerimpuls an jeder Zuleitung 2121/1, 2121/6 und 2121/12 liegt, Impulse an den Zuleitungen Tl, T6 und T12 beispielsweise infolge der Anlegung eines Impulses an die Zuleitungen K1, K 6 und K12 (Fig. 1), um das Auftreten solcher Impulse auf den Zuleitungen Tl, T6 und Γ12 zu unterbinden, nicht auftreten, dann würden die Gleichrichter Wl, W 6 und W12 für die Gesamtdauer dieses Umsetzerimpulses leitend bleiben.If, while the converter pulse is on each lead 2121/1, 2121/6 and 2121/12, pulses on leads T1, T6 and T 12, for example as a result of the application of a pulse to leads K1, K 6 and K12 (Fig. 1 ) to the occurrence of such pulses on the leads Tl, T6 and Γ12 to prevent, not occurring, then the rectifier would Wl, W 6 and W 12 remain conductive for the duration of this pulse converter.

Als Ergebnis würde das Potential der Klemme G und somit das Potential der Zuleitung 2124 auf einem Wert, der etwas kleiner als +V Volt gegen Erde ist, für die Dauer dieses Umsetzerimpulses bleiben.As a result, the potential of the terminal G and thus the potential of the lead 2124 would remain at a value that is slightly less than + V volts to ground for the duration of this converter pulse.

Falls außerdem während der Anlegung des Umsetzerimpulses an die Zuleitungen 2121/1, 2121/6 und 2121/12 ein Impuls an jede der Zuleitungen Tb und 712 und nicht an die Zuleitung 71 angelegt worden wäre oder aber in anderer Weise der an die Zuleitung 71 angelegte Impuls sich nicht mit den an jede der Zuleitungen 76 und 712 angelegten Impulsen überdecken würde, dann würde das Potential der Klemme G auf einem Wert, der etwas kleiner als -WVoIt gegen Erde ist, für die Dauer dieses Umsetzerimpulses gehalten werden.If, during the application of the converter pulse to the leads 2121/1, 2121/6 and 2121/12, a pulse would have been applied to each of the leads Tb and 712 and not to the lead 71, or the one applied to the lead 71 in some other way Pulse would not overlap with the pulses applied to each of leads 76 and 712, then the potential of terminal G would be held at a value slightly less than -WVoIt to ground for the duration of that converter pulse.

Dies würde auch in jedem anderen Falle auftreten, bei dem Impulse nicht gleichzeitig an jede der Zuleitungen 71, T 6 und 712 während der Anlegung eines Umsetzerimpules an die Zuleitungen 2121/1, 2121/6 und 2121/12 angelegt werden, da zu jedem Zeitpunkt während der Anlegung des Umsetzerimpulses unter diesen Umständen wenigstens einer der Gleichrichter Wl, W 6 und PF12 vollständig leitend ist und daher die Klemme G auf einem Potential gehalten wird, das in geringem Maße kleiner als + V Volt gegen Erde ist, unabhängig davon, daß die anderen der GleichrichterThis would also occur in any other case in which pulses are not applied simultaneously to each of the leads 7 1, T 6 and 712 while a converter pulse is being applied to leads 2121/1, 2121/6 and 2121/12, since to each Time during the application of the converter pulse under these circumstances at least one of the rectifiers Wl, W6 and PF12 is completely conductive and therefore the terminal G is held at a potential that is slightly less than + V volts to earth, regardless of the fact that the other the rectifier

ίο Wl, W 6 und W12 nichtleitend sein können.ίο Wl, W 6 and W 12 can be non-conductive.

Während Umsetzerimpulse nicht an irgendwelchen der Leitungen 2121/1 bis 2121/16 liegen, bleiben die entsprechenden der Klemmen Fl bis F'16 auf Erdpotential. Daher ergibt das Auftreten von Impulsen an irgendwelchen der Zuleitungen 71 bis 716 keine Leitfähigkeit in den entsprechenden der Gleichrichter Zl bis Z16, und daher bleibt die Klemme G und somit die Zuleitung 2124 auf Erdpotential, während Umsetzerimpulse nicht in dieser Weise angelegt sind, unabhängig davon, ob Impulse an den Zuleitungen 71 bis 716 liegen oder nicht.While converter pulses are not on any of the lines 2121/1 to 2121/16, the corresponding terminals Fl to F '16 remain at ground potential. Therefore, the occurrence of pulses on any of the leads 71 to 716 does not result in conductivity in the corresponding one of the rectifiers Z1 to Z16, and therefore the terminal G and thus the lead 2124 remains at ground potential while converter pulses are not applied in this way, regardless of whether there are pulses on the leads 71 to 716 or not.

In der obigen Weise steigt daher das Potential der Zuleitung 2124 von dem Erdpotential aus auf einen Wert, der etwas kleiner als +V Volt gegen Erde ist, bei der Anlegung eines Umsetzerimpulses an beliebige drei der Zuleitungen 2121/1 bis 2121/16 an und bleibt auf diesem Potential für die Dauer dieses Umsetzerimpulses, ausgenommen während der gleichzeitigen Anlegung von Impulsen an entsprechende der Zuleitungen 71 bis 716. Somit tritt während der Anlegung eines Umsetzerimpulses ein negativ gerichteter Impuls mit einer Amplitude, die in geringem Maße kleiner als FVoIt ist, zwischen der Zuleitung 2124 und Erde nur auf, falls Impulse gleichzeitig an drei ausgewählten der Zuleitungen 71 bis 716 erscheinen, wobei die Identität der ausgewählten Zuleitungen 71 bis 716 durch diejenigen der Zuleitungen 2121/1 bis 2121/16 bestimmt ist, an denen dann der Umsetzerimpuls liegt.In the above manner, therefore, the potential of the lead 2124 rises from the ground potential to a value that is slightly less than + V volts to earth when a converter pulse is applied to any three of the leads 2121/1 to 2121/16 and remains at this potential for the duration of this converter pulse, except during the simultaneous application of pulses to the corresponding leads 71 to 716. Thus, during the application of a converter pulse, a negatively directed pulse with an amplitude that is slightly smaller than FVoIt occurs between the Feed line 2124 and earth only open if pulses appear simultaneously on three selected ones of the feed lines 71 to 716, the identity of the selected feed lines 71 to 716 being determined by those of the feed lines 2121/1 to 2121/16 on which the converter pulse is then applied.

Während Zeiträumen, in denen ein Umsetzerimpuls nicht an irgendwelchen der Zuleitungen 2121/1 bis 2121/16 liegt, fällt das Potential der Zuleitung 2124 auf Erdpotential. Somit ist es notwendig, zu gewährleisten, daß die an die Zuleitung 2124 angeschlossene Einrichtung nur auf deren Potential während solcher Zeiträume anspricht, in denen ein Umsetzerimpuls an ausgewählten der Zuleitungen 2121/1 bis 2121/16 liegt. Die Anordnung kann beispielsweise so getroffen werden, daß die Dauer jedes Umsetzerimpulses 233 μβDuring periods in which a converter pulse is not on any of the leads 2121/1 to 2121/16, the potential of lead 2124 falls to ground potential. It is therefore necessary to ensure that the device connected to the lead 2124 is only at its potential during such Responds to periods in which a converter pulse is sent to selected ones of the leads 2121/1 to 2121/16 lies. The arrangement can be made, for example, so that the duration of each converter pulse 233 μβ

5" beträgt und daß das zwischen der Zuleitung 2124 und Erde auftretende Spannungssignal mit einem Impuls durchgetastet wird, der eine Dauer von 102 μβ hat, wobei die Zeitlage dieses letztgenannten Impulses derart ist, daß er während der Anlegung des Umsetzerimpulses auftritt. In diesem Falle ergibt sich keine unerwünschte Störung der Wirkungsweise der Schaltung infolge zu geringer zeitlicher Unterschiede in der Anlegung der Umsetzerimpulse an unterschiedliche Kombinationen der Zuleitungen 2121/1 bis 2121/16.5 "and that between the lead 2124 and Earth occurring voltage signal is scanned with a pulse that has a duration of 102 μβ, the timing of this latter pulse being such that it occurs during the application of the converter pulse occurs. In this case, there is no undesired disruption of the operation of the circuit due to insufficient temporal differences in the application of the converter pulses to different ones Combinations of supply lines 2121/1 to 2121/16.

Eine andere Ausführungsform der erfindungsgemäßen Anordnung ist in Fig. 3 dargestellt. Die sechzehn Zuleitungen 71 bis 716 (von denen nur die Zuleitungen 71, 72, 76, 712 und 716 gezeigt sind) sind über individuelle von sechzehn Kristallgleichrichtern Zl bis Z16 (von denen nur die Kristallgleichrichter Z1, Z2, Z6, Z12 und Z16 dargestellt sind) mit einer individuellen von sechzehn Klemmen Fl bis F16 (von denen nur die Klemmen Fl, F 2, F 6, F12 und F16 gezeigt sind) verbunden. Außer-Another embodiment of the arrangement according to the invention is shown in FIG. The sixteen leads 71 to 716 (of which only leads 71, 72, 76, 712 and 716 are shown) are via individual ones of sixteen crystal rectifiers Z1 to Z16 (of which only the crystal rectifiers Z1, Z2, Z6, Z12 and Z16 are shown ) is connected to an individual one of sixteen terminals F1 to F 16 (of which only terminals F1, F 2, F 6, F 12 and F16 are shown). Except-

109 540/297109 540/297

dem sind sechzehn Zuleitungen 2121/1 bis 2121/16 (von denen nur die Zuleitungen 2121/1, 2121/2, 2121/6, 2121/12 und 2121/16 dargestellt sind) über individuelle von sechzehn Kristallgleichrichtern Fl bis F16 (von denen nur die Kristallgleichrichter Fl, F2, F6, F12 und F16 gezeigt sind) mit individuellen der Klemmen Fl bis F16 verbunden.there are sixteen feed lines 2121/1 to 2121/16 (of which only feed lines 2121/1, 2121/2, 2121/6, 2121/12 and 2121/16 are shown) via individual of sixteen crystal rectifiers Fl to F16 (of which only the crystal rectifiers Fl, F2, F6, F12 and F16 are shown) connected to individual ones of the terminals F1 through F16.

jede der Klemmen Fl bis F16 ist über einen individuellen von sechzehn Widerständen R1 bis i?16 (von denen nur die Widerstände Rl, R2, R6, R12 und i?16 dargestellt sind) an Erde und auch über individuelle von sechzehn Kristallgleichrichtern Wl bis PF16 (von denen nur die Kristallgleichrichter Wl, IF 2, ff 6. IF12 und W16 dargestellt sind) an eine Klemme G angeschlossen. Die Klemme G ist mit einer Zuleitung 2124 und auch über einen Widerstand RX mit einer Klemme BX verbunden, wobei die Klemme BX im Betrieb auf einem Potential gehalten wird, dasEach of the terminals Fl to F16 is connected to ground via an individual one of sixteen resistors R 1 to i-16 (of which only the resistors Rl, R2, R6, R12 and i-16 are shown) and also via an individual one of sixteen crystal rectifiers Wl to PF16 (of which only the crystal rectifiers Wl, IF 2, ff 6. IF12 and W16 are shown) connected to a terminal G. The terminal G is connected to a supply line 2124 and also via a resistor RX to a terminal BX , the terminal BX being held at a potential during operation

V Volt gegen Erde beträgt.- V volts to earth.

Die in Fig. 3 dargestellte Schaltung kann ebenfalls -den Teil der Schaltung in Fig. 1 ersetzen, der innerhalb der gestrichelten Linie A in Fig. 1 dargestellt ist, wobei die Zuleitungen T Ibis T16, 2121/1 bis 2121/16 und 2124, die im Zusammenhang mit Fig. 3 erwähnt sind, den Zuleitungen mit gleichen Bezugszeichen entsprechen, die oben im Zusammenhang mit Fig. 1 genannt sind. Wie im Falle der Fig. 2 wird zur Be-Schreibung der Arbeitsweise der in Fig. 3 dargestellten Schaltung angenommen, daß sie in dieser Weise einen Teil der Schaltung nach Fig. 1 bildet.The circuit shown in Fig. 3 can also replace the part of the circuit in Fig. 1, which is shown within the dashed line A in Fig. 1, the leads T Ibis T16, 2121/1 to 2121/16 and 2124, which are mentioned in connection with FIG. 3 correspond to the supply lines with the same reference numerals that are mentioned above in connection with FIG. 1. As in the case of FIG. 2, for the purpose of describing the operation of the circuit shown in FIG. 3, it will be assumed that it thus forms part of the circuit of FIG.

Gemäß Fig. 3 ist die Anordnung so getroffen, daß jede der Zuleitungen T1 bis T16 normalerweise, d.h. vrenn keine Impulse daran liegen, auf Erdpotential gehalten wird und daß jede der Zuleitungen 2121/1 bis 2121/16 normalerweise auf +TVoIt gegen Erde gehalten wird.Referring to Fig. 3, the arrangement is such that each of the leads T1 to T16 is normally, i. vrenn no impulses are there, is held at ground potential and that each of the leads 2121/1 to 2121/16 normally held at + TVoIt to earth will.

Unter der vorläufigen Annahme, daß keine Impulse an den Zuleitungen 2121/1 bis 2121/16 liegen, d.h. daß keine Umsetzerimpulse an irgendwelchen dieser Zuleitungen liegen, und daß keine Impulse an irgendwelchen der Zuleitungen Tl bis T16 ligen, d.h. daß keine Impulse an irgendwelchen der Kombinationen von Verzögerungsvorrichtungen SDTIl bis SDT/16 der Fig. 1 gespeichert sind, ist jeder der Gleichrichter Fl bis F16 leitend, während jeder der Gleichrichter Z1 bis Z16 nichtleitend ist. Die Potentiale der Klemmen Fl bis F16 betragen angenähertUnder the preliminary assumption that there are no pulses on the leads 2121/1 to 2121/16, that is to say that there are no converter pulses on any of these leads, and that there are no pulses on any of the leads T1 to T16, that is, no pulses on any of the Combinations of delay devices SDTIl to SDT / 16 of FIG. 1 are stored, each of the rectifiers F1 to F16 is conductive, while each of the rectifiers Z1 to Z16 is non-conductive. The potentials of the terminals Fl to F16 are approximate

V Volt gegen Erde infolge des leitenden Zustandes der Gleichrichter Fl bis F16. Das Potential der Klemme G und somit der Zuleitung 2124 beträgt als Folge davon + F Volt gegen Erde.- V volts to earth due to the conductive state of the rectifiers F1 to F16. As a result, the potential of terminal G and thus of supply line 2124 is + F volts to earth.

Nun soll beispielsweise angenommen werden, daß ein Umsetzerimpuls mit einer Amplitude vonLet us now assume, for example, that a converter pulse with an amplitude of

— F Volt gleichzeitig an jede der Zuleitungen 2121/1, 2121/6 und 2121/12 angelegt ist. Die Anlegung des Umsetzerimpulses an die Zuleitung 2121/1 bewirkt, daß das Potential der Zuleitung 2121/1 auf Erdpotential fällt, wobei dieser Umsetzerimpuls der Wirkung nach das normalerweise auf der Zuleitung 2121/1 auftretende Signal unterdrückt und daher bewirkt, daß der Gleichrichter Fl nichtleitend wird. Somit fällt das Potential der Klemme F1 auf Erdpotential, so daß der Gleichrichter PFl vollständig leitend wird.- F volts is applied to each of the leads 2121/1, 2121/6 and 2121/12 at the same time. The creation of the Converter pulse to lead 2121/1 causes the potential of lead 2121/1 to be at ground potential falls, whereby the effect of this converter pulse is normally on the feed line 2121/1 occurring signal is suppressed and therefore causes the rectifier F1 to be non-conductive. Thus falls the potential of the terminal F1 to ground potential, so that the rectifier PFl is completely conductive.

Ingleichartiger Weise werden infolge der Anlegung des Umsetzerimpulses an jede der Zuleitungen 2121/6 und 2121/12 die Gleichrichter W6 und PF12 veranlaßt, vollständig leitend zu werden. Da jedoch die Klemmen F2 bis FS, Fl bis FIl und F13 bis F16 auf angenähert +P'\Tolt gegen Erde bleiben, bleibt jeder der Gleichrichter PF2 bis PF5, Wl bis PFIl und W13 bis JF16 nichtleitend. Das Potential der Klemme G und somit das Potential der Zuleitung 2124 wird daher infolge des leitenden Zustandes der Gleichrichter Wl, W6 und W12 veranlaßt, auf einen Wert zu fallen, der in geringem Maße größer als Erdpotential ist.Similarly, the application of the converter pulse to each of the leads 2121/6 and 2121/12 causes the rectifiers W 6 and PF12 to become fully conductive. However, since the terminals F2 and FS, Fl to FIl to F16 and F13 to approximately + P '\ T olt remain to ground, each of the rectifier to PF2 PF5, Wl and W to pfil 13 remains to JF16 nonconductive. The potential of the terminal G and thus the potential of the feed line 2124 is therefore caused as a result of the conducting state of the rectifier WI, W6 and W 12 to fall to a value that is greater than ground potential to a small extent.

Da der an die Zuleitungen 2121/1, 2121/6 und 2121/12 angelegte Umsetzerimpuls eine Dauer hat, die größer als 100 μβ ist, und die Kombination von Verzögerungsvorrichtungen SDTIl, SDT76 und SDT112 einen O,5^s-Impuls speichert, treten 0,5^s-Impulse, wie oben an Hand der Fig. 1 erklärt wurde, während dieses Umsetzerimpulses auf den Zuleitungen Tl, Γ6 und T12 gleichzeitig auf. Die Anordnung ist so getroffen, daß die auf den Zuleitungen Tl, T6 und T12 auftretenden 0,5^s-Impulse positiv gerichtet sind und eine Amplitude von + V Volt haben.Since the converter pulse applied to leads 2121/1, 2121/6 and 2121/12 has a duration that is greater than 100 μβ, and the combination of delay devices SDTIl, SDT 76 and SDT112 stores a 0.5 ^ s pulse, occur 0.5 ^ s pulses, as explained above with reference to FIG. 1, during this converter pulse on the leads Tl, Γ6 and T12 at the same time. The arrangement is made so that the 0.5 ^ s pulses occurring on the leads T1, T6 and T12 are directed positively and have an amplitude of + V volts.

Als Ergebnis der Anlegung eines Impulses an die Zuleitung Tl wird der Gleichrichter Z1 veranlaßt.As a result of the application of a pulse to the lead T1, the rectifier Z1 is triggered.

leitend zu werden, wodurch das Potential der Klemme Fl auf angenähert +FVoIt gegen Erde ansteigt. Infolge dieses Potentialanstiegs der Klemme Fl wird der Gleichrichter Wl für die Dauer des an die ZuleitungTl angelegten Impulses im wesentlichen nichtleitend. to become conductive, whereby the potential of the terminal Fl rises to approximately + FVoIt to earth. As a result of this increase in potential of the terminal F1, the rectifier Wl is essentially non-conductive for the duration of the pulse applied to the supply line T1.

In gleichartiger Weise wird bewirkt, daß jeder der Gleichrichter W6 und PFl2 für die Dauer der an die Zuleitungen T 6 bzw. T12 angelegten Impulse nichtleitend wird.That each of the rectifier and W6 PFl2 for the duration of the voltage applied to the leads 6 and T T12 pulses becomes nonconductive I n a similar manner is effected.

Da die an die Zuleitungen T1, T 6 und T12 angelegten Impulse daran gleichzeitig gelangen, werden die Gleichrichter PF. 1, PF 6 und W12 gleichzeitig nichtleitend und bleiben in diesem Zustand während 0,5 iis. Infolgedessen steigt das Potential der Klemme G und somit das Potential der Zuleitung 2124 auf +FVoIt gegen Erde an und bleibt auf diesem Potential für die Dauer von 0,5 μβ.Since the pulses applied to leads T1, T6 and T12 arrive at the same time, the rectifiers PF. 1, PF 6 and W 12 are simultaneously non-conductive and remain in this state for 0.5 iis. As a result, the potential of the terminal G and thus the potential of the supply line 2124 increases to + FVoIt to earth and remains at this potential for the duration of 0.5 μβ.

Am Ende der an die Zuleitungen T1, T 6 und T12 angelegten Impulse werden die Gleichrichter PFl, H'6 und PF12 wieder leitend infolge der Aufrechterhaltung des nichtleitenden Zustandes der Gleichrichter Fl, F 6 und F12 durch die fortgesetzte Anlegung des Umsetzerimpulses an die Zuleitungen 2121/1, 2121/6 und 2121/12. Das Potential der Klemme G und somit das Potential der Zuleitung 2124 steigt daher auf einen geringfügig kleineren Wert als +FVoIt gegen Erde.At the end of the pulses applied to the leads T1, T6 and T12, the rectifiers PFl, H'6 and PF12 become conductive again due to the maintenance of the non-conductive state of the rectifiers F1, F6 and F12 through the continued application of the converter pulse to the leads 2121 / 1, 2121/6 and 2121/12. The potential of the terminal G and thus the potential of the supply line 2124 therefore rises to a slightly smaller value than + FVoIt to earth.

Am Ende der Zeitdauer, während welcher der Umsetzerimpuls gleichzeitig an die Zuleitungen 2121/1, 2121/6 und 2121/12 angelegt ist, werden die Gleichrichter PFl, W6 und PF12 wieder im wesentlichen nichtleitend infolge der Wiederherstellung der normalen Potentialzustände der Zuleitungen 2121/1. 2121/6 bzw. 2121/12.At the end of the period during which the converter pulse is simultaneously applied to the leads 2121/1, 2121/6 and 2121/12, the rectifiers PF1, W6 and PF12 become essentially non-conductive again due to the restoration of the normal potential states of the leads 2121/1 . 2121/6 or 2121/12.

Falls aus irgendeinem Grunde Impulse nicht gleichzeitig an jeder Zuleitung Tl, T6 und T12 während der Anlegung eines Umsetzerimpulses an die Zuleitungen 2121/1, 2121/6 und 2121/12 liegen, würde das Potential der Zuleitung 2124 auf einem Wert, der nur in geringem Maße größer als Erdpotential ist, für die Dauer dieses Umsetzerimpulses gehalten werden, da zu irgendeinem Zeitpunkt während der Anlegung dieses Umsetzerimpulses wenigstens einer der Gleichrichter PFl, PF6 und PF12 vollständig leitend sein würde.If for some reason pulses are not applied simultaneously on each lead T1, T6 and T12 during the application of a converter pulse to the leads 2121/1, 2121/6 and 2121/12 would lie the potential of the lead 2124 to a value that is only slightly greater than ground potential for the duration of this converter pulse can be held since at some point during the application this converter pulse at least one of the rectifiers PF1, PF6 and PF12 fully conductive would be.

In der obigen Weise tritt ein positiv gerichteter Impuls mit einer Amplitude, die etwas kleiner als FVoIt ist, zwischen der Zuleitung 2124 und Erde während der Anlegung eines Umsetzerimpulses nur auf, falls Impulse gleichzeitig an drei ausgewähltenIn the above manner there occurs a positive going pulse with an amplitude slightly less than FVoIt is between lead 2124 and ground during the application of a converter pulse only if pulses are selected simultaneously on three

der Zuleitungen Tl bis T16 gleichzeitig auftreten, wobei die Identität der ausgewählten, der Zuleitungen Tl bis T16 durch diejenigen der Zuleitungen 2121/1 bis 2121/16 bestimmt wird, an denen der Umsetzerimpuls liegt.the leads Tl occur to T 16 at the same time, the identity of the selected which leads Tl is determined to T16 by those of the supply lines to 2121/1 2121/16 in which is located the pulse converter.

Während Zeitintervallen, in denen ein Umsetzerimpuls nicht an irgendwelchen der Zuleitungen 2121/1 bis 2121/16 liegt, beträgt das Potential der Zuleitung 2124 gegen Erde + V Volt. Somit ist es wie im Falle der Schaltung nach Fig. 2 erforderlich, zu gewährleisten, daß die an die Zuleitung 2124 angeschlossene Einrichtung nur auf den Spannungszustand der Zuleitung 2124 während Zeitintervallen anspricht, in denen der Umsetzerimpuls an ausgewählten der Zuleitungen 2121/1 bis 2121/16 liegt.During time intervals in which a converter pulse is not on any of the leads 2121/1 to 2121/16, the potential of the lead 2124 to earth is + V volts. Thus, as in the case of the circuit according to FIG. 2, it is necessary to ensure that the device connected to the supply line 2124 only responds to the voltage state of the supply line 2124 during time intervals in which the converter pulse is sent to selected ones of the supply lines 2121/1 to 2121 / 16 lies.

Die in Fig. 2 und 3 dargestellten Schaltungen sind oben im Zusammenhang mit der Schaltung nach Fig. 1 beschrieben worden. Jedoch wird bemerkt, daß die Verwendung der Schaltungen nach Fig. 2 und 3 nicht auf Fälle beschränkt ist, in denen die funktioneilen Erfordernisse die gleichen sind wie bei der Schaltung, die innerhalb der gestrichelten Linie A in Fig. 1 dargestellt ist. In diesem Zusammenhang wird bemerkt, daß die Schaltungen der Fig. 2 und 3 verwendet werden können, um einen Ausgangsimpuls nur zu liefern, wenn Impulse gleichzeitig an ausgewählte ihrer Zuleitungen T1 bis T16 angelegt werden, wobei die ausgewählten der Zuleitungen T1 bis T16 und deren tatsächliche Anzahl durch diejenigen ihrer Zuleitungen 2121/1 bis 2121/16 bestimmt sind, an welche »Steuer«-Signale angelegt sind. Solche Steuersignale können im Falle der Schaltung nach Fig. 2 beispielsweise die Form der oben im Zusammenhang mit Fig. 2 erwähnten Umsetzerimpulse haben, d. h. positiv gerichtete Impulse sein, oder aber in anderer Weise durch geeignete Gleichstromsignale gebildet sein, wobei der normale Betriebszustand jeder Zuleitung 2121/1 bis 2121/16 ein solcher Betriebszustand ist, in dem kein elektrisches Signal daran angelegt ist, wobei ein Steuersignal an diese Zuleitung nur angelegt wird, wenn die eine der Zuleitungen T1 bis T16, der die eine der Zuleitungen 2121/1 bis 2121/16 zugeordnet ist, ausgewählt ist. Im Falle der Schaltung nach Fig. 3 können die Steuersignale die Form der im Zusammenhang mit Fig. 3 erwähnten Umsetzerimpulse haben, d. h. negativ gerichtete Impulse sein, oder aber können in anderer Weise durch geeignete Gleichstromsignale gebildet werden, wobei der normale Betriebszustand jeder der Zuleitungen 2121/1 bis 2121/16 ein solcher Zustand ist, in welchem ein elektrisches Gleichstromsignal daran angelegt ist, wobei ein Steuersignal angelegt wird, um der Wirkung nach dieses Gleichstromsignal zu unterdrücken, wenn diese eine der Zuleitungen T1 bis T16, der diese eine der Zuleitungen 2121/1 bis 2121/16 zugeordnet ist, ausgewählt ist.The circuits shown in FIGS. 2 and 3 have been described above in connection with the circuit of FIG. However, it should be noted that the use of the circuits of FIGS. 2 and 3 is not limited to cases where the functional requirements are the same as the circuit shown within the dashed line A in FIG. In this connection it is noted that the circuits of Figures 2 and 3 can be used to provide an output pulse only when pulses are simultaneously applied to selected ones of their leads T 1 to T 16, the selected ones of leads T1 to T16 and the actual number of which is determined by those of their feed lines 2121/1 to 2121/16 to which "control" signals are applied. In the case of the circuit according to FIG. 2, such control signals can, for example, have the form of the converter pulses mentioned above in connection with FIG / 1 to 2121/16 is such an operating state in which no electrical signal is applied to it, a control signal being applied to this supply line only if one of the supply lines T1 to T16, the one of the supply lines 2121/1 to 2121 / 16 is assigned is selected. In the case of the circuit according to FIG. 3, the control signals can have the form of the converter pulses mentioned in connection with FIG / 1 to 2121/16 is such a state in which an electrical direct current signal is applied thereto, a control signal being applied to suppress the effect of this direct current signal when this one of the leads T 1 to T 16 which this one of the Leads 2121/1 to 2121/16 is assigned, is selected.

In der obigen Weise kann jede der Schaltungen der Fig. 2 und 3 als eine sogenannte vi-Torschaltung arbeiten, wobei η wahlweise jeden beliebigen ganzzahligen Wert zwischen zwei und sechzehn einschließlich haben kann. (Eine ra-Torschaltung ist eine Koinzidenzschaltung mit wenigstens η Eingängen und einem Ausgang und arbeitet in der Weise, daß eine bestimmte Spannung an diesem Ausgang bei der gleichzeitigen Anlegung von bestimmten Spannungen an wenigstens η ihrer Eingänge auftritt.) Beispielsweise können die Schaltungen nach Fig. 2 und 3 jeweils als eine Vierfach-Koinzidenzschaltung (d. h. eine ?i-Torschaltung, für welche »=4 ist), welche einen Ausgangsimpuls zwischen der Zuleitung 2124 und Erde nur erzeugt, wenn Impulse gleichzeitig an beliebigen ausgewählten vier der Zuleitungen T1 bis T16 auftreten, einfach dadurch verwendet werden, daß geeignete Steuersignale an die entsprechenden vier der Zuleitungen 2121/1 bis 2121/16 während des Zeitintervalls angelegt werden, für welches diese Schaltung in dieser Weise wirken soll. In gleicher Weise kann jede dieser Schaltungen als eine Fünffach-Koinzidenztorschaltung (d. h. als eine «-Torschaltung,In the above manner, each of the circuits of FIGS. 2 and 3 can operate as a so-called vi gate circuit, where η can optionally have any integer value between two and sixteen inclusive. (An ra gate circuit is a coincidence circuit with at least η inputs and one output and works in such a way that a certain voltage occurs at this output when certain voltages are simultaneously applied to at least η of its inputs.) For example, the circuits according to Fig. 2 and 3 each as a quadruple coincidence circuit (ie an? I-gate circuit for which »= 4) which generates an output pulse between lead 2124 and ground only when pulses occur simultaneously on any selected four of leads T1 to T16 can be used simply in that suitable control signals are applied to the corresponding four of the leads 2121/1 to 2121/16 during the time interval for which this circuit is to act in this way. In the same way, each of these circuits can be used as a five-fold coincidence gate circuit (ie as a «gate circuit,

ίο für welche ?i=5 ist), die einen Ausgangsimpuls zwischen der Zuleitung 2124 und Erde nur erzeugt, wenn Impulse gleichzeitig an beliebigen ausgewählten fünf der Zuleitungen Tl bis T16 auftreten, einfach dadurch verwendet werden, daß geeignete Steuersignale an die entsprechenden fünf der Zuleitungen 2121/1 bis 2121/16 während des Zeitintervalls angelegt werden, für welches diese Schaltung in dieser Weise arbeiten soll.ίο for which? i = 5), which generates an output pulse between the lead 2124 and ground only when pulses occur simultaneously on any selected five of the leads T1 to T16 , simply by using suitable control signals to the corresponding five of the Leads 2121/1 to 2121/16 are applied during the time interval for which this circuit is to work in this way.

Falls beispielsweise die Schaltung nach Fig. 2 als Vierfach-Torschaltung arbeiten soll, die einen Ausgangsimpuls zwischen der Zuleitung 2124 und Erde nur dann erzeugt, wenn Impulse gleichzeitig auf den Zuleitungen T1, T 2, T12 und T16 auftreten, dann ist es einfach notwendig, die Anordnung so zu treffen, daß für die Dauer des Intervalls, für welches diese Schaltung in dieser Weise arbeiten soll, die Zuleitungen 2121/1, 2121/2, 2121/12 und 2121/16 auf + V Volt gegen Erde gehalten werden, während die Zuleitungen 2121/3 bis 2121/11 und 2121/13 bis 2121/15 auf Erdpotential gehalten werden. In gleicher Weise kann diese Schaltung als Fünffach-Torschaltung, die einen Ausgangsimpuls zwischen der Zuleitung 2124 und Erde nur erzeugt, wenn Impulse gleichzeitig auf den Zuleitungen Tl, T2, T6, T12 und T16 auftreten.If, for example, the circuit according to FIG. 2 is to operate as a quadruple gate circuit which generates an output pulse between lead 2124 and earth only when pulses occur simultaneously on leads T1, T 2, T12 and T16, then it is simply necessary to to make the arrangement so that for the duration of the interval for which this circuit is to work in this way, the leads 2121/1, 2121/2, 2121/12 and 2121/16 are held at + V volts to earth, while the supply lines 2121/3 to 2121/11 and 2121/13 to 2121/15 are kept at ground potential. In the same way, this circuit can be used as a five-way gate circuit which only generates an output pulse between lead 2124 and ground if pulses occur simultaneously on leads T1, T2, T6, T12 and T16.

einfach dadurch arbeiten, daß die Anordnung so getroffen wird, daß für die Dauer des Zeitintervalls, für welches die Schaltung so arbeiten soll, die Zuleitungen 2121/1, 2121/2, 2121/6, 2121/12 und 2121/16 auf + V Volt gegen Erde gehalten werden, während die Zuleitungen 2121/3 bis 2121/5, 2121/7 bis 2121/11 und 2121/13 bis 2121/15 auf Erdpotential gehalten werden.simply work by making the arrangement so that the leads 2121/1, 2121/2, 2121/6, 2121/12 and 2121/16 to + V for the duration of the time interval for which the circuit is to work Volt are held against earth, while the leads 2121/3 to 2121/5, 2121/7 to 2121/11 and 2121/13 to 2121/15 are kept at earth potential.

Außerdem können die Schaltungen nach Fig. 2 und 3 wahlweise als eine Form einer Einfach-Torschaltung wirken. Falls beispielsweise in der Schaltung nach Fig. 2 die Zuleitung 2121/1 auf + V Volt gegen Erde gehalten wird, während die Zuleitungen 2121/2 bis 2121/16 auf Erdpotential liegen, dann tritt ein Ausgangsimpuls zwischen der Zuleitung 2124 der Fig. 2 und Erde auf, wenn ein Impuls zwischen der Zuleitung T1 und Erde liegt. Jedoch wird bemerkt, daß in diesem Falle einer Einfach-Torschaltung Impulse, die an irgendwelche der Zuleitungen T 2 bis T16 angelegt sind, unter diesen Umständen nicht zu dem Auftreten eines Impulses zwischen der Zuleitung 2124 und Erde führen. Somit tritt ein Impuls zwischen der Zuleitung 2124 und Erde nur auf, wenn ein Impuls an die eine ausgewählte der Zuleitungen T1 bis T16, d. h. in dem obigen Beispiel an die Zuleitung T1, angelegt ist.In addition, the circuits of Figures 2 and 3 can optionally act as some form of single gate circuit. If, for example, in the circuit according to FIG. 2, the lead 2121/1 is held at + V volts to earth, while the leads 2121/2 to 2121/16 are at earth potential, then an output pulse occurs between the lead 2124 of FIGS Earth on when there is a pulse between lead T1 and earth. It should be noted, however, that in this single gate case, pulses applied to any of leads T 2 through T 16 will not result in the occurrence of a pulse between lead 2124 and ground under these circumstances. Thus, a pulse occurs between the feed line 2124 and ground only when a pulse is applied to the one selected one of the feed lines T 1 to T16, that is to say to the feed line T 1 in the above example.

Claims (10)

Patentansprüche:Patent claims: 1. Elektrische Koinzidenzschaltung, bei der eine Mehrzahl Eingangswege (T 1 bis T16 in Fig. 2 und 3) mit entsprechenden Eingangsklemmen (Fl bis F16 in Fig. 2 und 3) einer elektrischen Torschaltung (Wl bis W16 und RX in Fig. 2 und 3) verbunden sind, die im Ruhezustand, d. h. bei1. Electrical coincidence circuit in which a plurality of input paths (T 1 to T 16 in FIGS. 2 and 3) with corresponding input terminals (F1 to F16 in FIGS. 2 and 3) of an electrical gate circuit (W1 to W16 and RX in FIG and 3) connected in the idle state, ie at gleichzeitigem Vorhandensein eines ersten von zwei Spannungszuständen an allen diesen Eingangsklemmen (Fl bis F16), derart anspricht, daß eine vorbestimmte Ruhespannung an den Ausgangsweg (2124 in Fig. 2 und 3) der Koinzidenzschaltung angelegt wird, dadurch gekennzeichnet, daß an jede Eingangsklemme (Fl bis F16) ein Steuerweg (2121/1 bis 2121/16 in Fig. 2 und 3) derart geschaltet ist, daß dadurch Steuersignale von einer Steiierimpulscjuelle an die entsprechende Eingangskkmme (Fl bis F16) der Torschaltung (7Γ1 bis Γ-Γ16 und RX) angelegt werden können, welche Steuersignale bewirken, daß der Spannungszustand an dieser Eingangsklemme den zweiten der genannten Zustände annimmt, daß Steuersignale von der Steuerimpulsquelle gleichzeitig an eine Auswahl der Steuerwege angelegt werden, daß ferner jeder Eingangsweg (Tl bis T16) mit seiner ihm zugeordneten Eingangsklemme (F 1 bis F16) derart verbunden ist, daß, ansprechend auf ein an die Koinzidenzschaltung über diesen Eingangsweg angelegtes Eingangssignal, ein Spannungssigna! an dieseEingangsklemme angelegt wird, das den Spannungszustand dieser Eingangsklemme, falls sich diese in dem zweiten Zustand befindet, für die Dauer dieses Eingangssignals in den ersten Zustand ändert, und daß die erwähnte vorbestimmte Ruhespannung bei Vorhandensein von Steuersignalen an irgendwelchen der Steuerwege (z. B. 2121/1, 2121/6 und 2121/12) an den Ausgangsweg (2124) nur dann während der Dauer der Eingangsimpulse durch die Torschaltung (z. B. Wl bis Ji'16 und RX) angelegt wird, wenn gleichzeitig Eingangssignale an alle Eingangswege (z.B. Tl, T 6 und T12) angelegt werden, die mit denselben Eingangsklemmen (Fl, F6 und F12) verbunden sind, die über die ihnen zugeordneten Steuerwege (z. B. 2121/1, 2121/6 und 2121/12) Steuersignale erhalten.simultaneous presence of a first of two voltage states at all these input terminals (F1 to F16) responds in such a way that a predetermined quiescent voltage is applied to the output path (2124 in Fig. 2 and 3) of the coincidence circuit, characterized in that each input terminal (F1 to F16) a control path (2121/1 to 2121/16 in Fig. 2 and 3) is switched in such a way that control signals from a Steiierimpulscjuelle to the corresponding input Kkmme (F1 to F 16) of the gate circuit (7Γ1 to Γ-Γ16 and RX ) can be applied, which control signals cause the voltage state at this input terminal to assume the second of the mentioned states, that control signals from the control pulse source are applied simultaneously to a selection of the control paths, that furthermore each input path (Tl to T16) with its assigned input terminal (F 1 to F16) is connected such that, in response to an on applied to the coincidence circuit through this input path output signal, a voltage signal! is applied to this input terminal, which changes the voltage state of this input terminal, if it is in the second state, to the first state for the duration of this input signal, and that the aforementioned predetermined open-circuit voltage in the presence of control signals on any of the control paths (e.g. 2121/1, 2121/6 and 2121/12) is only applied to the output path (2124) during the duration of the input pulses by the gate circuit (e.g. Wl to Ji '16 and RX) if input signals are simultaneously applied to all input paths (e.g. Tl, T 6 and T12) which are connected to the same input terminals (Fl, F6 and F12) as the control signals via the control paths assigned to them (e.g. 2121/1, 2121/6 and 2121/12) obtain. 2. Koinzidenzschaltung nach Anspruch 1, dadurch gekennzeichnet, daß die Torschaltung (Wl bis W16 und RX in Fig. 2) auf die Anlegung eines Steuersignals an irgendwelche ihrer Eingangsklemmen (Fl bis F16 in Fig. 2) derart anspricht, daß ein Ausgangssignal an den Ausgangsweg (2124 in Fig. 2) gelegt wird und daß, während Steuersignale an irgendwelchen der Steuern-ege (z. B. 2121/1, 2121/6 und 2121/12 in Fig.2) liegen, das resultierende Auftreten dieses Ausgangssignals in dem Ausgangsweg (2124) unterbrechen wird, um dadurch die vorbestimmte Spannung an diesen Weg nur ansprechend auf die gleichzeitige Anlegung von Eingangssignalen an alle Eingangswege (Tl, 76 und T12 in Fig. 2) anzulegen, die entsprechend mit denselben Eingangsklemmen (Fl, F6 und F12) wie diese Steuerwege verbunden sind.2. Coincidence circuit according to claim 1, characterized in that the gate circuit (Wl to W16 and RX in Fig. 2) responds to the application of a control signal to any of its input terminals (Fl to F16 in Fig. 2) such that an output signal is sent to the Output path (2124 in Fig. 2) and that while control signals are applied to any of the control ege (e.g. 2121/1, 2121/6 and 2121/12 in Fig. 2), the resulting occurrence of this output signal in the output path (2124) is interrupted in order to thereby apply the predetermined voltage to this path only in response to the simultaneous application of input signals to all input paths (Tl, 76 and T 12 in Fig. 2), which are correspondingly connected to the same input terminals (Fl, F6 and F12) how these control paths are connected. 3. Koinzidenzschaltung nach Anspruch 2, dadurch gekennzeichnet, daß die Eingangswege (Tl bis T16 in Fig. 2) mit den entsprechenden Ein- 6q gangsklemmen (Fl bis F16 in Fig. 2) mittels entsprechender Eingangskreise (Ä'l und Zl bis ΛΊ6 und Z16 in Fig. 2) verbunden sind, daß jeder Eingangskreis so angeordnet ist, daß er eine Spannung an die entsprechende Eingangsklemme, ansprechend auf ein Eingangssignal, anlegt, das über den zugeordneten Eingangsweg angelegt ist, während ein Steuersignal an dem mit dieser Eingangsklemme verbundenen Steuerweg liegt, und daß diese Spannung so geartet ist, daß sie dieses Steuersignal an dieser Eingangsklemme für die Dauer des Eingangssignals unterdrückt.3. coincidence circuit according to claim 2, characterized in that the input paths (Tl to T 16 in Fig. 2) with the corresponding input 6q input terminals (Fl to F16 in Fig. 2) by means of corresponding input circuits (Ä'l and Zl to ΛΊ6 and Z16 in Fig. 2) are connected so that each input circuit is arranged to apply a voltage to the corresponding input terminal in response to an input signal applied through the associated input path while a control signal is applied to the one connected to that input terminal Control path lies, and that this voltage is such that it suppresses this control signal at this input terminal for the duration of the input signal. 4. Koinzidenzschaltung nach xAnspruch 1, dadurch gekennzeichnet, daß die Torschaltung (Wl bis Wl§ und RX in Fig. 3) so angeordnet ist, daß sie auf den Zustand, in dem kein Steuersignal an irgendwelchen ihrer Eingangsklemmen (Fl bis F16 in Fig. 3) liegt, derart anspricht, daß sie ein Ausgangssignal an den Ausgangsweg (2124 in Fig. 3) liefert, und daß ferner die Anordnung so getroffen ist, daß das Ausgangssignal, während Steuersignale an irgendwelchen der Steuerwege (z. B. 2121/1, 2121/6 und 2121/12 in Fig. 3i liegen, in dem Ausgangsweg (2124) auftritt, um dadurch die vorbestimmte Spannung an diesen Weg, nur ansprechend auf die gleichzeitige Anlegung von Eingangssignalen an alle Eingangswege (Tl, R6 und T12 in Fig. 3), anzulegen, die entsprechend mit denselben Eingangsklemmen (Fl, F 6 und F12) wie diese Steuerwege verbunden sind.4. coincidence circuit according to xAnspruch 1, characterized in that the gate circuit (Wl to Wl§ and RX in Fig. 3) is arranged so that it is based on the state in which no control signal at any of its input terminals (Fl to F16 in Fig. 3) is responsive in such a way that it provides an output signal to the output path (2124 in Fig. 3), and that furthermore the arrangement is made so that the output signal, while control signals on any of the control paths (z. B. 2121/1 , 2121/6 and 2121/12 in Fig. 3i, occurs in the output path (2124), thereby applying the predetermined voltage to this path, only in response to the simultaneous application of input signals to all input paths (Tl, R 6 and T 12 in Fig. 3), which are correspondingly connected to the same input terminals (F1, F6 and F12) as these control paths. 5. Koinzidenzschaltung nach Anspruch 4, dadurch gekennzeichnet, daß die Eingangswege (Tl bis T16 in Fig. 3) mit den ihnen zugeordneten Eingangsklemmen (Fl bis F16 in Fig. 3) mittels entsprechender Eingangskreise (Zl und Rl bis Z16 und i?16 in Fig. 3) verbunden sind, daß jeder Eingangskreis so angeordnet ist, daß er eine Spannung an die entsprechende Eingangsklemme, ansprechend auf ein Eingangssignal, anlegt, das über den zugeordneten Eingangsweg angelegt ist, während ein Steuersignal an dem mit dieser Eingangsklemme verbundenen Steuerweg liegt, und daß diese Spannung so geartet ist, daß sie für die Dauer dieses Eingangssignals die Wirkung der Anlegung dieses Steuersignals an diesen Steuervveg an dieser Eingangsklemme unterdrückt.5. Coincidence circuit according to claim 4, characterized in that the input paths (Tl to T16 in Fig. 3) with the input terminals assigned to them (Fl to F16 in Fig. 3) by means of corresponding input circuits (Zl and Rl to Z16 and i? 16 in 3) so that each input circuit is arranged to apply a voltage to the corresponding input terminal in response to an input signal applied through the associated input path while a control signal is applied to the control path connected to that input terminal, and that this voltage is of such a nature that it suppresses the effect of the application of this control signal to this control path at this input terminal for the duration of this input signal. 6. Koinzidenzschaltung nach Anspruch 3 oder 5, dadurch gekennzeichnet, daß jeder der Eingangskreise einen Gleichrichter (Zl bis Z16 in Fig. 2 und 3) aufweist, der vorgespannt wird, während kein Eingangssignal über den zugeordneten Eingangsweg angelegt ist, so daß er nichtleitend ist, und daß dieser Gleichrichter innerhalb dieses Eingangskreises geschaltet und mit der entsprechenden Eingangsklemme so verbunden ist, daß er nur bei gleichzeitiger Anlegung eines Eingangssignals über diesen Eingangsweg und eines Steuersignals über den mit dieser Eingangsklemme verbundenen Steuerweg leitet.6. coincidence circuit according to claim 3 or 5, characterized in that each of the input circuits has a rectifier (Zl to Z16 in FIG and 3) that is biased while there is no input signal through the associated input path is applied so that it is non-conductive, and that this rectifier is within this input circuit switched and connected to the corresponding input terminal so that it is only with simultaneous application of an input signal via this input path and a control signal via the control path connected to this input terminal. 7. Koinzidenzschaltung nach Anspruch 2 oder 3 oder nach den Ansprüchen 3 und 6, dadurch gekennzeichnet, daß die Steuerwege (2121/1 bis 2121/16 in Fig. 2) mit den Eingangsklemmen (Fl bis F16 in Fig. 2) über entsprechende Widerstände (R 1 bis R16 in Fig. 2) verbunden sind.7. coincidence circuit according to claim 2 or 3 or according to claims 3 and 6, characterized in that the control paths (2121/1 to 2121/16 in Fig. 2) with the input terminals (Fl to F16 in Fig. 2) via appropriate resistors (R 1 to R 16 in Fig. 2) are connected. 8. Koinzidenzschaltung nach Anspruch 4 oder 5 oder nach den Ansprüchen 5 und 6, dadurch gekennzeichnet, daß die Steuerwege (2121/1 bis 2121/16 in Fig. 3) mit den Eingangsklemmen (F 1 bis F16 in Fig. 3) durch entsprechende Gleichrichter (Fl bis F16 in Fig. 3) verbunden sind, die normalerweise so vorgespannt sind, daß sie leiten, aber bei Anlegung eines Steuersignals über ihren zugeordneten Steuerweg nichtleitend werden.8. coincidence circuit according to claim 4 or 5 or according to claims 5 and 6, characterized in that that the control paths (2121/1 to 2121/16 in Fig. 3) with the input terminals (F 1 to F16 in Fig. 3) through appropriate rectifiers (Fl to F16 in Fig. 3) are connected, which are normally biased so that they conduct, but become non-conductive when a control signal is applied via their assigned control path. 9 Koinzidenzschaltung nach einem der vorstehenden Ansprüche, dadurch gekennzeichnet, daß die Torschaltung eine Mehrzahl Gleichrichter (PFIbis W16) aufweist, die mit den zugeordneten Eingangsklemmen (Fl bis F16) verbunden und,9 coincidence circuit according to one of the preceding claims, characterized in that the gate circuit has a plurality of rectifiers (PFI to W16) which are connected to the assigned input terminals (F1 to F16) and, während keine Steuer- oder Eingangssignale über die mit dieser Eingangsklemme verbundenen Steuer- und Eingangswege angelegt sind, so vorgespannt sind, daß sie nichtleitend sind, und daß die vorbestimmte Spannung an dem Ausgangsweg (2124) nur angelegt wird, während alle diese Gleichrichter (Wl bis fF16) nichtleitend sind.while no control or input signals are applied via the control and input paths connected to this input terminal, are biased so that they are non-conductive and that the predetermined voltage is only applied to the output path (2124) while all of these rectifiers (Wl to fF16) are non-conductive. 10. Koinzidenzschaltung nach einem der Ansprüche 6, 8 und 9, dadurch gekennzeichnet, daß die Gleichrichter Kristallgleichrichter sind.10. coincidence circuit according to one of claims 6, 8 and 9, characterized in that the rectifiers are crystal rectifiers. In Betracht gezogene Druckschriften: Zeitschrift »Pracedings of the I. E. Ε.«, März 1956, Part B, S. 722 bis 742, insbesondere Fig. 12, S. 730.Publications considered: magazine "Pracedings of the I. E. Ε.", March 1956, Part B, p. 722 to 742, especially Fig. 12, p. 730. Hierzu 1 Blatt Zeichnungen1 sheet of drawings
DEG23372A 1956-11-15 1957-11-14 Electrical coincidence circuit Pending DE1104556B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
GB3493756A GB869878A (en) 1956-11-15 1956-11-15 Improvements in or relating to electric gating circuits

Publications (1)

Publication Number Publication Date
DE1104556B true DE1104556B (en) 1961-04-13

Family

ID=10371796

Family Applications (1)

Application Number Title Priority Date Filing Date
DEG23372A Pending DE1104556B (en) 1956-11-15 1957-11-14 Electrical coincidence circuit

Country Status (4)

Country Link
BE (1) BE562343A (en)
DE (1) DE1104556B (en)
FR (1) FR1192280A (en)
GB (1) GB869878A (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
None *

Also Published As

Publication number Publication date
BE562343A (en)
GB869878A (en) 1961-06-07
FR1192280A (en) 1959-10-26

Similar Documents

Publication Publication Date Title
DE2510604C2 (en) Integrated digital circuit
DE2556828C3 (en) Dynamic shift register made of insulated-film field effect transistors
DE3109092A1 (en) POWER DISTRIBUTION SYSTEM
DE1011179B (en) Electronic arrangement with triggers connected in series
DE4116298C2 (en) Ignition device for an internal combustion engine
EP0065667A2 (en) CMOS selection circuit
DE2415098B2 (en) AMPLITUDE DETECTOR CIRCUIT
DE1055590B (en) Transistor switching arrangement for the optional connection of a load with different potentials
DE2221717A1 (en) Subscriber circuit
DE2144455A1 (en) Buffer circuit
DE1104556B (en) Electrical coincidence circuit
DE1057171B (en) Electrical network for logical operations
DE3330559C2 (en) Output circuit for a semiconductor integrated circuit
DE2226485A1 (en) Pulse distribution circuit
DE1961161A1 (en) Monitoring system for monitoring the functionality of the decoding matrix of a circulating memory of a time division multiplex telephone exchange
DE2240428A1 (en) ELECTRONIC SIGNAL TRANSMISSION GATE
DE2607000C3 (en) Digital / digital converter
DE1084763B (en) Arrangement for deriving pulse groups from a main pulse train
DE1448908A1 (en) Device for electrographic recording
DE2424930A1 (en) ARRANGEMENT FOR ANALOGUE / DIGITAL CONVERSION
DE2052519A1 (en) Logical circuit
DE1949630A1 (en) Information storage stage for a shift register
DE2401985C3 (en) Dynamic, bistable divider circuit
DE1195351B (en) Electronic breaker circuit
DE1512235C3 (en) Logical link consisting of a stripline