DE10259783A1 - Method for improving process step sequence in forming semiconductor memories with charge trapping memory cells, used same masks as used for forming doped troughs outside memory cell field for removing HV gate dielectric - Google Patents

Method for improving process step sequence in forming semiconductor memories with charge trapping memory cells, used same masks as used for forming doped troughs outside memory cell field for removing HV gate dielectric Download PDF

Info

Publication number
DE10259783A1
DE10259783A1 DE10259783A DE10259783A DE10259783A1 DE 10259783 A1 DE10259783 A1 DE 10259783A1 DE 10259783 A DE10259783 A DE 10259783A DE 10259783 A DE10259783 A DE 10259783A DE 10259783 A1 DE10259783 A1 DE 10259783A1
Authority
DE
Germany
Prior art keywords
produced
storage layer
conductivity type
gate dielectric
wells
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Ceased
Application number
DE10259783A
Other languages
German (de)
Inventor
Stefano Parascandola
Roland Dr. Haberkern
Dirk Dr. Caspary
Roman Knoefler
Juerg Haufe
Christoph Dr. Kleint
Norbert Dr. Schulze
Veronika Polei
Jens-Uwe Dr. Sachse
Joachim Dr. Deppe
Stephan Dr. Riedel
Christoph Dr. Ludwig
Patrick Dr. Haibach
Elard Dr. Stein Von Kamienski
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Infineon Technologies AG
Original Assignee
Infineon Technologies AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Infineon Technologies AG filed Critical Infineon Technologies AG
Priority to DE10259783A priority Critical patent/DE10259783A1/en
Publication of DE10259783A1 publication Critical patent/DE10259783A1/en
Ceased legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/30EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B69/00Erasable-and-programmable ROM [EPROM] devices not provided for in groups H10B41/00 - H10B63/00, e.g. ultraviolet erasable-and-programmable ROM [UVEPROM] devices

Abstract

In first step specified insulation (5) is deposited on semiconductor substrate (1) and onto surface is applied memory layer stack of first boundary layer (2), memory layer (3) and second boundary layer (4). In second step, first conductivity doped troughs (6) are formed by mask technique and application of doping material into semiconductor substrate. In third step, opposite conductivity doped troughs (7) are formed by doping semiconductor substrate. By using the same mask, in second step at least second boundary layer in region (10) for first conductivity troughs is removed. By using the same mask, in third layer at least second boundary layer in region (11) for second conductivity troughs is removed.

Description

Bei der Herstellung von Halbleiterspeichern werden in einem Halbleiterkörper durch Einbringen von Dotierstoff für n-Leitung und für p-Leitung dotierte Wannen ausgebildet, die für die Herstellung der Speichertransistoren und der CMOS-Transistoren oder dergleichen Bauelemente einer Ansteuerschaltung (Peripherie) vorgesehen sind. Für die Speichertransistoren kann es auch genügen, wenn der Halbleiterkörper mit einer ausreichend hohen Grunddotierung versehen wurde. Für Niedervolt-Transistoren und für Hochvolt-Transistoren der Ansteuerschaltung werden unterschiedlich hoch dotierte Wannen vorgesehen. Außerdem sind die Gate-Dielektrika dieser Transistoren in der Dicke voneinander verschieden.In the manufacture of semiconductor memories in a semiconductor body by introducing dopant for n-line and for p-line doped wells designed for the manufacture of memory transistors and the CMOS transistors or the like components of a drive circuit (Periphery) are provided. For the memory transistors can also suffice if the semiconductor body is included a sufficiently high basic funding. For low-voltage transistors and for high-voltage transistors the control circuit will have wells with different doping levels intended. Moreover are the gate dielectrics of these transistors in thickness from each other different.

Zunächst werden die für die Hochvolt-Transistoren vorgesehenen Wannen und auf deren Oberseiten das für die Hochvolt-Transistoren erforderliche Hochvolt-Gate-Dielektrikum hergestellt. Danach werden die für die Niedervolt-Transistoren vorgesehenen Wannen und auf deren Oberseiten das für die Niedervolt-Transistoren erforderliche Niedervolt-Gate-Dielektrikum hergestellt. In dem für die Niedervolt-Transistoren vorgesehenen Bereich muss zuvor das Hochvolt-Gate-Dielektrikum entfernt werden. Dafür ist bislang eine gesonderte Maske vorgesehen. Ebenfalls eine gesonderte Maske ist vorgesehen, um eine für Charge-Trapping-Speicherzellen, insbesondere NROM-Speicherzellen, vorgesehene Speicherschichtfolge, die üblicherweise eine Oxid-Nitrid-Oxid-Speicherschichtfolge ist, im Bereich der Ansteuerperipherie zu entfernen. Die Speicherschichtfolge wird außerdem oberhalb vergrabener Bitleitungen, die innerhalb des Speicherzellenfeldes ausgebildet werden, bereichsweise entfernt.First, those for the high-voltage transistors provided troughs and on their tops the high-voltage gate dielectric required for the high-voltage transistors manufactured. Then the for the troughs provided on the low-voltage transistors and on their tops that for the low-voltage transistors required low-voltage gate dielectric manufactured. In the for The area provided by the low-voltage transistors must first have the high-voltage gate dielectric be removed. For that is So far, a separate mask was provided. Also a separate one Mask is intended to be one for Charge trapping memory cells, in particular NROM memory cells, are provided Storage layer sequence, which is usually is an oxide-nitride-oxide storage layer sequence in the area of the drive periphery to remove. The storage layer sequence is also buried above Bit lines formed within the memory cell array are removed in certain areas.

Aufgabe der vorliegenden Erfindung ist es, ein Verfahren zur Verbesserung der Prozessschrittfolge bei der Herstellung von Halbleiterspeichern, insbesondere von Charge-trapping-Speicherzellen, anzugeben, mit dem Masken eingespart werden können.Object of the present invention is a process to improve the process sequence to specify the manufacture of semiconductor memories, in particular charge-trapping memory cells, with which masks can be saved.

Diese Aufgabe wird mit dem Verfahren mit den Merkmalen des Anspruchs 1 bzw. 8 gelöst. Ausgestaltungen ergeben sich aus den abhängigen Ansprüchen.This task is done with the procedure with the features of claims 1 and 8 solved. Refinements result themselves from the dependent Claims.

Bei diesem Verfahren werden dieselben Masken, die zur Herstellung der dotierten Wannen außerhalb des Speicherzellenfeldes verwendet werden, eingesetzt, um in den betreffenden Bereichen das Hochvolt-Gate-Dielektrikum und/oder eine für Charge-trapping-Speicherzellen vorgesehene Speicherschichtfolge zu entfernen.In this process, the same masks those for the production of the doped wells outside the memory cell array used, used in the areas concerned High-voltage gate dielectric and / or one for charge-trapping memory cells to remove the intended storage layer sequence.

Die beigefügte Figur zeigt zur näheren Erläuterung einen Halbleiterspeicherchip im Querschnitt.The attached figure shows for further explanation a semiconductor memory chip in cross section.

In der Figur ist ein Halbleiterkörper 1 oder Substrat mit einer auf einer Oberseite ganzflächig aufgebrachten Speicherschichtfolge zur Ausbildung von an sich bekannten Chargetrapping-Speicherzellen wie zum Beispiel SONOS-Speicherzellen oder NROM-Speicherzellen dargestellt. Die Speicherschichtfolge umfasst eine erste Begrenzungsschicht 2, eine Speicherschicht 3 und eine zweite Begrenzungsschicht 4 und kann insbesondere eine Oxid-Nitrid-Oxid-Schichtfolge sein. Vor dem Aufbringen dieser Speicherschichtfolge werden STI-Isolationen 5 hergestellt, mit denen das Speicherzellenfeld ringsum elektrisch isoliert wird.In the figure is a semiconductor body 1 or substrate with a storage layer sequence applied to the entire surface on top to form charge-trapping memory cells known per se, such as SONOS memory cells or NROM memory cells. The memory layer sequence comprises a first boundary layer 2 , a storage layer 3 and a second confinement layer 4 and can in particular be an oxide-nitride-oxide layer sequence. Before applying this storage layer sequence, STI isolations are made 5 manufactured with which the memory cell array is electrically isolated all around.

In der Figur sind als Beispiele Wannen 6 eines ersten Leitfähigkeitstyps und Wannen 7 eines zweiten Leitfähigkeitstyps eingezeichnet. Die Leitfähigkeitstypen sind n-Leitung und p-Leitung, wobei es grundsätzlich nicht wesentlich ist, ob zunächst die n-leitenden Wannen oder zunächst die p-leitenden Wannen hergestellt werden. Die Größen und die Anordnungen der Wannen können entsprechend den jeweiligen Erfordernissen gewählt werden. Auch im Bereich des Speicherzellenfeldes 9 wird Dotierstoff zur Ausbildung einer Wanne eingebracht, was nicht gesondert dargestellt ist. Statt dessen kann der Halbleiterkörper 1 oder das Substrat bereits mit einer ausreichend hohen Grunddotierung versehen worden sein.Troughs are shown as examples in the figure 6 of a first conductivity type and tubs 7 of a second conductivity type. The conductivity types are n-line and p-line, although it is fundamentally not essential whether the n-type wells or the p-type wells are manufactured first. The sizes and the arrangement of the tubs can be selected according to the respective requirements. Also in the area of the memory cell array 9 dopant is introduced to form a trough, which is not shown separately. Instead, the semiconductor body 1 or the substrate has already been provided with a sufficiently high basic doping.

Die in dem Speicherzellenfeld 9 hergestellten vergrabenen Bitleitungen 8 sind durch die gestrichelt eingezeichneten Konturen angedeutet. Diese vergrabenen Bitleitungen werden durch Einbringen von Dotierstoff hergestellt. Sie verbinden die Zellentransistoren spaltenweise. Die von den Wannen 6 des ersten Leitfähigkeitstyps eingenommenen Bereiche 10, die von den Wannen des zweiten Leitfähigkeitstyps eingenommenen Bereiche 11 und weitere Bereiche 12 oberhalb der vergrabenen Bitleitungen 8 sind mit den geschweiften Klammern angegeben.The in the memory cell array 9 manufactured buried bit lines 8th are indicated by the contours drawn in dashed lines. These buried bit lines are produced by introducing dopant. They connect the cell transistors in columns. The one from the tubs 6 areas occupied by the first conductivity type 10 the areas occupied by the tubs of the second conductivity type 11 and other areas 12 above the buried bit lines 8th are indicated with the braces.

Ein erstes Ausführungsbeispiel einer Prozessfolge sieht vor, dass in einem ersten Schritt der Halbleiterkörper 1 oder ein Substrat mit einer STI-Isolation 5 versehen wird. Auf der Oberseite wird die Speicherschichtfolge 2, 3, 4 aufgebracht. Anschließend kann eine Prozessschrittfolge eingeschoben werden, mit der die vergrabenen Bitleitungen hergestellt werden. Statt dessen ist es auch möglich, die Bitleitungen erst nach dem Herstellen der für die Hochvolt-Transistoren vorgesehenen Wannen herzustellen.A first exemplary embodiment of a process sequence provides that in a first step the semiconductor body 1 or a substrate with STI insulation 5 is provided. On the top is the storage layer sequence 2 . 3 . 4 applied. A sequence of process steps can then be inserted with which the buried bit lines are produced. Instead, it is also possible to produce the bit lines only after the troughs provided for the high-voltage transistors have been produced.

Unter Verwendung einer geeigneten Fotolithographie werden die für den ersten Leitfähigkeitstyp dotierten Wannen 6 hergestellt. Die Maske, die für diesen Verfahrensschritt verwendet wird, wird auch eingesetzt, um die Speicherschichtfolge in den von der Maske freigelassenen Bereichen 10 zu entfernen. Nach dem Entfernen der Maske wird eine weitere Maske hergestellt, die entsprechend die Bereiche der herzustellenden für den zweiten Leitfähigkeitstyp dotierten Wannen 7 frei lässt. Auch diese Maske wird dazu verwendet, in dem betreffenden Be reich 11 die Speicherschichtfolge zu entfernen. Anschließend wird die weitere Maske entfernt, so dass das Hochvolt-Gate-Dielektrikum für die Hochvolt-Transistoren hergestellt werden kann.Using a suitable photolithography, the wells doped for the first conductivity type 6 manufactured. The mask that is used for this process step is also used to sequence the storage layer in the areas left free by the mask 10 to remove. After the mask has been removed, a further mask is produced which corresponds to the regions of the troughs to be produced which are doped for the second conductivity type 7 leaves free. This mask is also used in the area in question 11 to remove the memory layer sequence. The further mask is then removed so that the high-voltage gate dielectric can be produced for the high-voltage transistors.

Ein alternatives Ausführungsbeispiel dieses Prozessablaufs sieht vor, dass nach dem Herstellen der für den ersten Leitfähigkeitstyp dotierten Wannen 6 unter Verwendung der dabei eingesetzten Maske zunächst nur das Material der zweiten Begrenzungsschicht 4 (insbesondere Top Oxide) entfernt wird. Danach erfolgt die Herstellung der für den zweiten Leitfähigkeitstyp dotierten Wannen 7; auch die dafür verwendete Maske wird eingesetzt, um in den betreffenden Bereichen das Material der zweiten Begrenzungsschicht 4 zu entfernen. Danach folgt die Herstellung der vergrabenen Bitleitungen 8 durch Einbringen von Dotierstoff.An alternative exemplary embodiment of this process sequence provides that after the troughs doped for the first conductivity type have been produced 6 using the mask used, initially only the material of the second boundary layer 4 (especially top oxides) is removed. The troughs doped for the second conductivity type are then produced 7 ; the mask used for this is also used to mark the material of the second boundary layer in the relevant areas 4 to remove. This is followed by the production of the buried bit lines 8th by introducing dopant.

In dem Speicherzellenfeld 9 ist die Speicherschichtfolge zunächst noch vollständig vorhanden. Im Rahmen der weiteren Prozessierung werden in den Bereichen 12 oberhalb der vergrabenen Bitleitungen 8 die Schichten der Speicherschichtfolge entfernt. Dazu werden wieder Masken verwendet. Nach der zweiten Begrenzungsschicht 4 wird die Speicherschicht 3, insbesondere ein Nitrid, entfernt. Das geschieht ebenfalls in der Ansteuerperipherie, zumindest in denjenigen Bereichen, in denen die zweite Begrenzungsschicht 4 bereits entfernt wurde. Unter Einsatz einer für eine Abdeckung eines Speicherzellenfeldes vorgesehenen Block-Array-Lithographie wird dann auch die erste Begrenzungsschicht in den betreffenden Bereichen entfernt. Danach wird das für die Hochvolt-Transistoren vorgesehene Hochvolt-Gate-Dielektrikum hergestellt.In the memory cell array 9 the storage layer sequence is initially still completely present. As part of the further processing will be in the areas 12 above the buried bit lines 8th the layers of the memory layer sequence are removed. Masks are used again. After the second boundary layer 4 becomes the storage layer 3 , especially a nitride. This also happens in the control periphery, at least in those areas in which the second boundary layer 4 has already been removed. Using a block array lithography provided for covering a memory cell array, the first boundary layer in the areas in question is then also removed. The high-voltage gate dielectric provided for the high-voltage transistors is then produced.

Ein entsprechendes Verfahren kann angewendet werden, um das nach der Herstellung der für die Hochvolt-Transistoren vorgesehenen Wannen aufgebrachte Hochvolt-Gate-Dielektrikum im Bereich der herzustellenden Niedervolt-Wannen zu entfernen.A corresponding procedure can be applied to that after manufacturing the for the high voltage transistors provided high-voltage gate dielectric applied in the area of the wells to remove the low-voltage tubs to be manufactured.

Hierzu werden zunächst die für die Hochvolt-Transistoren vor gesehenen Wannen in der beschriebenen Weise hergestellt. Danach wird das Hochvolt-Gate-Dielektrikum aufgebracht. Mittels einer weiteren Maskentechnik werden dann die für den ersten Leitfähigkeitstyp dotierten Wannen, die für die Niedervolt-Transistoren vorgesehen sind, durch Einbringen von Dotierstoff hergestellt. Die dabei eingesetzte Maske wird auch verwendet, um das Hochvolt-Gate-Dielektrikum in den von dieser Maske frei gelassenen Bereichen zu entfernen. Die Maske wird entfernt, um eine weitere Maske zur Herstellung der für den zweiten Leitfähigkeitstyp dotierten Wannen, die für die Niedervolt-Transistoren vorgesehen sind, herzustellen. Diese Masken werden ebenfalls dazu verwendet, in den davon frei gelassenen Bereichen das Hochvolt-Gate-Dielektrikum zu entfernen. Nach dem Entfernen auch dieser Maske kann das Niedervolt-Gate-Dielektrikum für die Niedervolt-Transistoren aufgebracht werden.For this, first of all the for the high-voltage transistors before seen tubs made in the manner described. After that the high-voltage gate dielectric is applied. Another Mask technology will then be used for the first conductivity type endowed tubs for the low-voltage transistors are provided, produced by introducing dopant. The The mask used is also used to connect the high-voltage gate dielectric in the areas left blank by this mask. The mask is removed to make another mask for the second conductivity type endowed tubs for the low-voltage transistors are intended to manufacture. This Masks are also used in the ones left free Areas to remove the high-voltage gate dielectric. After this The low-voltage gate dielectric can also remove this mask for the Low-voltage transistors are applied.

Die zuletzt beschriebene Prozessschrittfolge kann mit den zuvor dargestellten Ausführungsbeispielen kombiniert werden. Nach dem Herstellen des Hochvolt-Gate-Dielektrikums bei der Herstellung eines Halbleiterspeichers mit Charge-Trapping-Speicherzellen wird diese weitere Prozessschrittfolge eingesetzt, um in den für die Niedervolt-Transistoren vorgesehenen Bereichen das Hochvolt-Gate-Dielektrikum zu entfernen, bevor dort das für die Niedervolt-Transistoren vorgesehene Niedervolt-Gate-Dielektrikum aufgebracht wird.The process sequence described last can with the previously illustrated embodiments be combined. After making the high voltage gate dielectric in the manufacture of a semiconductor memory with charge trapping memory cells this further process step sequence is used in order for the low-voltage transistors Areas to remove the high voltage gate dielectric before there that for the low-voltage transistors provided low-voltage gate dielectric is applied.

11
HalbleiterkörperSemiconductor body
22
erste Begrenzungsschichtfirst boundary layer
33
Speicherschichtstorage layer
44
zweite Begrenzungsschichtsecond boundary layer
55
STI-IsolationSTI isolation
66
Wanne eines ersten Leitfähigkeitstypstub of a first conductivity type
77
Wanne eines zweiten Leitfähigkeitstypstub of a second conductivity type
88th
vergrabene Bitleitungburied bit
99
SpeicherzellenfeldMemory cell array
1010
von den Wannen des ersten Leitfähigkeitstyps eingenommeneof the troughs of the first conductivity type
Bereicheareas
1111
von den Wannen des zweiten Leitfähigkeitstyps eingenomof the tubs of the second conductivity type eingenom
mene Bereichemene areas
1212
weitere Bereiche oberhalb der vergrabenen BitleitungenFurther Areas above the buried bit lines

Claims (10)

Verfahren zur Verbesserung einer Prozessschrittfolge bei der Herstellung von Halbleiterspeichern mit Charge-trapping-Speicherzellen, bei dem in einem ersten Schritt ein Halbleiterkörper (1) oder Substrat mit einer STI-Isolation (5) versehen wird und auf einer Oberseite eine Speicherschichtfolge aus einer ersten Begrenzungsschicht (2), einer Speicherschicht (3) und einer zweiten Begrenzungsschicht (4) aufgebracht wird, in einem zweiten Schritt mittels Maskentechnik für einen ersten Leitfähigkeitstyp dotierte Wannen (6) durch Einbringen von Dotierstoff in dem Halbleiterkörper (1) oder Substrat hergestellt werden, in einem dritten Schritt mittels Maskentechnik für einen entgegengesetzten zweiten Leitfähigkeitstyp dotierte Wannen (7) durch Einbringen von Dotierstoff in dem Halbleiterkörper (1) oder Substrat hergestellt werden und a) in einem für die Speicherzellen vorgesehenen Bereich (9) vergrabene Bitleitungen (8) durch Einbringen von Dotierstoff in dem Halbleiterkörper (1) oder Substrat hergestellt werden sowie b) in einem für Bauelemente einer Ansteuerschaltung vorgesehenen Bereich (10, 11) die Speicherschichtfolge (2, 3, 4) entfernt wird, dadurch gekennzeichnet , dass in dem zweiten Schritt unter Verwendung derselben Maske zumindest die zweite Begrenzungsschicht (4) der Speicherschichtfolge im Bereich (10) der für den ersten Leitfähigkeitstyp dotierten Wannen (6) entfernt wird und in dem dritten Schritt unter Verwendung derselben Maske zumindest die zweite Begrenzungsschicht (4) der Speicherschichtfolge im Bereich (11) der für den zweiten Leitfähigkeitstyp dotierten Wannen (7) entfernt wird.Method for improving a process step sequence in the production of semiconductor memories with charge-trapping memory cells, in which in a first step a semiconductor body ( 1 ) or substrate with STI insulation ( 5 ) and a storage layer sequence consisting of a first boundary layer ( 2 ), a storage layer ( 3 ) and a second boundary layer ( 4 ) is applied in a second step using mask technology for a first conductivity type doped wells ( 6 ) by introducing dopant into the semiconductor body ( 1 ) or substrate are produced, in a third step using mask technology for an opposite second conductivity type doped wells ( 7 ) by introducing dopant into the semiconductor body ( 1 ) or substrate are produced and a) in an area provided for the memory cells ( 9 ) buried bit lines ( 8th ) by introducing dopant into the semiconductor body ( 1 ) or substrate are produced, and b) in an area provided for components of a control circuit ( 10 . 11 ) the storage layer sequence ( 2 . 3 . 4 ) is removed, characterized in that in the second step using the same mask at least the second boundary layer ( 4 ) the storage layer sequence in the area ( 10 ) of the wells doped for the first conductivity type ( 6 ) away and in the third step using the same mask at least the second boundary layer ( 4 ) the storage layer sequence in the area ( 11 ) of the wells doped for the second conductivity type ( 7 ) Will get removed. Verfahren nach Anspruch 1, bei dem zwischen dem ersten Schritt und dem zweiten Schritt die vergrabenen Bitleitungen (8) hergestellt und weitere Bereiche (12) der Speicherschichtfolge entfernt werden.Method according to Claim 1, in which between the first step and the second step the buried bit lines ( 8th ) and other areas ( 12 ) the storage layer sequence are removed. Verfahren nach Anspruch 1, bei dem nach dem dritten Schritt die vergrabenen Bitleitungen (8) hergestellt und weitere Bereiche (12) der Speicherschichtfolge entfernt werden.Method according to Claim 1, in which, after the third step, the buried bit lines ( 8th ) and other areas ( 12 ) the storage layer sequence are removed. Verfahren nach einem der Ansprüche 1 bis 3, bei dem in dem zweiten und dritten Schritt auch die Speicherschicht (3) und die erste Begrenzungsschicht (2) in den betreffenden Bereichen entfernt werden.Method according to one of Claims 1 to 3, in which, in the second and third steps, the storage layer ( 3 ) and the first boundary layer ( 2 ) are removed in the relevant areas. Verfahren nach Anspruch 3, bei dem in dem zweiten und dritten Schritt die zweite Begrenzungsschicht (4) in den betreffenden Bereichen entfernt wird und nach der Herstellung der vergrabenen Bitleitungen (8) die Speicherschicht (3) und die erste Begrenzungsschicht (2) in den Bereichen der in dem zweiten Schritt und dem dritten Schritt hergestellten Wannen (6, 7) entfernt werden.A method according to claim 3, wherein in the second and third steps the second confinement layer ( 4 ) is removed in the relevant areas and after the production of the buried bit lines ( 8th ) the storage layer ( 3 ) and the first boundary layer ( 2 ) in the areas of the tubs produced in the second step and the third step ( 6 . 7 ) can be removed. Verfahren nach Anspruch 5, bei dem die erste Begrenzungsschicht (2) unter Einsatz einer für eine Abdeckung des Speicherzellenfeldes vorgesehenen Block-Array-Lithographie entfernt wird.The method of claim 5, wherein the first confinement layer ( 2 ) is removed using a block array lithography provided for covering the memory cell array. Verfahren nach einem der Ansprüche 1 bis 6, bei dem in dem zweiten und dritten Schritt jeweils Wannen (6, 7) hergestellt werden, die für Hochvolt-Transistoren vorgesehen sind, und nach der Herstellung der vergrabenen Bitleitungen (8) und der bereichsweisen Entfernung der Speicherschichtfolge (2, 3, 4) ein Hochvolt-Gate-Dielektrikum für die Hochvolt-Transistoren hergestellt wird.Method according to one of claims 1 to 6, in which in the second and third step tubs ( 6 . 7 ) which are intended for high-voltage transistors and after the production of the buried bit lines ( 8th ) and the area-by-area removal of the storage layer sequence ( 2 . 3 . 4 ) a high-voltage gate dielectric is produced for the high-voltage transistors. Verfahren zur Verbesserung einer Prozessschrittfolge bei der Herstellung von Halbleiterspeichern, bei dem in einem Halbleiterkörper (1) oder Substrat mittels Maskentechnik für einen ersten Leitfähigkeitstyp dotierte Wannen (6) und für einen entgegengesetzten zweiten Leitfähigkeitstyp dotierte Wannen (7), die für Hochvolt-Transistoren vorgesehen sind, durch Einbringen von Dotierstoff hergestellt werden, ein Hochvolt-Gate-Dielektrikum für die Hochvolt-Transistoren auf eine betreffende Oberseite des Halbleiterkörpers (1) oder Substrats aufgebracht wird und nach dem Aufbringen des Hochvolt-Gate-Dielektrikums mittels einer weiteren Maskentechnik für den ersten Leitfähigkeitstyp dotierte weitere Wannen und für den zweiten Leitfähigkeitstyp dotierte weitere Wannen, die für Niedervolt-Transistoren vorgesehen sind, durch Einbringen von Dotierstoff hergestellt werden, dadurch gekennzeichnet, dass unter Verwendung derselben Masken, die für die Herstellung der weiteren Wannen verwendet werden, das Hochvolt-Gate-Dielektrikum in den von den Masken jeweils frei gelassenen Bereichen entfernt wird.Method for improving a process step sequence in the production of semiconductor memories, in which in a semiconductor body ( 1 ) or substrate using mask technology for a first conductivity type doped wells ( 6 ) and wells doped for an opposite second conductivity type ( 7 ), which are intended for high-voltage transistors, are produced by introducing dopant, a high-voltage gate dielectric for the high-voltage transistors on a relevant upper side of the semiconductor body ( 1 ) or substrate is applied and after the application of the high-voltage gate dielectric by means of a further mask technique for the first conductivity type further wells doped and for the second conductivity type further wells which are intended for low-voltage transistors are produced by introducing dopant, characterized in that, using the same masks that are used for the production of the further troughs, the high-voltage gate dielectric is removed in the regions left free by the masks. Verfahren nach Anspruch 8, bei dem ein Halbleiterspeicher mit Charge-trapping-Speicherzellen hergestellt wird und die Verfahrensschritte nach einem der Ansprüche 1 bis 7 ausgeführt werden.The method of claim 8, wherein a semiconductor memory is produced with charge trapping memory cells and the process steps according to one of the claims 1 to 7 executed become. Verfahren nach Anspruch 8 oder 9, bei dem nach der Herstellung der weiteren Wannen ein Niedervolt-Gate-Dielektrikum für die Niedervolt-Transistoren hergestellt wird.The method of claim 8 or 9, wherein according to the Production of the further tubs a low-voltage gate dielectric for the low-voltage transistors will be produced.
DE10259783A 2002-12-19 2002-12-19 Method for improving process step sequence in forming semiconductor memories with charge trapping memory cells, used same masks as used for forming doped troughs outside memory cell field for removing HV gate dielectric Ceased DE10259783A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
DE10259783A DE10259783A1 (en) 2002-12-19 2002-12-19 Method for improving process step sequence in forming semiconductor memories with charge trapping memory cells, used same masks as used for forming doped troughs outside memory cell field for removing HV gate dielectric

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE10259783A DE10259783A1 (en) 2002-12-19 2002-12-19 Method for improving process step sequence in forming semiconductor memories with charge trapping memory cells, used same masks as used for forming doped troughs outside memory cell field for removing HV gate dielectric

Publications (1)

Publication Number Publication Date
DE10259783A1 true DE10259783A1 (en) 2004-07-15

Family

ID=32519156

Family Applications (1)

Application Number Title Priority Date Filing Date
DE10259783A Ceased DE10259783A1 (en) 2002-12-19 2002-12-19 Method for improving process step sequence in forming semiconductor memories with charge trapping memory cells, used same masks as used for forming doped troughs outside memory cell field for removing HV gate dielectric

Country Status (1)

Country Link
DE (1) DE10259783A1 (en)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6297096B1 (en) * 1997-06-11 2001-10-02 Saifun Semiconductors Ltd. NROM fabrication method
US20020063277A1 (en) * 2000-11-28 2002-05-30 Ramsbey Mark T. Planar structure for non-volatile memory devices
US6417081B1 (en) * 2000-05-16 2002-07-09 Advanced Micro Devices, Inc. Process for reduction of capacitance of a bitline for a non-volatile memory cell
US6436768B1 (en) * 2001-06-27 2002-08-20 Advanced Micro Devices, Inc. Source drain implant during ONO formation for improved isolation of SONOS devices
US20020132430A1 (en) * 2001-03-02 2002-09-19 Josef Willer Method for producing metallic bit lines for memory cell arrays, method for producing memory cell arrays and memory cell array
US6468865B1 (en) * 2000-11-28 2002-10-22 Advanced Micro Devices, Inc. Method of simultaneous formation of bitline isolation and periphery oxide

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6297096B1 (en) * 1997-06-11 2001-10-02 Saifun Semiconductors Ltd. NROM fabrication method
US6417081B1 (en) * 2000-05-16 2002-07-09 Advanced Micro Devices, Inc. Process for reduction of capacitance of a bitline for a non-volatile memory cell
US20020063277A1 (en) * 2000-11-28 2002-05-30 Ramsbey Mark T. Planar structure for non-volatile memory devices
US6465306B1 (en) * 2000-11-28 2002-10-15 Advanced Micro Devices, Inc. Simultaneous formation of charge storage and bitline to wordline isolation
US6468865B1 (en) * 2000-11-28 2002-10-22 Advanced Micro Devices, Inc. Method of simultaneous formation of bitline isolation and periphery oxide
US20020132430A1 (en) * 2001-03-02 2002-09-19 Josef Willer Method for producing metallic bit lines for memory cell arrays, method for producing memory cell arrays and memory cell array
US6436768B1 (en) * 2001-06-27 2002-08-20 Advanced Micro Devices, Inc. Source drain implant during ONO formation for improved isolation of SONOS devices

Similar Documents

Publication Publication Date Title
DE4233236C2 (en) Semiconductor device with a well region for a MOS transistor and manufacturing method therefor
DE3012363C2 (en) Process for forming the channel regions and the wells of semiconductor components
DE3106202C2 (en)
EP0024311B1 (en) Process for producing a high-density integrated read-only memory
DE19747776C2 (en) Flash semiconductor memory with stack gate and method for its production
DE19520958C2 (en) Semiconductor device with well regions and method for producing the semiconductor device
DE2911132A1 (en) METHOD OF FORMATION OF A CONTACT ZONE BETWEEN LAYERS OF POLYSILICON
DE19642538A1 (en) Semiconducting device
DE10302631A1 (en) Semiconductor device with improved reliability of an insulating film formed on the main surface of a substrate
DE2700873A1 (en) METHOD FOR MANUFACTURING COMPLEMENTARY INSULATING LAYER FIELD EFFECT TRANSISTORS
DE2630571B2 (en) One-transistor memory cell with V-MOS technology
DE2816795A1 (en) METHOD OF MANUFACTURING A SUBSTRATE FOR A CMOS CIRCUIT AND A CIRCUIT MANUFACTURED BY SUCH A METHOD
DE3540422C2 (en) Method for producing integrated structures with non-volatile memory cells which have self-aligned silicon layers and associated transistors
DE3139846C2 (en)
DE19620032C2 (en) Semiconductor device with compensation implantation and manufacturing process
DE3424181A1 (en) CMOS METHOD FOR PRODUCING INTEGRATED CIRCUITS, IN PARTICULAR DYNAMIC STORAGE CELLS
DE2937952C2 (en) Non-volatile storage device
DE10246682A1 (en) Semiconductor device
DE10260185B4 (en) Semiconductor memory with vertical charge trapping memory cells and method for its production
DE19525576A1 (en) Thin film transistor and method for its production
DE10259783A1 (en) Method for improving process step sequence in forming semiconductor memories with charge trapping memory cells, used same masks as used for forming doped troughs outside memory cell field for removing HV gate dielectric
DE19614011C2 (en) Semiconductor component in which the tunnel gate electrode and the channel gate electrode are interrupted by an insulation structure at the interface with the tunnel dielectric or gate dielectric
DE10329212B4 (en) Method for producing an integrated DRAM memory circuit with corner devices
DE3920451A1 (en) EPROM cell having trench insulation and method for production thereof
DE10324052B4 (en) Method for producing a semiconductor memory with charge trapping memory cells

Legal Events

Date Code Title Description
OP8 Request for examination as to paragraph 44 patent law
8131 Rejection