CS269886B1 - Zapojeni pro vyhodnocování změn videosignálu ve vybrané části obrazu - Google Patents

Zapojeni pro vyhodnocování změn videosignálu ve vybrané části obrazu Download PDF

Info

Publication number
CS269886B1
CS269886B1 CS875814A CS581487A CS269886B1 CS 269886 B1 CS269886 B1 CS 269886B1 CS 875814 A CS875814 A CS 875814A CS 581487 A CS581487 A CS 581487A CS 269886 B1 CS269886 B1 CS 269886B1
Authority
CS
Czechoslovakia
Prior art keywords
input
video signal
capacitor
output
image
Prior art date
Application number
CS875814A
Other languages
English (en)
Other versions
CS581487A1 (en
Inventor
Zdenek Ing Zamazal
Lubomir Ing Micanek
Original Assignee
Zdenek Ing Zamazal
Lubomir Ing Micanek
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zdenek Ing Zamazal, Lubomir Ing Micanek filed Critical Zdenek Ing Zamazal
Priority to CS875814A priority Critical patent/CS269886B1/cs
Publication of CS581487A1 publication Critical patent/CS581487A1/cs
Publication of CS269886B1 publication Critical patent/CS269886B1/cs

Links

Landscapes

  • Control Of Amplification And Gain Control (AREA)

Abstract

zapojení pracuje na principu vyhodnocování změn videosignálu ve vybrané * části obrazu přiváděného například z jed- •í né televizní kamery, změna úrovně videosignálu v zájmové části obrazu změní nají pěti na prvním kapacitoru (3) a je přepsán prostřednictvím spínače (4) na druhý kapacitor (6). Dynamická složko změny napětí je pak zesilována zesilovačem (10) a nastavitelným zesilovačem (11) a vyhodnocena komparátorem (12), přičemž je-li překročena předem nastavená napěťová mez, napěťový impuls vyvolá změnu stavu klopného obvodu (14).

Description

Vynález se týká zapojeni pro vyhodnocování zmšn videosignálu ve vybrané části obrazu.
Známá a používaná zapojení pro vyhodnocování zmén videosignálu ve vybrané části obrazu používají integračního členu RC, jehož výstupní napětí je přímo zesilováno zesilovačem s proměnným zesílením a vysokým vstupním odporem.
Výše uvedená zapojení mají zejména nevýhodu v tom, že rychlost napětí na integrační kapacitě C je při malé rychlosti změny střední hodnoty videosignálu nízká, z čehož pramení malý vstupní proud do kapacitně vázaných vyhodnocovacích zesilovačů, nebol platí d c
Proto je nutno používat vysokých zesílení, z čehož vyplývají problémy nestability, ru- , šení, nutnost dokonalé filtrace napojení, stínění atd.
Výše uvedené nedostatky odstraňuje zapojení podle vynálezu jehož podstatou je, že video vstup je přes první rezistor spojen s vstupem prvního kapacitoru jenž je spojen s prvním vstupem spínače, druhý vstup spínače je spojen s taktovacím generátorem, výstup spínače je spojen s druhým kapacitorea, přičemž na tuto spojnici je připojen vstup impedančního převodníku, výstup impedančního převodníku je přes třetí kapacítor a druhý rezistor spojen s vstupem zesilovače kmitočtoví závislým zesílením, jehož výstup je spojen s vstupem nastavitelného zesilovače jehož výstup je spojen s prvním vstupem komparátoru, na druhý vstup a třetí vstup komparátoru jsou připojeny děliče, výstup komparátoru je spojen s klopným obvodem.
Výhodou zapojení podle vynálezu je, že integrované napětí videosignálu pasivním RC článkem je v určitých okamžicích řízeným spínačem přepisováno na pomocný kapacitor na kterém dochází ke srovnatelné změně Videosignálu jako na výchozím RC článku, ale v podstatně kratším časovém intervalu daného délkou přepisovaného impulsu, z čehož vyplývá podstatně větší strmost nárůstu napětí při změnách videosignálu. Po průchodu impedančním převodníkem je střídavá složka změny zesílena zesilovačem s kmitočtově zá- _ vislým zesílením tak, že dojde ke zvýraznění první harmonické složky změny, přičemž * intervaly přepisů jsou s výhodou pravidelné. Následující zesilovač s řízeným zesílením slouží k nastavení citlivosti. Jeho výstup je připojen na vstup komparátoru s na- ’ stavitelnými pásmy necitlivosti, který eliminuje rušení vzniklé činnosti předchozích obvodů, zejména rušivé napětí spínače způsobené parazitní kapacitou. Přepisem dále se <
integrujícího napětí za krátkou dobu se dosáhne podstatně větší strmosti změny napětí na výstupu analogové paměti, což způsobuje podstatně větší odezvu na výstupu zesilovače při stejné rychlosti změny střední hodnoty videosignálu, jak u dříve používaných zapojení. Použití frekvenčně závislého zesilovače ve spojení s komparátorem s řiditelnými pásmy necitlivosti zabezpečuje prakticky úplné potlačení rušivých signálů, vznikajících např. činností spínače, bez nutnosti používat složitých kompenzačních zapojení. Tím je jednoduše dosaženo podstatného zvýšení prahové citlivosti při zachování stability a odolnosti vůči rušení.
Na připojeném výkrese je znázorněno blokové schéma zapojení pro vyhodnocování změn videosignálu ve vybrané části obrazu.
Zapojení pro vyhodnocování změn videosignálu ve vybrané části obrazu podle vynálezu je tvořeno video vstupem 1, který je přes první rezistor 2 spojen s vstupem prvního kapacitoru 3, který je spojen s prvním vstupem spínače 4. Druhý vstup spínače 4 je spojen s taktovacím generátorem 5. Výstup spínače 4 je spojen s druhým kapacitorem 6. Na tuto spojnici je připojen vstup impedančního převodníku 7. Výstup impedančního převodníku 7 je přes třetí kapacitor 8 a druhý rezistor 9 spojen s vstupem zesilovače 10 s kmitočtově závislým zesílením. Výstup zesilovače 10 je spojen s vstupem nastavitelného zesilovače 11, jehož výstup je spojen s prvním vstupem komparátoCS 269886 Bl ru 12. Druhý vstup komparátoru 12 je spojen s děličem 13 a třetí vstup komparátoru 12 je spojen s děličem 13. Výstup komparátoru 12 je spojen s klopným obvodem 14 ovládajícím například neznázorněné signalizační zařízení.
Zapojení podle vynálezu pracuje tak, že videosignál vybrané části obrazu je převeden na video vstup 1^ a přes první rezistor 2 nabíjí první kapacitor 3. Napětí z prvního kapacitoru 3 je v pravidelných intervalech řízených taktovacím generátorem 5 přepisovaného spínačem 4 na druhý kapacitor 6. V praxi je výhodné potlačit parazitní kapacitu spínače 4 vřazením vhodného kapacitoru mezi taktovací generátor 5 a výstup spínače 4 přes druhý kapacitor 6 přičemž platí, že C^ C2 Cp. Signál z druhého kapacitoru 6 je přes impedanční převodník 7 přiváděn, přes sériové zapojení třetího kapacitoru 8 a druhého rezistoru 9 na vstup zesilovače 10, který má kmitočtově závislé zesílení se zvýrazněním dolních kmitočtů, zejména v oblasti první harmonické složky kmitočtu taktovacího generátoru 5. Signál z výstupu zesilovače 10 je zesilován nastavitelným zesilovačem 11 s nastavitelným zesílením. Dojde-li v období mezi dvěma takty taktovacího generátoru 5 ke změně úrovně videosignálu v zájmové části obrazu a tím ke změně napětí na prvním kapacitoru 3, objeví se v okamžiku přepisu tohoto napětí prostřednictvím spínače 4 na druhý kapacitor 6 dynamická složka tohoto napětí na výstupu nastavitelného zesilovače 11. Tato změna je vyhodnocována komparátorem 12. překročí-li dynamická složka napětí předem nastavené napěťové meze určené děliči 13, objeví se na výstupu komparátoru 12 napěťový impuls, který vyvolá změnu stavu klopného obvodu 14. Výstup klopného obvodu 14 může být s výhodou spojen s neznázorněným signalizačním nebo poplachovým zařízením. Vynálezu lze použít ve všech aplikacích vyhodnocování změny vybrané části obrazu videosignálu včetně televizního signálu.

Claims (1)

  1. Zapojení pro vyhodnocování změn videosignálu ve vybrané části obrazu, vyznačující se tím, že video vstup (1) je přes první rezistor (2) spojen se vstupem prvního kapacitoru (3), který je spojen s prvním vstupem spínače (4), druhý vstup spínače (4) je spojen s taktovacím generátorem (5), výstup, spínače (4) je spojen jednak s druhým kapacitorem (6), a jednak se vstupem impedančního převodníku (7), jehož výstup je přes třetí kapacitor (8) a druhý rezistor (9) spojen s vstupem zesilovače (10) s kmitočtově závislým zesílením, jehož výstup je spojen se vstupem nastavitelného zesilovače (11), jehož výstup je spojen s prvním vstupem komparátoru (12), na jehož druhý a třetí vstup jsou připojeny děliče (13), zatímco výstup komparátoru (12) je spojen s klopným obvodem (14).
CS875814A 1987-08-05 1987-08-05 Zapojeni pro vyhodnocování změn videosignálu ve vybrané části obrazu CS269886B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS875814A CS269886B1 (cs) 1987-08-05 1987-08-05 Zapojeni pro vyhodnocování změn videosignálu ve vybrané části obrazu

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS875814A CS269886B1 (cs) 1987-08-05 1987-08-05 Zapojeni pro vyhodnocování změn videosignálu ve vybrané části obrazu

Publications (2)

Publication Number Publication Date
CS581487A1 CS581487A1 (en) 1989-10-13
CS269886B1 true CS269886B1 (cs) 1990-05-14

Family

ID=5403753

Family Applications (1)

Application Number Title Priority Date Filing Date
CS875814A CS269886B1 (cs) 1987-08-05 1987-08-05 Zapojeni pro vyhodnocování změn videosignálu ve vybrané části obrazu

Country Status (1)

Country Link
CS (1) CS269886B1 (cs)

Also Published As

Publication number Publication date
CS581487A1 (en) 1989-10-13

Similar Documents

Publication Publication Date Title
US4152659A (en) Low noise differential amplifier
US4656871A (en) Capacitor sensor and method
EP0135081B1 (en) Noise reduction by linear interpolation using a dual function amplifier circuit
US3781869A (en) Transducer amplifier with automatic balance
US4216434A (en) Variable gain alternating voltage amplifier
US4025867A (en) Capacitance magnification circuit
US4536666A (en) Trigger coupling circuit for providing a plurality of coupling modes
US4521741A (en) Impedance transformer circuit
US5231360A (en) Multi-range voltage amplifier having multiplying digital/analog converters and programmable filter using multiplying DAC in feedback loop
CS269886B1 (cs) Zapojeni pro vyhodnocování změn videosignálu ve vybrané části obrazu
US4363035A (en) Method and apparatus for signal pick-up from semiconductor image or line sensors
US4372324A (en) Analog peak voltage detector in a defibrillator
US5793243A (en) Method of stabilizing an electronic signal integrator
US4303889A (en) Filter circuit
JP3031121B2 (ja) サンプリング増幅回路
US5030850A (en) Off-set stabilizer for comparator output
US3461406A (en) Delta modulator using operational integration
EP0266551A1 (en) Non-contacting voltage metering apparatus
US4617550A (en) Analog-to-digital converters with virtual integration
US4103750A (en) Method of and circuit for forming signals for damping control of an electrical measured-value indicator
GB2225187A (en) Agc circuit
US4937538A (en) Circuit arrangement for synchronizing an oscillator
US3234408A (en) Pulse producing capacitor circuits including one or more commutating switches
SU1330570A1 (ru) Измерительный повторитель напр жени с фиксацией уровн
JPH01246912A (ja) ローパスフィルタ