CS269296B1 - Circuit for connecting an additional keyboard to a microcomputer with a built-in keyboard whose keys are arranged in a switching matrix - Google Patents

Circuit for connecting an additional keyboard to a microcomputer with a built-in keyboard whose keys are arranged in a switching matrix Download PDF

Info

Publication number
CS269296B1
CS269296B1 CS884039A CS403988A CS269296B1 CS 269296 B1 CS269296 B1 CS 269296B1 CS 884039 A CS884039 A CS 884039A CS 403988 A CS403988 A CS 403988A CS 269296 B1 CS269296 B1 CS 269296B1
Authority
CS
Czechoslovakia
Prior art keywords
input
output
data
keyboard
built
Prior art date
Application number
CS884039A
Other languages
Czech (cs)
Other versions
CS403988A1 (en
Inventor
Jiri Ing Klajbl
Original Assignee
Jiri Ing Klajbl
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Jiri Ing Klajbl filed Critical Jiri Ing Klajbl
Priority to CS884039A priority Critical patent/CS269296B1/en
Publication of CS403988A1 publication Critical patent/CS403988A1/en
Publication of CS269296B1 publication Critical patent/CS269296B1/en

Links

Landscapes

  • Input From Keyboards Or The Like (AREA)

Abstract

Resení se týká obvodu pro připojení přídavné klávesnice k mikropočítači se zabudovanou klávesnicí, Jejíž klávesy jsou uspořádány do spínací matice. Účelem řešení Je zejména zvýSení komfortu obsluhy mikropočítače bez potřeby úprav užívaného programového vybavení. Uvedeného účelu se dosáhne přiřazením multiplexeru, demultiplexeru, logického obvodu, pevné paměti a přídavné klávesnice a jejich vhodným propojením k mikropočítači se zabudovanou klávesnicí.The solution relates to a circuit for connecting an additional keyboard to a microcomputer with a built-in keyboard, the keys of which are arranged in a switching matrix. The purpose of the solution is mainly to increase the comfort of operating the microcomputer without the need to modify the software used. The stated purpose is achieved by assigning a multiplexer, a demultiplexer, a logic circuit, a fixed memory and an additional keyboard and their appropriate connection to the microcomputer with a built-in keyboard.

Description

Vynález ae týká obvodu pro připojení přídavné klávesnice k mikropočítači sa zabudovanou klávesnici, jejíž klávesy jsou uspořádány do spínací matice.The invention ae relates to a circuit for connecting an additional keyboard to a microcomputer with a built-in keyboard, the keys of which are arranged in a switch matrix.

Často je třeba připojit k mikropočítači přídavnou profesionální klávesnici, protože klávesnice, kterou bývá mikropočítač standardně vybaven, neodpovídá náročnějším požadavkům vzhledem ke svému uspořádání a dalším nevhodným vlastnostem. Proto sa připojuje k mikropočítači přídavná profesionální klávesnice, čímž ee výrazně zvýší konfort obsluhy. U dosud známých řešeni js přídavné klávesnice připojena k mikropočítači obvykle branami typu vstup - výstup, což ovšem vyžaduje programovou obsluhu, a tím i úpravu veškerého programového vybavení.It is often necessary to connect an additional professional keyboard to the microcomputer, because the keyboard, which is standardly equipped with a microcomputer, does not meet the more demanding requirements due to its layout and other unsuitable features. Therefore, an additional professional keyboard is connected to the microcomputer, which significantly increases operator comfort. In the hitherto known solutions, the additional keyboard is connected to the microcomputer, usually by input-output gates, which, however, requires software operation, and thus modification of all software.

Výše uvedený nedostatek Je odstraněn obvodem pro připojení přídavné klávesnice k mikropočítači se zabudovanou klávesnicí, jejíž klávesy Jsou uspořádány do spínací matice podle vynálezu, jehož podstata spočívá v tom, že sestává z multiplexeru, opatřeného prvním adresovým vstupem, druhým adresovým vstup a třetim.a.dx.esovým vstupem, prvním datovým vstupem až n-tým datovým vstupem e datovým výstupem, z demultiplexeru, opatřeného datovým vstupem, prvním adresovým vstupem, druhým adresovým vstupem a třetím adresovým vstupem, uvolňovacím vstupem a prvním výstupem až k-tým výstupem, z logického obvodu, opatřeného prvním vstupem až čtvrtým vstupem, prvním výstupem a druhým výstupem, dále z pevné paměti, opatřené prvním adresovým vstupem až m-tým adresovým vstupem a prvním datovým výstupem až osmým datovým výstupem a dále z přídavné klávesnice, která Je opatřena výstupem potvrzeni platných dat a prvním datovým výstupem až m-tým datovým výstupem, přičemž zabudované klávesnice Je opatřena prvním snímacím vstupem až k-tým snímacím vstupem a prvním vzorkovacím výstupem až n-tým vzorkovacím výstupem, z nichž první vzorkovači výstup a druhý vzorkovací výstup Jsou připojeny Jednak na Jim odpovídající prvni vstup a druhý vstup logického obvodu. Jednak na Jim odpovídající prvni datový vstup a druhý datový vstup multiplexeru, na jehož třetí datový vstup až n-tý datový vstup jsou připojeny jim odpovídající třetí vzorkovací výstup až n-tý vzorkovací výstup zabudované klávesnice. Jejíž prvni snímací vstup až k-tý snímací vstup je napojen na jim odpovídající první výstup až k-tý výstup demultiplexeru, na jehož uvolňovací vstup Je napojen výstup potvrzení platných .dat přídavné klávesnice. Jejíž první datový výstup až m-tý datový výstup jsou napojeny na jim vstup až m-tý adresový vstup pevné paměti, jejiž prvni výstup Jsou napojeny na Jim odpovidajici třsti vstup a Jehož první výetup a druhý výstup jsou napojeny na jim odpovídající první adresový datový výstup a druhý datový čtvrtý vstup logického obvodu odpovídající první snímací vstup a druhý snímací vstup zabudované klávesnice, zatímco třetí datový výstup až datový výstup pevné paměti jsou napojeny na jim odpovidajici první adresový vstup třetí adresový vstup multiplexeru, jehož datový výstup je napojen na datový vstup multiplexeru, na jehož první adresový vstup až třetí adresový vstup jsou napojeny odpovidajici šestý datový výstup až osmý datový výstup pevné paměti.The above-mentioned drawback is eliminated by a circuit for connecting an additional keyboard to a microcomputer with a built-in keyboard, the keys of which are arranged in a switch matrix according to the invention. dx.es input, first data input up to nth data input e data output, from demultiplexer provided with data input, first address input, second address input and third address input, release input and first output up to k-th output, from logic circuit, provided with a first input to a fourth input, a first output and a second output, further from the fixed memory, provided with a first address input to the m-th address input and a first data output up to the eighth data output and further from an additional keyboard data and the first data output to the m-th data output, the built-in keyboard being provided with the first a sensing input to a k-th sensing input and a first sampling output to a n-th sampling output, of which the first sampling output and the second sampling output are connected to the first input and the second input of the logic circuit corresponding thereto. First, the first data input corresponding to them and the second data input of the multiplexer, to the third data input to the n-th data input of which the corresponding third sampling output to the n-th sampling output of the built-in keyboard are connected. Its first sensing input to the k-th sensing input is connected to the corresponding first output to the k-th output of the demultiplexer, to the release input of which the output of the valid data of the additional keyboard is connected. Its first data output to the m-th data output are connected to their input to the m-th address input of the fixed memory, whose first output is connected to Jim's corresponding trit input and whose first output and second output are connected to their corresponding first address data output and a second data fourth logic circuit input corresponding to the first sensing input and the second sensing input of the embedded keyboard, while the third data output to the fixed memory data output are connected to a corresponding first address input and a third address input of a multiplexer whose data output is connected to the multiplexer data input; to the first address input to the third address input of which the corresponding sixth data output to the eighth data output of the fixed memory are connected.

pátý až dejimfifth until I give

Na výkresu js znázorněn příklad možného zapojení obvodu pro připojení přídavné klávesnice k mikropočítači podle vynálezu.The drawing shows an example of a possible circuit connection for connecting an additional keyboard to a microcomputer according to the invention.

Obvod se skládá z multiplexeru _1 opatřeného prvním adresovým vstupem lil, druhým adresovým vstupem 112 a třetím adresovým vstupem 113, prvním datovým vstupem 121 až n-tým datovým vstupem 12m a datovým výstupem 13, z demultiplexeru 2, opatřeného datovým vstupem 21, prvním adresovým vstupem 231, druhým adresovým vstupem 232 a třetím adresovým vstupem 233, uvolňovacím vstupem 22 a prvním výstupem 241 až k-tým výstupem 24k, z logického obvodu 3, opatřeného prvním vstupem 31 až čtvrtým vstupem 34, prvním výstupem 35 a druhým výstupem 36 a z pevné paměti 4, která je opatřena prvním adresovým vstupem 411 až m-tým adresovým Vstupem 41m a prvním datovým výstupem 421 až osmým datovým výstupem 428♦ Přídavná klávesnice 6, která Je také součástí obvodu, je opatřena výstupem 61 potvrzeni platných dat a prvním datovým výstupem 621 až m-tým datovým výstupem 62m. Zabudovaná klávesnice která Je součásti mikropočítače, je opatřena prvním snímacím vstupem 511 až k-tým snímacím vstupem 51k a prvním vzorkovacím výstupem 521 až n-tým vzarkovacím výstupem 52n, z nichž první vzorkovací výstup 521 a druhý vzorkovací výstupThe circuit consists of a multiplexer 1 provided with a first address input 111, a second address input 112 and a third address input 113, a first data input 121 to the nth data input 12m and a data output 13, a demultiplexer 2 provided with a data input 21, a first address input 231, a second address input 232 and a third address input 233, a release input 22 and a first output 241 to a kth output 24k, from a logic circuit 3 provided with a first input 31 to a fourth input 34, a first output 35 and a second output 36 and a fixed memory 4, which is provided with a first address input 411 to the m-th address input 41m and a first data output 421 to an eighth data output 428. The additional keyboard 6, which is also part of the circuit, is provided with a valid data confirmation output 61 and a first data output 621 to m-th data output 62m. The built-in keyboard, which is part of the microcomputer, is provided with a first sensing input 511 to the k-sensing input 51k and a first sampling output 521 to the n-th sampling output 52n, of which the first sampling output 521 and the second sampling output

CS 269 296 BICS 269 296 BI

522 jeou připojeny jednak na jim odpovídající první vatup 31 a druhý vstup 32 logického obvodu, Jednak na jim odpovídající první datový vatup 121 a druhý datový vstup 122 multiplexeru JL. Na třetí datový vstup 123 až n-tý datový vatup 12n multiplexer J Je napojen Jemu odpovídající třetí vzorkovací výetup 523 až n-tý vzorkovací výstup 52n zabudované klávesnice £>. První animaci vatup 511 až k-tý animací vstup 51k zabudované klávesnice £ Je napojen na Jemu odpovídajíci první výstup 241 až k-tý výetup ,24k demultlplexeru 2. Na uvolňovací vatup 22 demultiplexer 2 Je napojen výstup 61 potvrzení platných dat přídavná klávesnice 6, jejíž první datový výstup 621 až m-tý datový výetup 62« Je napojen na Jemu odpovídající první adrasový vstup 411 až m-tý adresový vstup 41a pevné paměti 4. První datový výetup 421 a druhý datový’výstup 422 pevné paměti 4 na napojen na jemu odpovídající třetí vstup 33 a čtvrtý vstup 34 logického obvodu 3, Jehož první výstup 35 a druhý výetup 36 je napojen na jemu odpovídajíci první snímací vatup 511 a druhý snímací vstup 512 zabudované klávesnice Třetí datový výstup 423 až pátý datový výstup 425 pevné paměti 4 Je napojen na jemu odpovídající první adresový vstup 11-1 až třati adresový vstup 113 multiplexeru JL, jehož datový výstup 13 je napojen na datový vstup 21 demultiplexer 2. Na první adresový vstup 231 až třetí adresový vstup 233 demultiplexeru 2 je napojen áestý datový výetup 426 až osmý datový výstup 426 pevné paměti 4.522 are connected on the one hand to the corresponding first input 31 and the second input 32 of the logic circuit, on the one hand to the corresponding first data input 121 and the second data input 122 of the multiplexer JL. The third data input 123 to the nth data input 12n of the multiplexer J is connected to the corresponding third sampling output 523 to the nth sampling output 52n of the built-in keyboard. The first input vatup 511 to the k-th animation input 51k of the built-in keyboard £ is connected to the corresponding first output 241 to k-th output, 24k of the demultiplexer 2. The output vatup 22 of the demultiplexer 2 is connected to the output 61 of valid data confirmation. the first data output 621 to the m-th data output 62 «is connected to the corresponding first address input 411 to the m-th address input 41a of the fixed memory 4. The first data output 421 and the second data output 422 of the fixed memory 4 are connected to the corresponding a third input 33 and a fourth input 34 of the logic circuit 3, the first output 35 and the second output 36 of which are connected to a corresponding first sensing input 511 and the second sensing input 512 of the built-in keyboard. corresponding to the first address input 11-1 to the third address input 113 of the multiplexer JL, the data output 13 of which is connected to the data input 21 of the demultiplexer 2. To the first address input 231 to the third address the input 233 of the demultiplexer 2 is connected to the eighth data output 426 to the eighth data output 426 of the fixed memory 4.

Princip činnosti obvodu pro připojení přídavné klávesnice k mikropočítači je následující .The principle of operation of the circuit for connecting an additional keyboard to a microcomputer is as follows.

Z prvního datového výstupu 621 až m-tého datového výstupu 62m přídavné klávesnice 6 přichází na první adresový vstup 411 až m-tý adresový vstup 41« pevné paměti £ kódová informace o stisknuté klávese. V pevné paměti 4 je naprogramován převod kódů přídavné klávesnice £ na kódy zabudované klávesnice 5. Kod zabudované klávesnice 5 se skládá z kódu vzorkovacího výstupu, kódu snímacího vstupu a kódu kláves přeřazení. Tyto kódové signály se objevují na prvním datovém výstupu 421 až osmém datovém výstupu 428 pevné paměti Podle kódu vzorkovacího výstupu prochází na datový výstup 13 multiplexeru l signál z přisluSného prvního vzorkovacího výstupu 521 až n-tého vzorkovacího výstupu 52n matice kláves zabudované klávesnice 5. Tento signál je veden na datový vstup 21 demultiplexer 2, na jehož první adresový vstup 231 až třati adresový vstup 233 je přiveden kód snímacího vstupu z Šestého datového výstupu 426 až osmého datového výstupu 428 pevné paměti 4. Podle tohoto kódu projde signál z datového vstupu 21 demultiplexer 2 na příslušný první výstup 241 až k-tý výstup 24k demultiplexer 2, a tím i na příslušný první snímací vstup 511 až k-tý snímací vstup 51k zabudované klávesnice 5. KÓdkláves přeřazení je z prvního výstupu 421 a z druhého výstupu 422 pevné pamšti £ veden na třetí vstup 33 a čtvrtý vstup 34 logického obvodu .3. Na první vstup 31 a druhý vstup 32 logického obvodu 3 je rovněž připojen jemu odpovídající první vzorkovací výstup 521 a druhý vzorkovací výstup 522 zabudované klávesnice První výstup 35 a druhý výstup 36 logického obvodu 2 J® napojen na jemu odpovídající první snímací vstup 511 a druhý snímací vstup 512 zabudované klávesnice 5. Logický obvod 3 funguje tak, že signál prochází buď z prvního vstupu 31 na první výetup 35, nebo prochází z druhého vstupu 32 na druhý výetup 36, nebo současně oběma způsoby a nebo neprochází vůbec, a to podle kódu kláves přeřazeni na třetím vstupu 33 a čtvrtém vstupu 34. Vzorkovací vstupy a snímací výstupy jsou určeny umístěním kláves přeřazení v matici kláves zabudované klávesnice Na uvolňovací vstup 22 demultiplexer 2 je připojen výetup 61 potvrzeni platných dat na prvním datovém výstupu 621 až m-tém datovém výstupu 62ro přídavné klávesnice 6. Tímto je zajištěno, že se signál může objevit na prvním výstupu 241 až k-tém výstupu 24k demultiplexer 2 Jen v okamžiku, kdy jeou data na prvním datovém výstupu 621 až m-tém datovém výstupu 62m přídavné klávesnice 6 platná, tj. po stisku některá klávesy na přídavné klávesnici 6.From the first data output 621 to the m-th data output 62m of the auxiliary keyboard 6, code information about the pressed key comes to the first address input 411 to the m-th address input 41 of the fixed memory £. The conversion of the additional keypad codes £ to the embedded keyboard codes 5 is programmed in the fixed memory 4. The embedded keyboard code 5 consists of a sample output code, a scan input code and a shift key code. These code signals appear at the first data output 421 to the eighth data output 428 of the fixed memory. is fed to the data input 21 of the demultiplexer 2, to the first address input 231 to the third address input 233 of which the scanning input code from the sixth data output 426 to the eighth data output 428 of the fixed memory 4 is fed. to the respective first output 241 to the k-th output 24k of the demultiplexer 2, and thus to the respective first sensing input 511 to the k-th sensing input 51k of the built-in keyboard 5. The shift key is guided from the first output 421 and the second output 422 the third input 33 and the fourth input 34 of the logic circuit.3. Also connected to the first input 31 and the second input 32 of the logic circuit 3 are the corresponding first sampling output 521 and the second sampling output 522 of the built-in keyboard. input 512 of the built-in keyboard 5. The logic circuit 3 operates so that the signal passes either from the first input 31 to the first output 35, or passes from the second input 32 to the second output 36, or both, or does not pass at all, according to the key code. reassignment at the third input 33 and the fourth input 34. The sampling inputs and sensing outputs are determined by the location of the reassignment keys in the key matrix of the built-in keyboard. additional keyboard 6. This ensures that the signal can appear on the first output 241 to the k-th output 24k demultiplexer 2 Only at the moment when the data on the first data output 621 to the m-th data output 62m of the additional keyboard 6 is valid, i.e. after pressing some key on the additional keyboard 6.

Obvod pro připojeni přídavné klávesnice k mikropočítači umožňuje připojeni Jakékoliv klávesnice k mikropočítači, který je vybaven svojí vlastní klávesnicí, jejíž klávesy jsou uspořádány do spínací matice. Výhodou řešeni také je, že není třeba žádná úprava programového vybaveni a mikropočítač je schopen provozu s přídavnou klávesnici při veškerém stávajícím programovém vybaveni.The circuit for connecting an additional keyboard to the microcomputer allows the connection of any keyboard to a microcomputer, which is equipped with its own keyboard, the keys of which are arranged in a switch matrix. The advantage of the solution is also that no modification of the software is required and the microcomputer is able to operate with an additional keyboard with all existing software.

Claims (1)

PŘEDMĚT VYNÁLEZUOBJECT OF THE INVENTION Obvod pro připojení přídavné klávesnice k mikropočítači se zabudovanou klávesnicí, jejíž klávesy jsou uspořádány do spínací matice, vyznačující se tím, že se skládá z multiplexeru (1), opatřeného prvním adresovým vstupem (111), druhým adresovým vstupem (112) a třetím adresovým vstupem (113), prvním datovým vstupem (121) až n-tým datovým vstupem (12n) a datovým výstupem (13), z demultiplexeru (2), opatřeného datovým vstupem (21), prvním adresovým vstupem (231), druhým adresovým vstupem (232) a třetím adresovým vstupem (233), uvolňovacím vstupem (22) a prvním výstupem (241) až k-tým výstupem (24k), z logického obvodu (3), opatřeného prvním vstupem (31) až čtvrtým vstupem (34), prvním výstupem (35) a druhým výstupem (36), dále z pevné paměti (4), opatřené prvním adresovým vstupem (411) až m-tým adresovým vstupem ,(41m) a prvním datovým výstupem (421) až osmým datovým výstupem (428) a dále z přídavné klávesnice (6), která je opatřena výstupem (61) potvrzení platných dat a prvním datovým výstupem (621) až m-tým * datovým výstupem (62m), přičemž zabudovaná klávesnice (5) je opatřena prvním snímacím vstupem (511) až k-tým snímacím vstupem (51k) a prvním vzorkovacím výstupem (521) až n-tým vzorkovacím výstupem (52n), z nichž první vzorkovací výstup (521) a druhý vzorkovací výstup (522) jsou připojeny jednak na jim odpovídající první vstup (31) a druhý vstup (32) logického obvodu (3), jednak na jim odpovídající první datový vstup (121) a druhý datový vstup (122) multiplexeru (1), na jehož třetí datový vstup (123) až n-tý datový vstup (12n) jsou připojeny jim odpovídající třetí vzorkovací výstup (523) až n-tý vzorkovací výstup (52n) zabudované klávesnice (5), jejíž první snímací vstup (511) až k-tý snímací vstup (51k) je napojen na jim odpovídající první výstup (241) až k-tý výstup (24k) demultiplexeru (2), na jehož uvolňovací vstup (22) je napojen výstup (61) potvrzení platných dat přídavné klávesnice (6), jejíž první datový výstup (621) až m-tý datový výstup (62m) jsou napojeny na jim odpovídající první adresový vstup (411) až m-tý adresový vstup (41m) pevné paměti (4), jejíž první datový výstup (421) a druhý datový výstup (422) jsou napojeny na jim odpovídající třetí vstup (33) a čtvrtý vstup (34) logického obvodu (3), jehož první výstup (35) a druhý výstup (36) jsou napojeny na jim odpovídající první snímací vstup (511) a druhý snímací vstup (512) zabudované klávesnice (5), zatímco třetí datový výstup (423) až pátý datový výstup (425) pevné paměti (4) jsou napojeny na jim odpovídající první adresový vstup (111) až třetí adresový vstup (113) multiplexeru (1), jehož datový výstup (13) je napojen na datový vstup (21) demultiplexeru (2), na jehož první adresový vstup (231) až třetí adresový vstup (233) jsou napojeny jim odpovídající áestý datový výstup (426) až osmý datový výstup (428) pevné paměti (4).Circuit for connecting an additional keyboard to a microcomputer with a built-in keyboard, the keys of which are arranged in a switch matrix, characterized in that it consists of a multiplexer (1) provided with a first address input (111), a second address input (112) and a third address input (113), a first data input (121) to an n-th data input (12n) and a data output (13), from a demultiplexer (2) provided with a data input (21), a first address input (231), a second address input ( 232) and a third address input (233), a release input (22) and a first output (241) to a kth output (24k), from a logic circuit (3) provided with a first input (31) to a fourth input (34), a first output (35) and a second output (36), further from a fixed memory (4) provided with a first address input (411) to an m-th address input, (41m) and a first data output (421) to an eighth data output (428). ) and further from an additional keyboard (6), which is provided with an output (61) of confirmation of valid data and a first data output. step (621) to the m-th * data output (62m), the built-in keyboard (5) being provided with a first sensing input (511) to a k-th sensing input (51k) and a first sampling output (521) to a n-th sampling output (52n), of which the first sampling output (521) and the second sampling output (522) are connected to the corresponding first input (31) and the second input (32) of the logic circuit (3), as well as to the corresponding first data input. (121) and a second data input (122) of the multiplexer (1), to the third data input (123) to the n-th data input (12n) of which a corresponding third sampling output (523) to the n-th sampling output (52n) are connected. ) of a built-in keyboard (5), the first sensing input (511) to the k-th sensing input (51k) of which is connected to a corresponding first output (241) to the k-th output (24k) of the demultiplexer (2), to the release input of which (22) the output (61) of confirmation of valid data of the additional keyboard (6) is connected, the first data output (621) to the m-th data output (62m) of which corresponding to their first address input (411) to the m-th address input (41m) of the fixed memory (4), the first data output (421) and the second data output (422) of which are connected to their corresponding third input (33), and a fourth input (34) of the logic circuit (3), the first output (35) and the second output (36) of which are connected to their respective first sensing input (511) and second sensing input (512) of the built-in keyboard (5), while the third data output (423) to the fifth data output (425) of the fixed memory (4) are connected to the corresponding first address input (111) to the third address input (113) of the multiplexer (1), the data output (13) of which is connected to the data input (21) a demultiplexer (2), to the first address input (231) to the third address input (233) of which a corresponding sixth data output (426) to an eighth data output (428) of the fixed memory (4) are connected.
CS884039A 1988-06-10 1988-06-10 Circuit for connecting an additional keyboard to a microcomputer with a built-in keyboard whose keys are arranged in a switching matrix CS269296B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS884039A CS269296B1 (en) 1988-06-10 1988-06-10 Circuit for connecting an additional keyboard to a microcomputer with a built-in keyboard whose keys are arranged in a switching matrix

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS884039A CS269296B1 (en) 1988-06-10 1988-06-10 Circuit for connecting an additional keyboard to a microcomputer with a built-in keyboard whose keys are arranged in a switching matrix

Publications (2)

Publication Number Publication Date
CS403988A1 CS403988A1 (en) 1989-09-12
CS269296B1 true CS269296B1 (en) 1990-04-11

Family

ID=5382186

Family Applications (1)

Application Number Title Priority Date Filing Date
CS884039A CS269296B1 (en) 1988-06-10 1988-06-10 Circuit for connecting an additional keyboard to a microcomputer with a built-in keyboard whose keys are arranged in a switching matrix

Country Status (1)

Country Link
CS (1) CS269296B1 (en)

Also Published As

Publication number Publication date
CS403988A1 (en) 1989-09-12

Similar Documents

Publication Publication Date Title
US5317210A (en) I/O cell for programmable logic device providing latched, unlatched, and fast inputs
AU581712B2 (en) A circuit arrangement for use in the self testing of an integrated circuit
US4802163A (en) Test-facilitating circuit and testing method
JPH0668732B2 (en) Sukiyan method for information processing equipment
EP0314034A3 (en) Logic operation circuit
US6009259A (en) Emulation System
CS269296B1 (en) Circuit for connecting an additional keyboard to a microcomputer with a built-in keyboard whose keys are arranged in a switching matrix
JPH0711787B2 (en) Data processing device
US4727476A (en) Simulation and security device for data entry keyboard
JPS6242503B2 (en)
US6229328B1 (en) Integrated circuit with a test function implemented by circuitry which identifies the presence of a control signal
EP0657815A1 (en) Boundary scan test system and method for testing a circuit network having analog and digital devices
GB2228813A (en) Data array conversion
US4766593A (en) Monolithically integrated testable registers that cannot be directly addressed
US4573390A (en) Play data detecting system for electronic musical instruments
EP0907301A3 (en) A control architecture for a homogeneous routing structure
JPH09252492A (en) Selector for multiplexing a plurality of sensor signals and control device for controlling the same
JP2503434B2 (en) Process control device
US5664209A (en) Document processing apparatus for processing information having different data formats
JPS6231438B2 (en)
JPH08202645A (en) Input and output circuit structure
CS211212B1 (en) Circuit board connection of digital control system with computer
KR900007126B1 (en) Perscom's Artbus analog digital input / output processing circuit
CS220128B1 (en) Connection of function keyboard and connection circuits with parallel data transfer to microprocessor
RU2000601C1 (en) Data input device