CS265760B1 - Microprocessor connection of digital control and frequency stabilization circuit - Google Patents

Microprocessor connection of digital control and frequency stabilization circuit Download PDF

Info

Publication number
CS265760B1
CS265760B1 CS864976A CS497686A CS265760B1 CS 265760 B1 CS265760 B1 CS 265760B1 CS 864976 A CS864976 A CS 864976A CS 497686 A CS497686 A CS 497686A CS 265760 B1 CS265760 B1 CS 265760B1
Authority
CS
Czechoslovakia
Prior art keywords
input
circuit
frequency
microcomputer
output
Prior art date
Application number
CS864976A
Other languages
Czech (cs)
Slovak (sk)
Other versions
CS497686A1 (en
Inventor
Peter Ing Fuchs
Vladimir Ing Csc Kudjak
Original Assignee
Peter Ing Fuchs
Kudjak Vladimir
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Peter Ing Fuchs, Kudjak Vladimir filed Critical Peter Ing Fuchs
Priority to CS864976A priority Critical patent/CS265760B1/en
Publication of CS497686A1 publication Critical patent/CS497686A1/en
Publication of CS265760B1 publication Critical patent/CS265760B1/en

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

Riešeie patří do oboru rádioelektroniky a rieši zapojenie mikropočítačom riadeného obvodu číslicovej regulácie a stabilizácie a stabilizácie frekvencie, hlavně pre oscilátory s nelineárnou riadiacou charekteristikou. Zapojenie je tvořené vstupným obvodom s riadeným preddeličom frekvencie vstupného signálu fo, programovo ovládaným čítačom, ktorý spracováva výstupný signál preddeliča, programovatelným deličom frekvencie generujúcim referenčný interval načítavania z časovej základné mikropočítače, ktorý programovým spósobom zisťuje odychýlku skutočnej hodnoty frekvecie od hodnoty prednastavovanej na nastavovacích vstupech predeliča a čítača a v závislosti od frekvenčněj dochýlky a nelinearity riadiacej charakteristiky oscilátora mění napatie na výstupe číslicovo-analógového prevodníka, ktoré je filtrované a přivedené na výstup prispósobovacieho obvodu. Okrem uvedených znakov predmetu vynálezu existujú i dalšie možné varianty. Riešenie je znázorněné na priloženom výkrese na obr. 1.The solution belongs to the field of radio electronics and solves the connection of a microcomputer-controlled circuit for digital regulation and stabilization and frequency stabilization, mainly for oscillators with nonlinear control characteristics. The connection is formed by an input circuit with a controlled pre-divider of the input signal frequency fo, a program-controlled counter that processes the output signal of the pre-divider, a programmable frequency divider generating a reference reading interval from the time base microcomputer, which programmatically detects the deviation of the actual frequency value from the value preset at the adjustment inputs of the divider and counter and, depending on the frequency deviation and nonlinearity of the oscillator control characteristic, changes the voltage at the output of the digital-to-analog converter, which is filtered and fed to the output of the matching circuit. In addition to the above features of the subject invention, there are other possible variants. The solution is shown in the attached drawing in Fig. 1.

Description

265760 2265760 2

Vynález se týká zapojenia mikropočítačem riadeného obvodu čislicovej regulácie a stabi-lizácie frekvencie číslicovo riadených oscilátorov.BACKGROUND OF THE INVENTION The present invention relates to the connection of a microcomputer controlled digital control circuit and the frequency stabilization of a numerically controlled oscillator.

Doterajšie zapojenie podlá československého AO č. 243 792 pre číslicové stabilizáciufrekvencie pracuje tak, že binárně číslo z čítača je přivedené na vstup pamStového obvodu,výstupy z pamStového obvodu sú připojené na prednastavovacie vstupy čítača. V případe zapnutiastabílizačnej slučky sa načítaný údaj s požadovanou hodnotou frekvencie f zapíše do tohtoúdaja odpočítává meniaca sa skutočná hodnota frekvencie fQS- Podlá okamžitéj hodnoty znamien-ka rozdielu frekvenci! f a fQg vyhodnocovací obvod určí směr odchýlky a zpone příslušnýpródový zdroj. Časový interval zapnutia prúdového zdroja je úměrný velkosti odchýlky skutoč-nej hodnoty frekvencie od požadovanej. Prúdové zdroje zaístía zvSčšenie, resp. zmenšenienáboja na integračnom člene, a tým zmenia hodnotu regulačného napátia na výstupe obvodučislicovej stabilizácie frekvencie proporcionálně k velkosti frekvenčnej odchýlky.The current connection according to Czechoslovak AO No. 243 792 for digital frequency stabilization works in such a way that the binary number from the counter is brought to the input of the memory circuit, the outputs from the memory circuit are connected to the preset inputs of the counter. In the case of the on-loop loop, the reading with the desired frequency value f is entered in this value and the changing actual value of the frequency is counted fQS- According to the instantaneous value of the sign of the frequency! f and fQg the evaluation circuit determine the direction of the deviation and the pone of the corresponding source source. The power source timeout interval is proportional to the magnitude of the actual frequency value deviation from the desired frequency. Current sources of increase or decrease. thereby reducing the value of the control voltage at the output of the digital frequency stabilization circuit proportionally to the magnitude of the frequency variation.

Dynamická hodnota změny výstupného regulačného napStia je obmedzená pomerom maximálneja minimálnej dlžky časového intervalu zopnutia prúdových zdrojov (připojených na vstupintegrátora) a nie je ju možné měnit bez zmien obvodového riešenia. Obmedzuje teda regulačnýrozsah diskrétnych hodnůt regulačného napátia, a teda aj frekvenci! číslicovo riadenéhooscilátora. Programovým spósobom nie je možné měnit požadované hodnotu frekvencie, zároveňnie je možné programovo měnit rozlišovaciu schopnost, teda přesnost systému. Regulačnýobvod změní hodnotu výstupného regulačného napStia vždy proporcionálně k velkosti frekvenč-nej odchýlky, čo je nevyhovujéce pre reálne vo všeobecnosti nelineárně riadiace charakteris-tiky riadených oscilátorov, a tým predlžuje čas preladenia. Na indikovanie nastavenej astabilizovanéj hodnjty frekvencie je nutné používat externý čítač so zobrazovacou jednotkou.The dynamic value of the change of the output control voltage is limited by the ratio of the maximum and minimum length of the switching of the current sources (connected to the input integrator) and it is not possible to change it without changing the circuit solution. Consequently, it limits the regulatory range of the discrete values of the control voltage and thus the frequency! numerically controlled oscillator. It is not possible to change the desired frequency value in a program manner, at the same time it is possible to change the resolution, ie the accuracy of the system, programmatically. The control circuit changes the value of the output control voltage always proportionally to the frequency deviation, which is unsatisfactory for the generally non-linear control characteristics of the controlled oscillators, thereby extending the tuning time. An external counter with a display must be used to indicate the astabilized frequency set.

Uvedené nevýhody odstraňuje zapojenie mikropočítačom riadeného obvodu čislicovej regu-lácie a stabilizácie frekvencie číslicovo riadených oscilátorov, podle vynálezu, ktoréhopodstata spočívá v tom, že vstupná svorka je připojená na signálový vstup vstupného obvodu,ktorého signálový výstup je připojený na vstup programovo ovládaného čítača obvodu časovacejlogiky, zároveň výstup programovatelného deliča frekvencie obvodu časovacej logiky, ktorýgeneruje referenčný interval načítavania odvodený z časovéj základné mikropočítača, jepřipojený na riadiaci vstup vzorkovania vstupného obvodu. Výstupy mikropočítača sú připojenéna riadiace a dátové vstupy preddeliča vstupného obvodu, na riadiace a dátové vstupy obvodučasovacej logiky a na příslušné vstupy číslicovo-analógového prevodníka, ktorého výstupje připojený na vstup prispósobovacieho obvodu. Výstup prispósobovacieho obvodu je připojenýna výstupné svorku, zároveň móže byt připojený na vstup analógovo-číslicového prevodníka,ktorého výstupy sú připojené na testovacie vstupy mikropočítača. Časová základňa mikropočítača může byt piadená z externého frekvenčného normálu.Komunikácia s mikropočítačovým systémom je zabezpečená pomocou obvodu styku, ktorý obsahujeklávesnicu a zobrazovaciu jednotku, připadne výstupy na komunikáciu s vyšším riadiacimsystémom. Mikropočítačový systém může byt rozšířený o externú pamSt programu, připadnezálohované pamHť dát. Výhodou zapojenia je, že umožní programovým spósobom zisťovať skutočnú hodnotu frekven-cie riadeného oscilátora s programovatelné zvolenou presnosťou a podlá velkosti frekvenčnejodchýlky měnit výstupné regulačně napStie v požadovanom dynamickom rozsahu, a tým riadita stabilizovat sledované hodnotu frekvencie. Mikropočítačový obvod sa móže programovýmspósobom prispĎsobovať riadenému oscilátoru s nelineárnou riadiacoé charakteristikou avolit tak optimálny režim preladovania. Pomocou obvodu styku je možné programové nastaveniepožadovanej hodnoty frekvencie a jej spatné zobrazovanie, zároveň zabezpečí dlhodobú stabilitunastavenej hodnoty frekvencie, ktorá odpovedá stabilitě časovéj základné mikropočítača,připadne stabilitě časovej základné použitého externého frekvenčného normálu.The above disadvantages are eliminated by the connection of a microcomputer controlled digital control circuit and frequency stabilization of the digital controlled oscillators, according to the invention, the input terminal being connected to a signal input of an input circuit, the signal output of which is connected to the input of a programmed timing circuit counter, at the same time, the output of the programmable frequency splitter of the timing logic circuit, which generates the load reference interval derived from the time base microcomputer, is connected to the input sampling control input. The microcomputer outputs are connected to the control inputs and data inputs of the input circuit breaker, to the control inputs and data inputs of the timing logic, and to the respective inputs of the digital-to-analog converter whose output is connected to the input of the input circuit. The output of the matching circuit is connected to the output terminal, and can also be connected to the input of an analog-to-digital converter whose outputs are connected to the test inputs of the microcomputer. The microcomputer time base can be assigned from an external frequency normal. Communication with the microcomputer system is provided by a contact circuit that includes a keypad and a display unit, or outputs for communication with a higher control system. The microcomputer system can be extended with external program memory, possibly with backed up data memory. The advantage of the circuitry is that it allows the programmatic way of determining the actual frequency of the controlled oscillator with a programmable selected accuracy and varying the output control voltage in the desired dynamic range according to the frequency variation, thereby controlling the controlled frequency value. The microcomputer circuit can programmatically adapt to a controlled oscillator with a nonlinear control characteristic and thus optimize the tuning mode. By means of the contact circuit it is possible to program the desired frequency value and to display it incorrectly, at the same time it ensures a long-term stabilization of the set frequency value, which corresponds to the stability of the time basic microcomputer, the stability of the time base of the used external frequency standard.

Na priloženom výkrese obr. 1 je nakreslený ptíklad zapojenia mikropočítačom riadenéhoobvodu čísličovej regulácie a stabilizácie frekvencie podlá vynálezu. 3 2657601 is an example of a microcomputer controlled circuit of numerical control and frequency stabilization according to the invention. 3 265760

Zapojenie mikropočítačom riadeného obvodu číslicovej regulácie a stabilizácie frekvenciepozostáva zo vstupného obvodu 1, ktorý obsahuje vstupný zosilňovač a tvarovač, vzorkovacíobvod, a riadený preddelič; riadiaceho mikropočítača 2; programovatelného obvodu 2 časovacejlogiky, ktorý obsahuje programovo ovládaný čítač, programovatelný dělič frekvencie a programo-vatelný generátor časového intervalu. Vstupná svorka A je připojená na signálový vstup11 vstupného obvodu 1_, signálový výstup 14 z preddeliča vstupného obvodu 1_ je připojenýna vstup 31 čítača obvodu 2 časovacej logiky. Výstup 32 z deliča frekvencie obvodu 3 časovacejlogiky je připojený na riadiaci vstup 13 vzorkovania vstupného obvodu 2· Výstupy 21 mikro-počítača 2 sú připojené na riadiace a dátové vstupy 12 preddeliča vstupného obvodu 2· Výstupy22 mikropočítača 2 sú připojené na riadiace a dátové vstupy 33 obvodu 2 časovacej logikya na příslušné vstupy číslicovo-analo^gového prevodníka 4^, ktorého výstup je připojený navstup prispósobovacieho obvodu J5. Výstup z prispósobovacieho obvodu je připojený na výstupnásvorku B, zároveň móže byť připojený na vstup analogovo-číslicového prevodníka ktoréhovýstupy sú připojené na testovacie vstupy 23 mikropočítača 2. Příslušné vstupy 26 časovej základné mikropočítača 2 mÓžu byť napojené na výstupyexterného frekvenčného normálu 2· Mimkropočítač 2 móže byť cez výstupy 25 připojený k obvodu2 styku, ktorý obsahuje klávesnicu a zobrazovaciu jednotku, připadne komunikačné linkys vyšším riadiacim systémom, zároveň mikropočítač 2 móže byť cez výstupy 24 připojený naexternú pamSť 9.Involvement of a microcomputer controlled digital control and frequency stabilization circuit consists of an input circuit 1 which includes an input amplifier and a former, a sampling circuit, and a controlled divider; a microcontroller 2; a timing logic programmable circuit 2 that includes a program controlled counter, a programmable frequency divider, and a programmable time interval generator. The input terminal A is connected to the signal input 11 of the input circuit 7, the signal output 14 of the input circuit 1 is connected to the input 31 of the timer 2 of the timing logic. The output 32 of the frequency splitter 3 of the timing logic circuit 3 is connected to the control input 13 of the input circuit 2. The outputs 21 of the microcomputer 2 are connected to the control and data inputs 12 of the input circuit 2. The outputs 22 of the microcomputer 2 are connected to control and data inputs 33 of the circuit 2 of the timing logic to the respective inputs of the digital-to-analog converter 4, the output of which is connected to the input of the input circuit J5. The output of the matching circuit is connected to the output terminal B, at the same time it can be connected to the input of the analog-to-digital converter which outputs are connected to the test inputs 23 of the microcomputer 2. The corresponding inputs 26 of the time basic microcomputer 2 can be connected to the output of the external frequency standard 2 · The noncomputer 2 can be via the outputs 25 connected to the contact circuit 2, which includes the keyboard and the display unit, the communication lines with the higher control system, at the same time the microcomputer 2 can be connected via the outputs 24 to an external memory 9.

Funkcia zapojenia podlá vynálezu je nasledujúca: po inicializácii mikropočítač 2 na-programuje dělič frekvencie (deliacim pomerom N ) , ktorý z referenčného signálu fre^ odvode-ného z časovej základné mikropočítača 2 generuje periodický vzorkovací signál s frekvenciou = ^ref/Nr' so vzor^ovacou periodou Tv = 1/f^, intervalem počítania a intervalem vy-hodnocovania Tv2, pričom + T^2 = Tv· PoČas intervalu počítania sa privedie zosilnený a tvarovaný vstupný signál s frekvenciou f cez vzorkovacie hradlo na vstup riadeného pred-deliča vstupného obvodu 2/ a potom na vstup 31 čítača obvodu 2 časovacej logiky. Po ukončenínačítavacieho intervalu T mikropočítač 2 programovým spósobom zistí odchýlky frekvencieΔ f θ strednej hodnoty frekvencie vstupného signálu fQ od požadovanéj hodnoty frekvencie fQp/na ktorú je riadený preddelič a čítač nastavovaný před začiatkom intervalu počítania. Počasvyhodnocovacieho intervalu Tv2 v závislosti od frekvenčnej odchýlky fQ mikropočítač 2zopne příslušné prúdové zdroje číslicovo riadenej nábojovej pumpy číslicovo-analdgovéhoprevodníka 4 integračného typu. Počas programovo generovaného časového intervalu Δ τ ,ktorý je tiež úměrný frekvenčnej odchýlke ΔfQ sa pripoja prúdové zdroje na vstup aktívnehointegrátora, ktorý je súčasťou číslicovo-analógového prevodníka £. Změnou náboja na integrač-ně j kapacitě sa změní výstupné regulačně napátie o hodnotu Δ u:The function of the wiring according to the invention is as follows: after initialization, the microcomputer 2 will program the frequency divider (dividing ratio N), which generates a periodic sampling signal from the reference signal fre ^ derived from the time base microcomputer 2 with the frequency " ref / Nr " with a period of counting Tv = 1 / f ^, counting interval and evaluation interval Tv2, whereby + T ^ 2 = Tv · During the counting interval, the amplified and shaped input signal is fed with frequency f through the sampling gate to the input of the controlled input-divider circuit 2 / and then to input 31 of the timing logic circuit counter 2. Upon completion of the readout interval T, the microcomputer 2 detects in a program manner the frequency variations Δf θ of the average frequency of the input signal f0 from the desired frequency value fQp / to which the prefix and the counter set before the counting interval start are controlled. During the evaluation interval Tv2, depending on the frequency deviation fQ, the microcomputer 2 will switch the respective current sources of the numerically controlled charge pump of the digital-analdg converter 4 of the integration type. During the program-generated time interval Δ τ, which is also proportional to the frequency deviation ΔfQ, the power sources are connected to the input of the active integrator, which is part of the digital-to-analog converter £. By changing the charge to the integrating capacity, the output control voltage changes by hodnotu u:

Au = ίΣι, kde: Au - velkost změny regulačného napStia na výstupe číslickovo-analogového prevodníka 4^úměrná frekvenčnej odchýlke; í Σ-k - výsledná hodnota prúdov "nábojovej pumpy" číslicovo-analógového prevodníka 4^závislá od rádovej velkosti frekvenčnej odchýlky Δ f ; C - hodnota integračnej kapacity aktívneho integrátora čislicovo-analogového prevod-níka i; Δτ= N2,Tref " Pro9ramovo generovaný časový interval generátorom časového intervalu (obvodu3 časovacej logiky), ktorého výstup je připojený na příslušný vstup číslicovo--analogového prevodníka £ cez spoločnú zbernicu, Tref referenčný signál odvodenýz časovej základné mikropočítača 2, N2 je kód pre generátor časového intervalu úměrnýhodnotě frekvenčnej odchýlky Δίθ; 265760 4 Z dalších alternatívnych riešení je možnost použit klasický číslicovo-analogový převodníkso sieťou R, 2R ovládaný mikropočítačom 2, pričom změna výstupného napStia číslicovo-analogo-vého prevodníka je úmergá frekvencnej odchýlkeAfQ. Výstup číslicovo-analogového prevodníka 4. je připojený na vstup prispósobovaciehoobvodu 5, v ktorom sa dolnopriepustným filtrom potlačia nežiadúce zložky vzorkovania azároveň sa impedančně príspósobí výstup obvodu číslicovej regulácie a stabilizácie frekvenciepodlá požiadaviek riadeného oscilátora.Au = ίΣι, where: Au - the amount of change in the control voltage at the output of the digital-to-analog converter 4 'is proportional to the frequency deviation; í Σ-k - the resulting value of the "charge pump" currents of the digital-to-analog converter 4 ^ depends on the magnitude of the frequency deviation ky f; C - the value of the integration capacity of the active digital-to-analogue integrator i; =τ = N2, Tref "Pro9ram generated time interval by time interval generator (timing logic circuit 3) whose output is connected to appropriate input of digital-to-analog converter £ via common bus, Tref reference signal derived from time base microcomputer 2, N2 is generator code From other alternative solutions, the possibility of using a conventional digital-to-analog converter with a network R, 2R controlled by a microcomputer 2, wherein the change in the output voltage of the digital-to-analog converter is proportional to the frequency deviation. is connected to the input of the matching circuit 5, in which undesirable sampling components are suppressed by the low pass filter, and the output of the digital control and frequency stabilization circuit is accordingly impeded by the requirements controlled by the oscillator.

SpStná vSzba z výstupu prispósobovacieho obvodu 5 cez analogovo-číslicový převodník6 na testovacie vstupy 23 mikropočítača 2 umožní zisťit okamžítú hodnotu regulačného napStiaUr a pri známej strmosti riadiacej charakteristiky oscilátora, připadne známej hodnoty napStiapre novů frekvencie mikropočítač 2 určí optimálny prírastok regulačného napStia +iu a jemuodpovedajúce hodnoty ±Σΐχ τ pre každý krok preladenia. Zapojenie sa tak stává adaptívnyma umožní v optimálnom režime preladovat oscilátory s nelineárnou riadiacou charakteristikou.The return rate from the output of the control circuit 5 via the analog-to-digital converter 6 to the test inputs 23 of the microcomputer 2 allows to determine the instantaneous value of the control voltage and at the known steepness of the oscillator control characteristic or the known voltage value for the new frequency, the microcomputer 2 determines the optimum gain of the control voltage + iu and the corresponding values ± Σΐχ τ for each retuning step. Thus, the connection becomes adaptive, allowing the oscillators with non-linear control characteristics to be tuned in optimal mode.

Ak mikropočítač 2 neobsahuje interný frekvenčný normál pre generovanie vlastnej časovejzákladné, alebo ak tento nevyhovuje, je na mikropočítač 2 připojený externý frekvenčnýnormál ktorý zaručí dlhodobú stabilitu časovej základné mikropočítača 2, z ktorej jegenerovaný referenčný interval načítavania, a tým zabezpečí dlhodobú stabilitu sledovanejhodnoty frekvencie fQ. Měnit hodnotu frekvencie fQ, připadne indikovat ju, je možné pomocou obvodu styku,ktorý obsahuje klávesnicu a zobrazovaciu jednotku, připadne komunikačně linky na komunikácius vyšším riadiacim systémom. Pomocou obvodu j! styku mdže mikropočítač 2 ovládat aj inefunkcie napr. prepínanie frekvenčných rozsahov, riadenia amplitúdy, automatické preladovanieatd.If the microcomputer 2 does not contain an internal frequency normal for generating its own time base, or if it does not, an external frequency standard is connected to the microcomputer 2, which guarantees long-term stability of the time base microcomputer 2 from which the readout reference interval is generated, thereby ensuring the long-term stability of the monitored frequency fQ. It is possible to change the value of the frequency fQ, or to indicate it, by means of a contact circuit which includes a keyboard and a display unit, and the communication link to the communication is a higher control system. Using circuit j! the microcomputer 2 can also control inefficiencies such as switching frequency ranges, amplitude control, auto tuning.

Mikropočítačový systém je dalej možné rozšířit o externú pamSt £ programu, připadnedát, ktorá sa móže využit ako pamSt pevných (kanálových) frekvenci! alebo ako pamSt volitelnýchfrekvencií frekvenčněj předvolby.Furthermore, the microcomputer system can be expanded by an external program memory, which can be used as a memory for fixed (channel) frequency! or as a memory of the preset frequencies.

Pri riadení oscilátorov s vysokou hodnotou frekvencie je potřebné vo vstupnom obvode1 použit preddelič s požadovanou hornou medznou frekvenciou, připadne zmiešavaním superpo-novat sledované pásmo frekvencie na takú hodnotu frekvencie, ktorú je schopný spracovat vstupnýobvod a na něho napojený čítač obvodu časovacej logiky 3^.In the control of high frequency oscillators, a pre-cutter with the desired upper cutoff frequency is needed in the input circuit1, or by mixing it can superimpose the frequency bandwidth to a frequency capable of processing the input circuit and the timing logic circuit counter 3 connected thereto.

Mikropočítačom riadený systém číslicovej regulácie a stabilizácie frekvencie je možnévyužit ako přídavný číslicový spStnovSzobný systém v rádioelektronických zariadeniach akosú napr. rozhlasové a televízne přijímače, vysielače, signálně generátory, ktoré obsahujúriadený oscilátor s lineárnou alebo nelineárnou riadiacou charakteristikou, u ktorých jenutné zabezpečit vysokú dlhodobú stabilitu frekvencie a možnost preladovania frekvenciev požadovanom rozsahu s malým krokom změny frekvencie porovnatelným s hodnotou krátkodobéhodrivtu riadeného oscilátora.Microcomputer controlled digital control and frequency stabilization system can be used as an additional digital relay system in radioelectronic devices such as radio and television receivers, transmitters, signal generators, which contain an oscillator with linear or non-linear control characteristics, where high long-term frequency stability is required and the possibility of re-tuning frequencies to the desired range with a small frequency change step comparable to the short-term value of the controlled oscillator.

Claims (5)

5 265760 PREDMET VYNÁLEZU5 265760 OBJECT OF THE INVENTION 1. Zapojenie mikropočítačom riadeného obvodu číslicovej regulácie a stabilizácie frekvenciečíslicovo riadených oscilátorov pozostávajúce z mikropočítače, vstupných, výstupných a podpornýchobvodov vyznačuje sa tým, že vstupná svorka (A) je připojená na signálový vstup (11) vstupného obvodu(1) , ktorého signálový výstup (14) je připojený na vstup (31) čítača obvodu (3) časovacej logiky, záro-veň výstup (32) deliča frekvencie obvodu (3) časovacej logiky je připojený na riadiaci vstup (13)vstupného obvodu (1) , výstupy (21) mikropočítače (2) sú připojené na riadiace a dátové vstupy (12) vstupného obvodu (1), výstupy (22) mikropočítača (2) sú připojené na riadiace a dátové vstupy (33)obvodu (3) časovacej logiky a na příslušné vstupy číslicovo-analo'gového prevodníka (4)spoločnou zbernicou, výstup číslicovo-analogového prevodníka (4) je připojený na vstupprisposobovacieho obvodu (5), ktorého výstup je připojený na výstupnú svorku (B).1. Connection of a microcomputer controlled digital control and frequency digital oscillator stabilization circuit consisting of a microcomputer, input, output and auxiliary circuits, characterized in that the input terminal (A) is connected to a signal input (11) of the input circuit (1) whose signal output ( 14) is connected to the input (31) of the timing logic circuit counter (3), while the frequency divider output (32) of the timing logic circuit (3) is connected to the control input (13) of the input circuit (1), outputs (21) the microcomputers (2) are connected to the control and data inputs (12) of the input circuit (1), the outputs (22) of the microcomputer (2) are connected to the control and data inputs (33) of the timing logic circuit (3) and to the respective inputs of the numerical of the analogue converter (4) by the common bus, the output of the digital-to-analog converter (4) is connected to the input of the matching circuit (5) whose output is connected to the output terminal (B). 2. Zapojenie podlá bodu 1, vyznačuje sa tým, že výstup prisposobovacieho obvodu (5)je připojený na vstup analogovo-čislicového prevodníka (6), ktorého výstupy sú připojenéna testovacie vstupy (23) mikropočítača (2).2. Connection according to claim 1, characterized in that the output of the adjustment circuit (5) is connected to the input of the analogue-to-digital converter (6), the outputs of which are connected to the test inputs (23) of the microcomputer (2). 3. Zapojenie podlá bodu 1, vyznačuje sa tým, že výstupy externého frekvenčného normálusú připojené na příslušné vstupy (26) časovej základné mikropočítača (2),3. Connection according to claim 1, characterized in that the outputs of the external frequency normal connected to the respective time base microcomputer inputs (26), 4. Zapojenie podlá bodu 1, vyznačuje sa tým, že výstupy (25) mikropočítača (2) súpřipojené na vstupy obvodu (8) styku.4. Connection according to claim 1, characterized in that the outputs (25) of the microcomputer (2) are connected to the inputs of the contact circuit (8). 5. Zapojenie podlá bodu 1, vyznačuje sa tým, že výstupy (26) mikropočítača (2) súpřipojené na vstupy pam&te (9) . 1 výkres5. Connection according to claim 1, characterized in that the outputs (26) of the microcomputer (2) are connected to the inputs of the memory (9). 1 drawing
CS864976A 1986-07-01 1986-07-01 Microprocessor connection of digital control and frequency stabilization circuit CS265760B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS864976A CS265760B1 (en) 1986-07-01 1986-07-01 Microprocessor connection of digital control and frequency stabilization circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS864976A CS265760B1 (en) 1986-07-01 1986-07-01 Microprocessor connection of digital control and frequency stabilization circuit

Publications (2)

Publication Number Publication Date
CS497686A1 CS497686A1 (en) 1989-03-14
CS265760B1 true CS265760B1 (en) 1989-11-14

Family

ID=5393700

Family Applications (1)

Application Number Title Priority Date Filing Date
CS864976A CS265760B1 (en) 1986-07-01 1986-07-01 Microprocessor connection of digital control and frequency stabilization circuit

Country Status (1)

Country Link
CS (1) CS265760B1 (en)

Also Published As

Publication number Publication date
CS497686A1 (en) 1989-03-14

Similar Documents

Publication Publication Date Title
US5752174A (en) Radio receiver with automatic adjustment of oscillation frequencies
CA2125443C (en) Digitally controlled fractional frequency synthesizer
GB1376286A (en) Communication receiver
JPS5853808B2 (en) Variable speed clock signal recovery circuit
US4296380A (en) Programmable digital frequency divider for synthesizing signals at desired frequency
HK75196A (en) Digital phase locked loop circuits
US4340864A (en) Frequency control system
JPS6224974B2 (en)
US6091943A (en) Combining oscillator with a phase-indexed control circuit for a radio receiver
CS265760B1 (en) Microprocessor connection of digital control and frequency stabilization circuit
US3568083A (en) Variable frequency generator with timer-controlled automatic frequency control loop
US4245351A (en) AFT Arrangement for a phase locked loop tuning system
KR840001019A (en) Phase locked loop tuning system
US3946321A (en) Digital encoder
KR970078025A (en) PLL EL that improves locking speed
JPH034096B2 (en)
JPS6042658B2 (en) Intermediate frequency correction circuit
JPS5486256A (en) Frequency control circuit
JPS6138887B2 (en)
JPH0526839Y2 (en)
KR0153784B1 (en) Audio channel selection method of satellite broadcasting receiver
JPH0237727B2 (en)
SU1319235A1 (en) Device for stabilizing frequency of tuneable super-high-frequency generator
JPS6233400Y2 (en)
KR100362879B1 (en) A phase locked-loop control circuit for fast phase struck