CS247446B1 - ) Zapojeni pro prodlužováni vyzváněcích impulsů v zařízeních s číslicovým přenosem Informaci - Google Patents
) Zapojeni pro prodlužováni vyzváněcích impulsů v zařízeních s číslicovým přenosem Informaci Download PDFInfo
- Publication number
- CS247446B1 CS247446B1 CS327085A CS327085A CS247446B1 CS 247446 B1 CS247446 B1 CS 247446B1 CS 327085 A CS327085 A CS 327085A CS 327085 A CS327085 A CS 327085A CS 247446 B1 CS247446 B1 CS 247446B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- integrated circuit
- input
- ringing
- circuit
- extension
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
Zapojení se týká zapojení pro prodlužování vyzváněcích impulsů v zařízeních s číslicovým přenosem informací zejména ve vyhodnocovacích částech zařízení s pulsně kódovou modulací - PCM. Z přenášeného rámce signálu je vybrán vyzváněcí impuls, jehož náběžnou hranou je přepnut první integrovaný obvod. Po skončení vyzváněcího impulsu začne druhý integrovaný obvod dělit vstupní taktovací signál. Po vydělení se na jeho výstupu objeví kladný impuls, který vzniká po prodloužení. Opakuje-li se vyzvánění krátce za sebou, je první integrovaný obvod opakovaně nastavován do stavu log 1 na výstupu a v tomto stavu zůstává. Dělení taktovacího signálu a tudíž i prodloužení začne teprve po skončení posledního vyzváněcího impulsu na první vstupní svorce. Zapojeni je určeno pro zařízení systému s PCM
Description
Vynález se týká zapojení pro prodlužování vyzváněcích impulsů v zařízeních s číslicovým přenosem informaci zejména ve vyhodnocovacích částech zařízení s pulsně kódovou modulací PCM.
Okolem obvodu pro prodlužování vyzváněcích impulsů s potvrzováním je časově prodloužit vyzváněcí impulsy přenášené v rámci signálu na dobu, kterou je možno opticky indikovat. Pro přenos informace o vyzvánění se obvykle využívá jedno informační místo z rámce signálu, který má délku stovek informačních míst. Přitom doba rámce trvá stovky mikrosekund. Opticky indikovatelná doba je v rozsahu stovek sekund.
Ve známém zapojení se z rámce přenášeného signálu vybere informační symbol, kterým se přímo ovládá monostabilní obvod. Z výstupu monostabilního obvodu je přes tranzistorový zesilovač ovládána žárovka optické indikace, časová konstanta a tedy i doba prodloužení monostabilnlho obvodu je určována zvláštním RC obvodem. Nevýhodou známého zapojeni je obtížná realizace hodnot prvků RC obvodu. U odporu je omezena elektrickou hodnotou a u kondenzátoru je omezena prostorem pro jeho realizaci. Současně s velikostí hodnot obou prvků RC obvodu neúměrně roste tolerance doby prodloužení.
Účelem vynálezu je odstranit uvedené nevýhody. Podle podstaty vynálezu se toho dosahuje tím, že na první vstupní svorku je připojen třetí vstup prvního integrovaného obvodu klopného typu D a druhý vstup druhého integrovaného obvodu typu vícebitového dvojkového čítače. Na druhou vstupní svorku je připojen první vstup druhého integrovaného obvodu, jehož výstup je připojen na čtvrtý vstup prvního integrovaného obvodu. První a druhý vstup prvního integrovaného obvodu jsou připojeny na zem a výstup prvního integrovaného obvodu je přes první odpor připojen na bázi tranzistoru, jehož emitor je připojen na zem a jehož kolektor je připojen na katodu svítící diody, jejiž anoda je přes druhý odpor připojena na kladnou svorku zdroje.
Zapojeni pro prodlužování vyzváněcích impulsů podle vynálezu je založeno na číslicovém principu prodlužování a proto neobsahuje žádný RC obvod obtížně realizovatelný pro extrémní doby prodlužování.
Příklad zapojení podle vynálezu je dále popsán pomocí výkresu.
První vstupní svorka 2 je připojena na třetí vstup 1S prvního integrovaného obvodu 101 klopného typu D a na druhý vstup 2R druhého integrovaného obvodu 102 typu vícenásobného dvojkového čítače. Druhá vstupní svorka 2 je připojena na první vstup 2A druhého integrovaného obvodu 102. Výstup 2Q druhého integrovaného obvodu 102 je připojen na čtvrtý vstup IR prvního integrovaného obvodu 101, jehož výstup IQ je přes první odpor Rl připojen na bázi tranzistoru VT. Emitor tranzistoru VT je připojen na zem a kolektor tranzistoru VT je připojen na katodu svítící diody SD, jejíž anoda je připojena přes druhý odpor R2 na kladnou svorku +U zdroje.
Z přenášeného rámce signálu je vybrán vyzváněcí impuls v logických úrovních. Hodnota log 1 znamená vyzvánění. Tento kladný vyzváněcí impuls je přiveden na první vstupní svorku 2 a z ní na třetí vstup 1S prvního integrovaného obvodu 101 a na druhý vstup 2R druhého integrovaného obvodu 102. Náběžnou hranou tohoto impulsu je přepnut první integrovaný obvod 101. zapojený jako RS obvod, do stavu, kdy je na jeho výstupu IQ hodnota log 1.
Druhý integrovaný obvod 102 se zároveň tímto impulsem nuluje, takže na jeho výstupu 2Q je signál log 0. Signál log 1 i»a výstupu IQ prvního integrovaného obvodu 101 je přiveden přes první odpor Rl na bázi tranzistoru VT, který se otevře a v jeho kolektoru prochází proud přes svítící diodu SD a druhý odpor R2 do kladné svorky +U zdroje.
Na druhou vstupní svorku 2 je přiveden pravidelný taktovací signál s periodou odvozenou např. od délky rámce signálu. Taktovací signál je veden na první vstup 2A druhého integrovaného obvodu 102. Jakmile skončí kladný vyzváněcí impuls na druhém vstupu 2R druhého integrovaného obvodu 102, začne druhý integrovaný obvod 102 dělit vstupní taktovací signál.
Jako příklad je v místě druhého integrovaného obvodu 102 použit čtrnáctibitový dvojkový čítač, takže po vydělení vstupního taktovacího signálu číslem 213, případně podle potřeby menším číslem, se na jeho výstupu objeví kladný impuls. Ten vzniká po prodloužení a je přiveden na čtvrtý vstup IR prvního integrovaného obvodu 101. Náběžnou hranou impulsu tento obvod překlápí zpět, takže na jeho výstupu IQ se objeví signál log 0. Signál log 0 je přiveden přes první odpor Rl na bázi tranzistoru VT, který se uzavírá, v obvodu jeho kolektoru přestane téci proud a dioda SD nesvítí. Opakuje-li se vyzvánění krátce za sebou, opakuje se vstupní kladný vyzváněcí impuls na první vstupní svorce £ zapojení. První integrovaný obvod 101 je opakovaně nastavován do stavu log 1 na výstupu IQ a v tomto stavu zůstává. Dělení taktovacího signálu v druhém integrovaném obvodu 102 a tudíž i prodloužení začne teprve po skončení posledního kladného vyzváněcího impulsu přiváděného do jeho prvního vstupu 2A.
Zapojení obvodu pro prodlužování vyzváněcích impulsů podle vynálezu je vhodné pro technologii s vyšší integrací, protože neobsahuje rozměrné diskrétní prvky. Je určeno zejména pro vyhodnocovací části zařízení systému s PCM, kde se provádí vyhodnocení několika vyzváněcích signálů najednou.
Claims (1)
- PŘEDMĚT VYNÁLEZUZapojení pro prodlužování vyzváněcích impulsů v zařízeních s číslicovým přenosem informací, zejména s pulsně kódovou modulací PCM, vyznačené tím, že na první vstupní svorku (1) je připojen třetí vstup (1S) prvního integrovaného obvodu (101) klopného typu D a druhý vstup (2R) druhého integrovaného obvodu (102) typu vícebitového dvojkového čítače, zatímco na druhou vstupní svorku (2) je připojen první vstup (2A) druhého integrovaného obvodu (102), jehož výstup (2Q) je připojen na čtvrtý vstup (IR) prvního integrovaného obvodu (101), přičemž první vstup (ID) a druhý vstup (1C) prvního integrovaného obvodu (101) jsou připojeny na zem a výstup (IQ) prvního integrovaného obvodu (101) je přes první odpor (Rl) připojen na bázi tranzistoru (VT), jehož emitor je připojen na zema jehož kolektor je připojen na katodu světelné diody (SD), jejíž anoda je přes druhý odpor (R2) připojena na kladnou svorku (+U) zdroje.
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS327085A CS247446B1 (cs) | 1985-05-06 | 1985-05-06 | ) Zapojeni pro prodlužováni vyzváněcích impulsů v zařízeních s číslicovým přenosem Informaci |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS327085A CS247446B1 (cs) | 1985-05-06 | 1985-05-06 | ) Zapojeni pro prodlužováni vyzváněcích impulsů v zařízeních s číslicovým přenosem Informaci |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS247446B1 true CS247446B1 (cs) | 1986-12-18 |
Family
ID=5372277
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS327085A CS247446B1 (cs) | 1985-05-06 | 1985-05-06 | ) Zapojeni pro prodlužováni vyzváněcích impulsů v zařízeních s číslicovým přenosem Informaci |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS247446B1 (cs) |
-
1985
- 1985-05-06 CS CS327085A patent/CS247446B1/cs unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JPS6355791B2 (cs) | ||
| CS247446B1 (cs) | ) Zapojeni pro prodlužováni vyzváněcích impulsů v zařízeních s číslicovým přenosem Informaci | |
| EP1491076B1 (en) | Interface for digital communication | |
| WO1989002201A3 (en) | High-speed digital data communication system | |
| GB2052924A (en) | Opto-electronic repeater | |
| US3836797A (en) | Automatic intensity control for electronic displays | |
| US3173128A (en) | Selective calling system of receivers devoid of wrong calling | |
| DK322685A (da) | Kredsloeb til overvaagning af en tyristor | |
| FI902471A0 (fi) | Kopplingsanordning foer potentialfri mottagning av binaera elektriska signaler. | |
| EP0896433A3 (en) | ASK modulator | |
| US4686709A (en) | Optical Transmission circuit | |
| JPH039393Y2 (cs) | ||
| SU1188900A2 (ru) | Устройство согласовани | |
| SU1665528A1 (ru) | Устройство дл формировани двухпол рных сигналов | |
| SU1441439A1 (ru) | Устройство дл передачи и приема информации | |
| KR860003487Y1 (ko) | 무선 키이 보오드의 배전압 회로 | |
| SU612401A1 (ru) | Устройство задержки импульсов | |
| SU536619A1 (ru) | Контрольное устройство дл коммутационных систем | |
| SU913609A1 (ru) | Устройство для преобразования телеграфных однополярных сигналов в двухполярныеi | |
| RU1803966C (ru) | Пороговое устройство | |
| SU980191A1 (ru) | Светодиодный индикатор | |
| SU1552364A1 (ru) | Устройство дл преобразовани импульсного сигнала по длительности | |
| SU381156A1 (ru) | Кипп-реле на оптроне | |
| JPH0734348Y2 (ja) | 流量計 | |
| KR930001403Y1 (ko) | 재 트리거 멀티바이브레이터를 이용한 자동수신 회로 |