CS243264B1 - Connection of group fault signaling - Google Patents

Connection of group fault signaling Download PDF

Info

Publication number
CS243264B1
CS243264B1 CS848226A CS822684A CS243264B1 CS 243264 B1 CS243264 B1 CS 243264B1 CS 848226 A CS848226 A CS 848226A CS 822684 A CS822684 A CS 822684A CS 243264 B1 CS243264 B1 CS 243264B1
Authority
CS
Czechoslovakia
Prior art keywords
input
output
block
whose
logic block
Prior art date
Application number
CS848226A
Other languages
Czech (cs)
Other versions
CS822684A1 (en
Inventor
Rudolf Cabicar
Frantisek Hudec
Jindrich Cerveny
Jaroslav Rocak
Original Assignee
Rudolf Cabicar
Frantisek Hudec
Jindrich Cerveny
Jaroslav Rocak
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Rudolf Cabicar, Frantisek Hudec, Jindrich Cerveny, Jaroslav Rocak filed Critical Rudolf Cabicar
Priority to CS848226A priority Critical patent/CS243264B1/en
Publication of CS822684A1 publication Critical patent/CS822684A1/en
Publication of CS243264B1 publication Critical patent/CS243264B1/en

Links

Landscapes

  • Selective Calling Equipment (AREA)

Abstract

Řešení se týká signalizace poruchových hlášení, používané v elektrických stanicích, popřípadě jiných objektech bez trvalé obsluhy. Zapojení skupinové signalizace poruchových hlášení je sestaveno ze šesti základních bloků, z nichž čtyři jsou nové a jsou předmětem vynálezu, zbývající dva nejsou předmětem vynálezu, pouze jejich připojení na čtyři bloky základní. Tyto čtyři základní bloky jsou sestaveny z jednoduchých logických a reléových obvodů běžně vyráběných. Zapojení se využije při konstrukci stereotypních blokových sestav a jejich zapojení, zejména u distribučních elektrických stanic bez trvalé obsluhy, popřípadě u jiných objektů bez trvalé obsluhy.The solution concerns the signaling of fault messages, used in electrical stations, or other objects without permanent service. The connection of the group signaling of fault messages is made up of six basic blocks, four of which are new and are the subject of the invention, the remaining two are not the subject of the invention, only their connection to four basic blocks. These four basic blocks are made up of simple logic and relay circuits commonly produced. The connection is used in the construction of stereotypical block assemblies and their connection, especially in electrical distribution stations without permanent service, or in other objects without permanent service.

Description

(54 J Zapojení skupinové signalizace poruchových hlášení(54 J Connection of group alarm messages

Řešení se týká signalizace poruchových hlášení, používané v elektrických stanicích, popřípadě jiných objektech bez trvalé obsluhy.The solution concerns alarm signaling used in electrical stations or other objects without permanent operation.

Zapojení skupinové signalizace poruchových hlášení je sestaveno ze šesti základních bloků, z nichž čtyři jsou nové a jsou předmětem vynálezu, zbývající dva nejsou předmětem vynálezu, pouze jejich připojení na čtyři bloky základní. Tyto čtyři základní bloky jsou sestaveny z jednoduchých logických a reléových obvodů běžně vyráběných.The connection of group alarm signaling consists of six basic blocks, four of which are new and are the subject of the invention, the other two are not subject of the invention, only their connection to four basic blocks. These four basic blocks consist of simple logic and relay circuits commonly manufactured.

Zapojení se využije při konstrukci stereotypních blokových sestav a jejich zapojení, zejména u distribučních elektrických stanic bez trvalé obsluhy, popřípadě u jiných objektů bez trvalé obsluhy.The wiring is used in the construction of stereotyped block assemblies and their wiring, especially in non-permanent power distribution stations, or in other objects without permanent service.

tt

Předmětem vynálezu je zapojení skupinové signalizace poruchových hlášení, které řeší signalizaci poruchových hlášení v místě řízení po volitelných skupinách a dálkovou signalizaci také po volitelných skupinách, přičemž oba druhy skupin mohou, ale nemusí mít stejný rozsah.It is an object of the present invention to provide group fault signaling that addresses fault signaling at the control site by optional groups and remote signaling also by optional groups, both of which may or may not have the same range.

Dosud se signalizace poruchových hlášení provádí pouze v místě řízenní, a to pouze individuálně a dálková signalizace se buďto neprovádí vůbec, nebo se provádí pouze sumarizované a jen pro vybrané poruchy.Until now, the fault signaling is only performed at the control point, and only individually and the remote signaling is either not performed at all or is only summarized and only for selected faults.

Nevýhodou těchto zařízení je jednak velký rozsah potřebné logiky pro záznam a signalizaci poruch, jednak velký počet potřebných návěstních prvků v místě řízení a jednak možnost provádět dálkovou signalizaci pouze sumárně a jen u vybraných poruch.The disadvantage of these devices is the large scope of the logic required for recording and signaling of failures, the large number of necessary signaling elements at the control place and the possibility of remote signaling only in summary and only for selected failures.

Uvedené nevýhody odstraňuje zapojení skupinové signalizace poruchových hlášení podle vynálezu, které je vhodné zejména pro objekty bez trvalé obsluhy, dálkově řízené, jako jsou například menší distribuční elektrické stanice, ale i jiné objekty. Zapojení skupinové signalizace poruchových hlášení sestává ze šesti dílčích bloků a jeho podstata spočívá v tom, že spouštěcí výstup signálního bloku je spojen se spouštěcím vstupem logického bloku, jehož každý signální výstup je spojen vždy s odpovídajícím signálním vstupem signálního bloku. Každý impulsní vstup signálního bloku je spojen vždy s odpovídajícím impulsním výstupem logického bloku, jehož mazací vstup je spojen s mazacím výstupem návěštního bloku. Blokovací výstup návěštního bloku je spojen s blokovacím vstupem logického bloku, jehož uvolňovací vstup je spojen s uvolňovacím výstupem návěštnního bloku. Revisní výstup návěštního bloku je spojen s revizním vstupem logického bloku, jehož každý volicí vstup je spojen vždy s odpovídajícím volicím výstupem návěštního bloku. Každý návěstní vstup návěštního bloku je spojen vždy s odpovídajícím návěstním výstupem logického bloku, jehož kontrolní výstup je spojen s kontrolním vstupem zesilovacího bloku. Každý napájecí výstup zesilovacího bloku je spojen vždy s odpovídajícím napájecím vstupem logického bloku, jehož uvolňovací výstup je spojen s uvolňovacím vstupem zesilovacího bloku. Každý podmiňovaní výstup zesilovacího bloku je spojen vždy s odpovídajícím podmiňovacím vstupem logického bloku, jehož každý návěstní vstup je spojen vždy s odpovídajícím návěstním výstupem paměťového bloku. Každý signální výstup paměťového bloku je spojen vždy s odpovídajícím signálním vstupem logického bloku, jehož každý přídržný výstup je spojen vždy s odpovídajícím přídržným vstupem paměťového bloku.These disadvantages are overcome by the wiring of the group alarm signaling according to the invention, which is particularly suitable for unmanned objects, remotely controlled, such as smaller power distribution stations, but also other objects. The grouping of fault signaling consists of six sub-blocks, the essence of which is that the trigger output of the signaling block is connected to the triggering input of a logic block, each signaling output of which is always associated with a corresponding signaling input of the signaling block. Each pulse input of the signaling block is always connected to the corresponding pulse output of the logic block whose lubrication input is connected to the lubrication output of the signaling block. The blocking output of the signaling block is coupled to the blocking input of the logic block whose release input is coupled to the release output of the signaling block. The revision output of the label block is associated with the revision input of the logic block, each selection input of which is always associated with a corresponding selection output of the label block. Each signaling input of the signaling block is always associated with a corresponding signaling output of the logic block, the control output of which is connected to the control input of the amplifying block. Each power supply of the amplification block is always connected to a corresponding power input of the logic block, the release output of which is connected to the release input of the amplifier block. Each conditioning output of the amplification block is always associated with a corresponding conditioning input of a logic block, each signal input of which is connected to a corresponding signal output of the memory block. Each memory block signal output is always associated with a corresponding logic block signal input, each holding output of which is always associated with a corresponding memory block holding input.

Každý řídicí vstup paměťového bloku je spojen vždy s odpovídajícím řídicím výstupem logického bloku, jehož kontrolní vstup je spojen s kontrolním výstupem povelového, bloku. Každý řídicí výstup povelového bloku je spojen vždy s odpovídajícím řídicím vstupem logického bloku, jehož napájecí výstup je spojen s napájecím vstupem povelového bloku. Kvitovací výstup povelového bloku je spojen s kvitovacím vstupem logického bloku, jehož každý výběrový vstup je spojen vždy s odpovídajícím výběrovým výstupem povelového bloku, přičemž každý poruchový vstup pamětového bloku je spojen vždy s odpovídajícím poruchovým vstupem zapojení.Each control block of the memory block is always connected to a corresponding control output of the logic block whose control input is connected to the control output of the command block. Each control output of the command block is always connected to the corresponding control input of the logic block whose power output is connected to the power input of the command block. The acknowledgment output of the command block is coupled to the acknowledgment input of the logic block, each selection input of which is always associated with a corresponding selection output of the command block, each memory input of the memory block being associated with a corresponding fault input of the wiring.

Výhodou zapojení skupinové signalizace poruchových hlášení podle vynálezu je zejména podstatně menší rozsah potřebné logiky pro záznam a zpracování vstupních poruchových signálů, jednak podstatně menší počet potřebných návěstních prvků a potřebné kabeláže a jednak možnost jednoduchého připojení na stávající zařízení pro dálkový přenos povelů a zpětných signálů. Vzhledem k jednoduchosti zapojení je také poruchovost zapojení značně nižší, než u běžných zapojení a nároky na údržbu také nižší.The advantage of the group alarm signaling according to the invention is, in particular, a considerably smaller range of the logic required for recording and processing input error signals, a considerably smaller number of required signaling elements and the required cabling and a simple connection to an existing remote signaling and feedback device. Due to the simplicity of the wiring, the failure rate of the wiring is also considerably lower than with conventional wiring and maintenance.

Příklad zapojení skupinové signalizace poruchových hlášení podle vynálezu je na připojeném blokovém schématu na obr. č. 1, a to pro běžný případ celkového počtu 192 poruchových hlášení, přičemž místní signalizace se provádí po 24 hlášeních, tedy v osmi skupinách a dálkový přenos se provádí po 8 hlášeních, tedy ve 24 skupinách, které jsou tedy v podstatě podskupinami, takže každá skupina pro místní signalizaci obsahuje tři tyto podskupiny pro signalizaci dálkovou. Volba počtu skupin i podskupin a počtu poruchových hlášení v nich je zcela libovolná, je ale výhodné, jestliže několik podskupin vytváří vždy jednu skupinu, protože potom je využití logiky optimální.An example of a group alarm signaling connection according to the invention is shown in the attached block diagram in Fig. 1, for the usual case of a total of 192 error messages, where local signaling is performed after 24 reports, ie in eight groups and remote transmission is performed. 8 messages, i.e. in 24 groups, which are essentially subgroups, so that each local signaling group contains three of these remote signaling subgroups. The choice of the number of groups and subgroups and the number of fault messages in them is completely arbitrary, but it is advantageous if several subgroups always create one group, because then the use of logic is optimal.

Jednotlivé dílčí bloky zapojení skupinové signalizace poruchových hlášení podle vynálezu, naznačené na přiloženém blokovém schématu na obr. č. 1 lze stručně charakterizovat takto:The individual block blocks of the group alarm signaling circuit according to the invention, indicated in the enclosed block diagram in Fig. 1, can be briefly characterized as follows:

Paměťový blok 1 je zcela stereotypní blok, obsahující nejméně tolik stejných paměťových obvodů 01/1 až 01/192, kolik činí celkový počet poruchových hlášení, tedy tolik, kolik má paměťový blok 1 poruchových vstupů 1.0001 až 1.0192. Všechny paměťové obvody 01/1 až 01/192 jsou stejné a v uvedeném příkladu zapojení je každý vytvořen vždy ze dvou součinů 1.1 a 1.2, jednoho impulsního obvodu 1.3, dvou oddělovačů 1.4, 1.5 a čtyřech přípojnic 1.0, 1.7,1.8, 1.9, které slouží jednak k propojení jednotlivých paměťových obvodů 01/1 až 01/192 do skupin a podskupin, jejichž počet se navrhuje individuálně podle toho, jaký je k dispozici povelový blok 3 a signální blok 4, jednak slouží k napojení jednotlivých paměťových obvodů 01/1 až 01/192 na jednotlivé vstupy a výstupy paměťového bloku 1, konkrétně na přídržné vstupy 1.201 až 1.224, na řídicí vstupy 1.021 až 1.028, na návěstní výstupy 1.241 až 1.264 a na signále í výstupy 1.231 až 1.238 paměťového bloku 1. Popsané přípojnice 1.8 až 1.9 mohou být vytvořeny pouhými vícenásobnými propojí a nemusí být proto realizovány jako samotný dílčí prvek zapojení. Oba součiny 1.1, 1.2 lze nejjednodušejí realizovat s použitím jazýčkových nebo elektromagnetických relé alespoň se dvěma spínacími kontakty, impulsní obvod 1.3 s použitím kondenzátorů s vybíjecí diodou, popřípadě i s vybíjecím odporem a oba oddělovače 1.4, 1.5 pouhými diodami tak, jak se tyto obvody a prvky běžně vyrábí. Je možná i realizace s obvody ryze bezkontaktními, která bude sice poněkud složitější, ale méně náročná na prostor i spotřebu. Zapojení paměťového obvodu 01/1 až 01/192 je pro popsaný příklad realizace s jazýčkovými relé naznačeno v logickém schématu na obr. číslo 2.The memory block 1 is a completely stereotyped block containing at least as many memory circuits 01/1 to 01/192 as the total number of fault messages, that is, the memory block 1 of the fault inputs 1.0001 to 1.0192. All memory circuits 01/1 to 01/192 are the same and in the example shown, each of them is made up of two products 1.1 and 1.2, one pulse circuit 1.3, two separators 1.4, 1.5 and four busbars 1.0, 1.7,1.8, 1.9, which serves for interconnection of individual memory circuits 01/1 to 01/192 into groups and subgroups, the number of which is designed individually according to the available command block 3 and signal block 4, and second it serves for connection of individual memory circuits 01/1 to 01/192 to individual inputs and outputs of memory block 1, namely to holding inputs 1.201 to 1.224, to control inputs 1.021 to 1.028, to signal outputs 1.241 to 1.264 and to signal outputs 1.231 to 1.238 of memory block 1. Bus bars described 1.8 to 1.9 they may be formed by mere multiple interconnections and therefore need not be realized as a sub-element of the circuit itself. Both products 1.1, 1.2 are most easily realized using reed or electromagnetic relays with at least two switching contacts, a pulse circuit 1.3 using capacitors with a discharge diode or with a discharge resistor, and both separators 1.4, 1.5 with just diodes as these circuits and elements commonly produced. It is also possible to realize with purely non-contact circuits, which will be somewhat more complicated, but less space and consumption consuming. The connection of the memory circuit 01/1 to 01/192 is shown in the logic diagram in Fig. 2 for the described embodiment with reed relays.

Logický blok 2 je blok, který zajišťuje veškeré společné logické funkce jako je volba skupiny nebo podskupiny, kvitování, zkoušení návěstních prvků a cest, vytváření impulsů pro dálkový přenos a také vazby mezi paměťovým blokem 1, povelovým blokem 3, signálním blokem 4, návěstním blokem 5 a zesilovacím blokem 6. Jeho základní části jsou naznačeny v blokovém schématu na obr. č. 1 a jsou to tyto části:Logic block 2 is a block that provides all common logic functions such as group or subgroup selection, acknowledgment, signaling and path testing, pulse generation for remote transmission, as well as links between memory block 1, command block 3, signal block 4, signal block Its basic parts are indicated in the block diagram in Fig. 1 and these are the following parts:

Řídicí blok 21, záznamový blok 22/1 až 22/3, impulsní blok 23/ až 23/8 a přenosový blok 24/1 až 24/24. Kromě uvedených dílčích bloků obsahuje logický blok 2 ještě soustavu přípojnic 2.01 až 2.04, 2.011 až 2.018, 2.051 až 2.053, 2.061 až 2.063, 2.065 až 2.067, 2.071 až 2.073, 2.081 až 2.088 a 2.091 až 2.098, kte ré slouží jednak k vzájemné vazbě uvedených jednotlivých dílčích bloků logického bloku 2 a dále k jejich propojení na vstupy a výstupy logického bloku 2. Tyto přípojnice mohou být realizovány pouhými vícenásobnými propojí a nemusí tedy tvořit zvláštní konstrukční součást logického bloku 2. Řídicí blok 21 je vždy pouze jediný a je naznačen v logickém schématu na obr. č. 3. Obsahuje čtyři součiny 21.1 až 21.4, realizované stejně jako v případě paměťového obvodu 01/1 až 01/192, jeden součet 21.5, realizovaný pouhými diodami, jeden časovač 21.6, realizovaný běžně vyráběným časovým obvodem tranzistorovým s kontaktním výstupem, dva zesilovače 21.7, 21.8, realizované stejně jako součiny 21.1 až 21.4 s tím, že jeden vstup se připojí na zdroj trvalého jednotkového signálu a pět oddělovačů, 21.91 až 21.95, realizovaných pouhými diodami. Záznamové bloky 22/1 až 22/3 jsou nejméně dva nebo i více, jsou naznačeny v logickém schématu na obr. č. 4 a skládá se každý vždy ze dvou součinů 22.1, 22.2, jednoho zesilovače 22.3 a tří oddělovačů 22.4 až 22.6, realizovaných vždy stejně jako v případě řídicího bloku 21.Control block 21, write block 22/1 to 22/3, pulse block 23 / to 23/8, and transfer block 24/1 to 24/24. In addition to the above-mentioned sub-blocks, logic block 2 also comprises a busbar system 2.01 to 2.04, 2.011 to 2.018, 2.051 to 2.053, 2.061 to 2.063, 2.065 to 2.067, 2.071 to 2.073, 2.081 to 2.088 and 2.091 to 2.098. These busbars can be realized by multiple interconnections and thus do not have to form a separate structural part of logic block 2. Control block 21 is always a single one and is indicated in It contains four products 21.1 to 21.4, realized as in the case of memory circuit 01/1 to 01/192, one sum 21.5, realized only by diodes, one timer 21.6, realized by a commonly manufactured time circuit of transistor s contact output, two amplifiers 21.7, 21.8, realized in the same way as products 21. 1 to 21.4, with one input being connected to a continuous unit signal source and five separators, 21.91 to 21.95, realized by simple diodes. Recording blocks 22/1 to 22/3 are at least two or more and are indicated in the logic diagram in Fig. 4 and each consists of two products 22.1, 22.2, one amplifier 22.3 and three separators 22.4 to 22.6, realized always the same as control block 21.

Impulsní bloky 23/1 až 23/8 jsou také nejméně dva nebo i více a jsou zcela shodné a naznačeny na obr. č. 5 v logickém schématu. Skládá se každý ze dvou součinů 23.1, 23.2, jednoho časovače 23.3, čtyř oddělovačů 23.4 až 23.7 a jednoho invertoru 23.8. Kromě invertoru 23.8 jsou všechny popsané prvky realizovány stejně jako v případě řídicího bloku 21, invertor 23.8 se jednoduše realizuje s použitím inhibičního obvodu s jedním inverzním vstupem, což je běžný obvod v diodoreléové logice, realizovaný jedním jazýčkovým relé, jehož cívka je v sérii s odporem, kde přímý vstup tvoří volný vývod cívky, inhibiční vstup společný bod cívky a odporu a výstup je tvořen jedním pólem kontaktu, jehož druhý pól je připojen na trvalý jednotkový signál. Přenosové bloky 24/1 až 24/4 jsou stejné, naznačeny jsou v logické schématu na obr. č. 6 a jsou použity nejméně čtyři nebo více. Každý se skládá ze tří součinů 24.1 až 24.3, jednoho invertoru 21.4 a dvou oddělovačů 21.5, 21.6, realizovaných stejně jako v předchozích případech. Přenosové bloky jsou rozděleny do skupin a podskupin, přičemž toto rozdělení je v podstatě libovolné a je především dáno možnostmi povelového bloku 3 a signálního bloku 4.Pulse blocks 23/1 to 23/8 are also at least two or more and are completely identical and indicated in Figure 5 in a logic diagram. It consists of two products 23.1, 23.2, one timer 23.3, four separators 23.4 to 23.7 and one inverter 23.8. Except for inverter 23.8, all described elements are implemented as in control block 21, inverter 23.8 is simply realized using a single inverse input inhibitory circuit, a common diodorel logic circuit, implemented by a single reed relay, coil in series with resistor where the direct input is a free coil terminal, the inhibit input is a common coil and resistance point and the output is formed by one contact pole, the other pole of which is connected to a continuous unit signal. The transmission blocks 24/1 to 24/4 are the same, indicated in the logic diagram of Figure 6, and at least four or more are used. Each consists of three products 24.1 to 24.3, one inverter 21.4 and two separators 21.5, 21.6, implemented as in the previous cases. The transport blocks are divided into groups and subgroups, which distribution is essentially arbitrary and is primarily determined by the capabilities of the command block 3 and the signal block 4.

Počtu podskupin odpovídá potom počet výběrových přípojnic 2.071 až 2.073, podminovacích přípojnic 2.065 až 2.067 a uvolňovacích přípojnic 2.051 až 2.053 logického bloku 2, přičemž i počet napájecích přípojnic 2.061 až 2.063 s výhodou může, ale nemusí být stejný. Počtu skupin odpovídá potom počet řídicích přípojnic 2.011 až 2.018, volicích přípojnic 2.081 až 2.088 a signálních přípojnic 2.091 až 2.098 logického bloku 2.The number of subgroups then corresponds to the number of selection busbars 2.071 to 2.073, the subbase busbars 2.065 to 2.067 and the release busbars 2.051 to 2.053 of logic block 2, whereby the number of supply busbars 2.061 to 2.063 is preferably or not the same. The number of groups then corresponds to the number of control busbars 2.011 to 2.018, the selection busbars 2.081 to 2.088 and the signal busbars 2.091 to 2.098 of the logic block 2.

Povelový blok 3 je běžně užívaný blok pro dálkový přenos povelů a jeho provedení a zapojení je pro dané použití nepodstatné a není předmětem vynálezu, pouze jeho připojení na logický blok 2. Podmínkou je pouze, aby měl dostatečnou přenosovou kapacitu pro dálkový přenos povelů k řízení přenosu signálů postupně po jednotlivých podskupinách. Počet potřebných přenosových kanálů musí být minimálně roven součtu maximálního počtu skupin a podskupin, zvětšenému o dva kanály pro přenos signálu kvitovacího a revizního, pro daný případ tedy 8 + + 3 +2 = 13 kanálů.The command block 3 is a commonly used remote command transmission block and its execution and connection is irrelevant for the given application and is not the subject of the invention, only its connection to logic block 2. It is only necessary to have sufficient transmission capacity for remote transmission of command commands of signals in individual subgroups. The number of transmission channels required must be at least equal to the sum of the maximum number of groups and subgroups, increased by two channels for the transmission of the acknowledgment and revision signals, in this case 8 + + 3 +2 = 13 channels.

Signální blok 4 je také běžně užívaný blok pro dálkový přenos návěstí a jeho provedení a zapojení není pro dané použití podstatné a není předmětem vynálezu, pouze jeho připojení na logický blok 2.The signaling block 4 is also a commonly used signaling block and its construction and connection is not essential for the application and is not the subject of the invention, only its connection to the logic block 2.

Podmínkou pouze je, aby měl dostatečnou volnou kapacitu pro dálkový přenos návěstí, která je rovna minimálně dvojnásobnému počtu návěstí v jedné podskupině, zvětšenému o jeden kanál pro přenos spouštěcího signálu, pro daný případ tedy 2X8 + + 1 = 17 kanálů.The only condition is that it has sufficient free capacity for the long distance signal transmission, which is at least twice the number of signals in one subgroup, increased by one channel for the transmission of the trigger signal, in this case 2X8 + + 1 = 17 channels.

Návěstní blok 5 je předmětem vynálezu, jeho zapojení je naznačeno v blokovém schématu na obr. č. 7 a lze jej stručně charakterizovat takto: Obsahuje nejméně jeden kvitovací blok 5.1, realizovaný například tlačítkem se spínacím kontaktem, jeden přepínací blok 5.2, realizovaný například s jedním spínacím a jedním rozpínacím kontaktem, jeden volicí blok 5.3, realizovaný například vícemístným přepínačem s tolika polohami, kolik činí součet skupin, zvětšený o dvě polohy, jednu nulovou a jednu kontrolní, pro daný případ tedy 8 + 2 =- 10 poloh, nebo taká soustavou deseti tlačítek apod. a tolik návěstních obvodů 5.601 až 5.624, kolik je poruchových hlášení ve skupině.The signaling block 5 is an object of the invention, its connection is indicated in the block diagram in Fig. 7 and can be briefly characterized as follows: It comprises at least one acknowledgment block 5.1, realized for example by a switch contact button, one switching block 5.2 realized for example with one make and break contact, one selector block 5.3, realized, for example, by a multi-position switch with as many positions as the sum of the groups, plus two positions, one zero and one control, in this case 8 + 2 = -10 positions, or such a system ten buttons, etc., and as many signal circuits 5.601 to 5.624 as there are fault messages in the group.

Zesilovací blok 6 je blok, zajišťující zesílení napájecích a podmiňovacích signálů. Lze jej nejjednoduššeji realizova s použitím dvou běžných elektromagnetických relé s tolika spínacími kontakty, kolik je podmiňovacích přípojnic 2.065 až 2.067 a napájecích přípojnic 2.061 až 2.063. jeho zapojení je naznačeno v blokovém schématu na obr. číslo 8. Je možné také použít zesilovačů polovodičových.The amplification block 6 is a block providing amplification of the supply and conditioning signals. It is most easily realized using two conventional electromagnetic relays with as many switching contacts as there are 2.065 to 2.067 conditional busbars and 2.061 to 2.063 supply busbars. its wiring is indicated in the block diagram of Fig. 8. It is also possible to use semiconductor amplifiers.

V uvedeném příkladu zapojení skupinové signalizace poruchových hlášení je propojení jednotlivých dílčích bloků provedeno takto: Spouštěcí výstup 4.20 signálního bloku 4 je spojen se spouštěcím vstupem 2.40 logického bloku 2, jehož každý signální výstup 2.41 až 2.48 je spojen vždy s odpovídajícím signálním vstupem 4.21 až 4.28 signálního bloku 4. Každý impulsní vstup 4.211 až 4.218 signálního bloku 4 je spojen vždy s odpovídajícím impulsním výstupem 2.411 až 2.418 logického bloku 2, jehož mazací vstup 2.530 je spojen s mazacím výstupem 5.230 návěstního bloku 5. Blokovací výstup 5.240 návěstního bloku 5 je spojen s blokovacím vstupem 2.540 logického bloku 2, jehož uvolňovací vstup 2.550 je spojen s uvolňovacím výstupem 5.250 návěstního bloku 5. Revizní výstup 5.260 návěstního bloku 5 je spojen s revizním vstupem 2.560 logického bloku 2, jehož každý volicí vstup 2.51 až 2.58 je spojen vždy s odpovídajícím volicím výstupem 5.21 až 5.28 návěstního bloku 5. Každý návěstní vstup 5.201 až 5.224 návěstního bloku 5 je spojen vždy s odpovídajícím návěstním výstupem 2.501 až 2.524 logického obvodu 2, jehož kontrolní výstup 2.60 je spojen s kontrolním vstupem 6.20 zesilovacího bloku 6. Každý napájecí výstup 6.21 až 6.23 zesilovacího bloku 6 je spojen vždy s odpovídajícím napájecím vstupem 2.61 až 2.63 logického bloku 2, jehož uvolňovací výstup 2.69 je spojen s uvolňovacím vstupem 6.29 zesilovacího bloku 6. Každý podmiňovací výstup 6.25 až 6.27 zesilovacího bloku 6 je spojen vždy s odpovídajícím podmiňovacím vstupem 2.65 až 2,67 logického bloku 2, jehož každý návěstní vstup 2.141 až 2.164 je spojen vždy s odpovídajícím návěstním výstupem 1.241 až 1.264 paměťového bloku 1. Každý signální výstup 1.231 až 1.238 paměťového bloku 1 je spojen vždy s odpovídajícím signálním vstupem 2.131 až 2.138 logického bloku 2, jehož každý přídržný výstup 2.101 až 2.124 je spojen vždy s odpovídajícím přídržným vstupem 1.201 až 1.224 paměťového bloku 1. Každý řídicí vstup 1.021 až 1.028 paměťového bloku 1 je spojen vždy s odpovídajícím řídicím výstupem 2.11 až 2.18 logického bloku 2, jehož kontrolní vstup 2.30 je spojen s kontrolním výstupem 3.20 povelového bloku 3. Každý řídicí výstup 3.21 až 3.28 povelového bloku 3 je spojen vždy s odpovídajícím řídicím vstupem 2.31 až 2.38 logického bloku 2, jehož napájecí výstup 2.39 je spojen s napájecím vstupem 3.29 povelového bloku 3. Kvitovací výstup 3.200 povelového bloku 3 je spojen s kvitovacím vstupem 2.300 logického bloku 2, jehož každý výběrový vstup 2.311 až 2.313 je spojen vždy s odpovídajícím výběrovým výstupem 3.211 až 3.213 povelového bloku 3 a každý poruchový vstup 1.0001 až 1.0192 paměťového bloku 1 je spojen vždy s odpovídajícím poruchovým vstupem 0.1001 až 0.1192 zapojení.In the example of group alarm signaling, the interconnection of the individual sub-blocks is as follows: Trigger output 4.20 of signal block 4 is connected to the trigger input 2.40 of logic block 2, each signal output 2.41 to 2.48 always associated with the corresponding signal input 4.21 to 4.28 Each pulse input 4.211 to 4.218 of signal block 4 is each associated with a corresponding pulse output 2.411 to 2.418 of logic block 2, whose lubrication input 2.530 is coupled to the lubrication output 5.230 of signaling block 5. The blocking output 5.240 of signaling block 5 is coupled to the blocking block. input 2.540 of logic block 2, whose release input 2.550 is coupled to release output 5.250 of signaling block 5. Revision output 5.260 of signaling block 5 is associated with revision input 2.560 of logic block 2, each selection input 2.51 to 2.58 of which is always Each signal input 5.201 to 5.224 of the signal block 5 is connected to the corresponding signal output 2.501 to 2.524 of the logic circuit 2, whose control output 2.60 is connected to the control input 6.20 of the amplifier block 6. Each power output 6.21 to 6.23 of booster block 6 is always coupled to the corresponding power supply input 2.61 to 2.63 of logic block 2, whose release output 2.69 is coupled to enable input 6.29 of booster block 6. Each conditioning output 6.25 to 6.27 of booster block 6 is always coupled to a corresponding conditioning input 2.65 to 2.67 logic block 2, each signal input 2.141 to 2.164 is always connected to a corresponding signal output 1.241 to 1.264 of memory block 1. Each signal output 1.231 to 1.238 of memory block 1 is always connected to a corresponding signal input 2.131 to 2.1. 38 of logic block 2, each holding output 2.101 to 2.124 of which is connected to the corresponding holding input 1.201 to 1.224 of memory block 1. Each control input 1.021 to 1.028 of memory block 1 is always connected to the corresponding control output 2.11 to 2.18 of logic block 2. control input 2.30 is coupled to control output 3.20 of command block 3. Each control output 3.21 to 3.28 of command block 3 is each associated with a corresponding control input 2.31 to 2.38 of logic block 2, whose power output 2.39 is coupled to power input 3.29 of command block 3. The acknowledgment output 3.200 of the command block 3 is connected to the acknowledgment input 2.300 of the logic block 2, each selection input 2.311 to 2.313 of which is always associated with the corresponding selection output 3.211 to 3.213 of the command block 3 and each fault input 1.0001 to 1.0192 of the memory block 1 corresponding por through the input 0.1001 to 0.1192 connection.

Funkce zapojení skupinové signalizace poruchových hlášení podle vynálezu je v podstatě dvojí. Při dálkovém přenosu je ve funkci vždy paměťový blok 1, logický blok 2, povelový blok 3, signální blok 4 a zesilovcí blok 6, při místní činnosti je ve funkci paměťový blok 1, logický blok 2, návěstní blok 5 a zesilovací blok 6. Každý impulsní nebo trvalý signál o poruše, který přijde na kterýkoliv z poruchových vstupů 0.1001 až 0.1192 zapojení je zaveden vždy na odpovídající poruchový vstup 1.0001 až 1.0192 paměťového bloku 1, kde je v odpovídajícím paměťovém obvodě jednak zaznamenán a jednak zkrácen vždy na stejnou časovou délku. Tento zkrácený impuls vystupuje ihned přes odpovídající signální výstup 1.231 až 1.238 paměťového bloku 1 vždy na odpovídající signální vstup 2.131 až 2.138 logického bloku 2, odkud je po zesílení ihned předán na odpovídající impulsní výstup 2.411 až 2.418 logického bloku 2, který je propojen vždy na odpovídající impulsní vstup 4.211 až 4.418 signálního bloku 4. Odtud se bez zpoždění dálkově přenáší na dispečink nebo jiné nadřazené pracoviště s trvalou obsluhou, jako informace o vzniku nové poruchy v odpovídající skupině poruchový hlášení, přičemž těchto skupin je ve zvoleném příkladu zapojení celkem osm. Obsluha v řídicím centru je tedy ihned informována o nové poruše a může si pomocí povelového bloku 3 navolit příslušnou skupinu, což se děje vysláním řídicího signálu na odpovídající řídicí výstup 3.21 až 3.28 povelového bloku 3. Po navolení určité skupiny je potom nutné překontrolovat stav všech podskupin v dané skupině, které jsou ve zvoleném příkladu zapojení v každé skupině vždy tři, což se provede postupným vysláním výběrových signálů na jednotlivé výběrové vstupy 3.211 až 3.213 povelového bloku 3. Oba druhy signálů, tj. řídicí a výběrové, vstupují do logického bloku 2 na jeho řídicí vstupy 2.31 až 2.38 a na jeho výběrové vstupy 2.311 ažThe function of the group alarm signaling connection according to the invention is essentially twofold. For remote transmission, the memory block 1, logic block 2, command block 3, signal block 4, and amplification block 6 are always in operation; in local operation, memory block 1, logic block 2, signal block 5, and amplification block 6 are in operation. A pulse or continuous fault signal that arrives at any of the fault inputs 0.1001 to 0.1192 is always applied to the corresponding fault input 1.0001 to 1.0192 of memory block 1, where it is both recorded and truncated to the same time in the corresponding memory circuit. This shortened pulse outputs immediately via the corresponding signal output 1.231 to 1.238 of the memory block 1 to the corresponding signal input 2.131 to 2.138 of the logic block 2, from where it is immediately transmitted to the corresponding pulse output 2.411 to 2.418 of the logic block 2. pulse input 4.211 to 4.418 of signal block 4. From there, without delay, it is remotely transmitted to the control room or other permanent workstation as information on the occurrence of a new fault in the corresponding fault message group, of which there are a total of eight in the selected wiring example. The operator in the control center is immediately informed of the new fault and can select the appropriate group via command block 3, which is done by sending a control signal to the corresponding control output 3.21 to 3.28 of command block 3. After selecting a group, in the selected group, which in the selected example of connection in each group are always three, which is done by successive sending of selection signals to each selection inputs 3.211 to 3.213 of command block 3. Both types of signals, ie control and selection, enter logic block 2 its control inputs 2.31 to 2.38 and its selection inputs 2.311 to

2.313, kde Jednak řídí vyslání signálů na Jeho odpovídající řídicí výstup 2.11 až 2.18 a jednak zajistí uvolnění jeho signálních výstupů 2.411 až 2.418, na které se potom dostávají signály z jeho signálních vstupů 2.131 až 2.138, kam přicházejí ze signálních výstupů 1.231 až 1.238 paměťového bloku 1. Z tohoto bloku vystupují v závislosti na řídicích vstupech 1.021 až 1.028 paměťového bloku 1, kam přichází z odpovídajících řídicích výstupů 2.11 až 2.18 logického bloku 2. Tímto způsobem se v řízené skupině a vybrané podskupině signály o poruše, zaznamenané v paměťovém bloku 1 dostávají ze signálních výstupů logického bloku 2 postupně na jednotlivé podskupiny na odpovídající signální vstupy 4.21 až 4.28 signálního bloku 4, který je přenáší na dálkové řídicí pracoviště. Začátek přenosu je podmíněn ještě vydáním spouštěcího signálu ze signálních výstupů 2.41 až 2.48 logického bloku 2. Obdobně ukončením spouštěcího impulsu se přenosový proces ukončí. Po ukončení přenosu vyšle dálková obsluha kvitovací impuls na kvitovací výstup 3.208 povelového bloku 3, který vstupuje na kvitovací vstup 2.300 logického bloku 2, kde zrušením signálu na odpovídajícím přídržném výstupu 2101 až 2.124 způsobí, že v odpovídající skupině paměťových obvodů v paměťovém bloku 1 se ztrátou signálu na odpovídajícím přídržném vstupu 1.201 až 1.224 paměťového bloku 1 zaznamenané poruchy smažou, pokud nejsou trvalé. Tím je cyklus dálkového přenosu ukončen. Obdobně probíhá i cyklus místního zjišťování stavu zaznamenaných poruchových hlášení s tím rozdílem, že namísto povelového bloku 3 a signálního bloku 4 je nyní ve funkci návěstní blok 5. Funkce je stejná až na to, že přenos není řízen kombinací signálů výběrových a řídicích po jednotlivých podskupinách ve skupině, ale provádí se po celých skupinách pomocí volicího prvku v návěstním bloku 5 postupným vysíláním volicích signálů na jeho volicí výstupy 5.21 až 5.28, které vstupují na odpovídající volicí vstupy 2.51 až 2.58 logického bloku 2, kde plní stejnou funkci jako dříve řídicí a výběrové signály na jeho řídicích a výběrových vstupech 2.31 až 2.38 a 2.311 až 2.313 s tím rozdílem, že přenos se děje nyní vždy pro celou skupinu prostřednictvím návěstních výstupů 1.241 až 1.264 paměťového bloku 1 namísto jeho dříve používaných signálních výstupů 1.231 až 1.238. Návěstní signály vstupují všechny současně na návěstní vstupy 2.141 až 2.164 logického bloku 2 a opět současně vystupují již výkonově zesílené na jeho návěstní výstupy 2.501 až 2.524 a odtud na návěstní vstupy 5.201 až 5.224 návěstního bloku 5, kde jsou zobrazeny a občasnou obsluhou odečteny na návěstních prvcích, například svítidlech, svítivých diodách a podobně. Kvitování se děje v tomto případě s použitím mazacího výstupu 5.230 návěstního bloku 5 a vyslaný mazací impuls vstupuje na mazací vstup 2.530 logického bloku 2, kde způsobí jako dříve kvitovací impuls ztrátu signálu na odpovídajícím přídržném výstupu 2.101 až 2.124 logického bloku 2 a dále již probíhá mazací proces stejně jako při dálkové funkci. Obsluha v obou případech, tj. při dálkovém i místním přenosu má možnost občasně ještě vyzkoušet správnou funkci logických obvodů a spojů tím, že před začátkem přenosu vyšle při dálkovém přenosu signál na kontrolní výstup 3.20 povelového bloku 3, při místním přenosu na revizní výstup 5.260 návěstního bloku 5. Tyto signály vstupují do logického bloku 2 buď na jeho kontrolní vstup 2.30, nebo na jeho revizní vstup 2.560, kde zajistí, aby na všechny jeho signální výstupy 2.41 až 2.48 byly vyslány signály v případě přenosu dálkového a obdobně v případě přenosu místního jsou vyslány signály na návěstní výstupy 2.501 až 2.525 logického bloku 2. Toto se děje s využitím zesilovacího bloku 6, kde na jeho kontrolní vstup 6.20 je přiveden kontrolní signál spolu s revizním signálem z kontrolního výstupu 2.61 logického bloku 2. Tento signál na kontrolním vstupu 6.20 zesilovacího bloku 6 zajistí vydání napájecích signálů na jeho napájecí výstupy 6.21 až 8.23, které vstupují do logického bloku 2 na jeho napájecí vstupy 2.81 až 2.63, kde zajistí napájení vždy jedné ze třech podskupin, tedy celou skupinu. Takto lze provést kontrolu správné funkce jak všech částí přenosových obvodů v logickém bloku 2, tak přenosových schopností povelového bloku 3, signálního bloku 4 a zobrazovacích schopností návěstního bloku 5. Propojením napájecího vstupu 3.29 přenosového bloku 3 s napájecím výstupem logického bloku 2 je ještě zajištěna možnost vyřazení dálkového přenosu při použití místního přenosu, který má prioritu. Signál na napájecím výstupu 2.39 logického bloku 2, umožňující dálkový přenos je zrušen odejmutím signálu na jeho blokovacím vstupu 2.540, což se děje přepnutím jednoduchého přepínacího prvku „dálkově — místně“ v návěstním bloku 5, Současně se tím dává signál na uvolňovací výstup 5.250 návěstního bloku 5, který je veden na uvolňovací vstup 2.550 logického bloku 2, kde jednak uvolní logické obvody, určené pro místní přenos a dále přes zesilovací blok 6, kam vstupuje přes uvolňovací výstup 2.69 logického bloku 2 na uvolňovací vstup 6.29 zesilovacího bloku B a kde zajistí vydání zesílených podmiňovacích signálů na jeho podmíňovací výstupy B.?5 až 6.27, které vstupují zpět do logického bloku 2 na jeho podmiňovací vstupy 2.65 až 2.07, kde zajistí napájení v případě místního přenosu.2.313, where it controls the sending of signals to its corresponding control output 2.11 to 2.18 and, secondly, releases its signal outputs 2.411 to 2.418, which then receives signals from its signal inputs 2.131 to 2.138, where they arrive from signal outputs 1.231 to 1.238 of the memory block 1. From this block, depending on the control inputs 1.021 to 1.028 of the memory block 1, they arrive from the corresponding control outputs 2.11 to 2.18 of the logic block 2. In this way, the fault signals recorded in the memory block 1 are received in the controlled group and the selected subgroup. from the signal outputs of logic block 2 to the individual subgroups sequentially to the corresponding signal inputs 4.21 to 4.28 of signal block 4, which transmits them to the remote control station. The start of the transmission is conditioned by the release of a trigger signal from the signal outputs 2.41 to 2.48 of logic block 2. Similarly, the termination of the trigger pulse terminates the transfer process. Upon completion of the transmission, the remote operator sends an acknowledgment pulse to acknowledgment output 3.208 of command block 3, which enters acknowledgment input 2.300 of logic block 2, where by canceling the signal at the corresponding holding output 2101 to 2.124, it causes a loss in the corresponding group of memory circuits. signal at the corresponding hold input 1.201 to 1.224 of memory block 1 will clear the recorded faults if they are not permanent. This completes the remote transmission cycle. Similarly, the local error detection cycle is similar except that signal block 5 is now in place of command block 3 and signal block 4. The function is the same except that the transmission is not controlled by a combination of selection and control signals per subgroup in a group, but is performed in groups by means of a selector in signal block 5 by sequentially sending select signals to its selection outputs 5.21 to 5.28, which input to corresponding selection inputs 2.51 to 2.58 of logic block 2, where they perform the same function as previously control and selection the signals on its control and selection inputs 2.31 to 2.38 and 2.311 to 2.313 except that the transmission is now always for the whole group via signal outputs 1.241 to 1.264 of memory block 1 instead of its previously used signal outputs 1.231 to 1.238. The signaling signals are input simultaneously to signaling inputs 2.141 to 2.164 of logic block 2, and at the same time they are already outputting power amplified to its signaling outputs 2.501 to 2.524 and from there to signaling inputs 5.201 to 5.224 of signaling block 5. , such as lamps, light emitting diodes, and the like. The acknowledgment is in this case using the lubrication output 5.230 of the signaling block 5 and the transmitted lubrication pulse enters the lubrication input 2.530 of the logic block 2, where, as before, the acknowledgment pulse causes the signal to be lost at the corresponding holding output 2.101 to 2.124 of the logic block 2. process as in the remote function. The operator in both cases, ie in both remote and local transmission, has the opportunity to occasionally test the correct functioning of logic circuits and connections by sending a signal to the control output 3.20 of command block 3 during remote transmission. These signals enter logic block 2 either at its control input 2.30 or at its revision input 2.560, ensuring that all its signal outputs 2.41 to 2.48 receive signals in the case of long-distance transmission and similarly in the case of local transmission This is done using amplification block 6, where its control input 6.20 is supplied with a control signal along with a revision signal from control output 2.61 of logic block 2. This signal is provided at control input 6.20 of the booster. block 6 will ensure the issuance of eg The input signals to its power outputs 6.21 to 8.23, which enter logic block 2 at its power inputs 2.81 to 2.63, provide power to one of the three subgroups, the entire group. In this way, it is possible to check the correct functioning of all parts of the transmission circuits in the logic block 2, as well as the transmission capabilities of the command block 3, the signal block 4, and the display capabilities of the signaling block 5. disabling long distance transmission when using local traffic that has priority. The signal at power output 2.39 of logic block 2, enabling remote transmission, is canceled by removing the signal at its blocking input 2.540, which is done by switching the simple "remote-locally" switching element in signaling block 5. 5, which is routed to enable input 2.550 of logic block 2, where it releases logic circuits for local transmission, and via amplification block 6, where it enters via release output 2.69 of logic block 2 to enable input 6.29 of amplification block B and amplified conditional signals to its conditional outputs B.?5 to 6.27, which return back to logic block 2 to its conditional inputs 2.65 to 2.07, providing power in the event of local transmission.

Zapojení skupinové signalizace poruchových hlášení podle vynálezu se využije při konstrukci a zapojení stereotypních bloků a sestav v elektrických stanicích bez trvalé obsluhy a v jiných podobných objektech.The group fault signaling circuitry of the present invention is utilized in the construction and wiring of stereotyped blocks and assemblies in unattended electrical stations and other similar objects.

Claims (10)

předmEtSubject 1. Zapojeni skupinové signalizace poruchových hlášení, sestávající ze šesti dílčích bloků, vyznačené tím, že spouštěcí výstup (4.20) signálního bloku (4) je spojen se spouštěcím vstupem (2.40) logického bloku (2), jehož každý signální výstup (2.41 až 2.48) je spojen vždy s odpovídajícím signálním vstupem (4.21 až 4.28) signálního bloku (4), jehož každý impulsní vstup (4.211 až 4.218) je spojen vždy s odpovídajícím impulsním výstupem (2,411 až 2.418) logického bloku (2) , jehož mazací vstup (2.530) je spojen s mazacím výstupem (5.230) návěstního bloku (5), jehož blokovací výstup (5.240) je spojen s blokovacím vstupem (2.540) logického bloku (2), jehož uvolňovací vstup (2.550) je spojen s uvolňovacím výstupem (5.250) návěstního bloku (5), jehož revizní výstup (5,260) je spojen s revizním vstupem (2.560) logického bloku (2), jehož každý volicí vstup (2.51 až 2.58) je spojen vždy s odpovídajícím volicím výstupem (5.21 až 5.28} návěstního bloku (5), jehož každý návěstní vstup (5.201 až 5.224) je spojen vždy s odpovídajícím návěstním výstupem (2.501 až 2.524) logického bloku (2), jehož kontrolní výstup (2.60) je spojen s kontrolním vstupem (6.20) zesilovacího bloku (6), jehož každý napájecí výstup (6.21 až 6.23) je spojen vždy s odpovídajícím napájecím vstupem (2.61 až 2.63) logického bloku (2), jehož uvolňovací výstup (2.69) je spojen s uvolňovacím vstupem (6.29) zesilovacího bloku (6j, jehož každý podmiňovací výstup (6.25 až 6.27 j je spojen vždy s odpovídajícím podmiňovacírn vstupem (2.65 až 2.67) logického bloku (2), jehož každý návěstní vstup (2.141 až 2.164) je spojen vždy s odpovídajícím návěstním výstupem (1.241 až 1.264) paměťového bloku (1), jehož každý signální výstup (1.231 až 1.238) je spojen vždy s odpovídajícím signálním vstupem (2.131 až 2.138) logického bloku (2), jehož každý přídržný vstup (2.101 až 2.124) je spojen vždy s odpovídajícím přídržným výstupem (1.201 až 1.224) paměťového bloku (1), jehož každý řídicí vstup (1.021 až 1.028) je spojen vždy s odpovídajícím řídicím výstupem (2.11 až 2.18) logického bloku (2), jehož kontrolní vstup (2.30) je spojen s kontrolním výstupem (3.20) povelového bloku (3) , jehož každý řídicí výstup (3.21 až 3.28) je spojen vždy s odpovídajícím řídicím vstupem (2.31 až 2.38) logického bloku (2), jehož napájecí výstup (2.39) je spojen s napájecím vstupem (3.29) povelového bloku (3), jehož kvitovací výstup (3.200) je spojen s kvitovacím vstupem (2.300) logického bloku (2), jehož každý výběrový vstup (2.311 až 2.313) je spojen vždy s odpovídajícím výběrovým výstupem (3.211 až 3.213) povelového bloku (3), přičemž každý poruchový vstup (1.0001 až 1.0192) paměťového blokuAn alarm grouping system comprising six sub-blocks, characterized in that the trigger output (4.20) of the signal block (4) is connected to the trigger input (2.40) of the logic block (2), each signal output (2.41 to 2.48) ) is always connected to the corresponding signal input (4.21 to 4.28) of the signal block (4), each pulse input (4.211 to 4.218) of which is always connected to the corresponding pulse output (2,411 to 2,418) of the logic block (2). 2.530) is connected to a clearing output (5.230) of the signaling block (5), whose blocking output (5.240) is connected to the blocking input (2.540) of the logic block (2), whose release input (2.550) is connected to the release output (5.250) the signaling block (5), whose revision output (5,260) is connected to the revision input (2.560) of the logic block (2), each selection input (2.51 to 2.58) of which is always associated with a corresponding selector The signaling output (5.21 to 5.28} of the signaling block (5), each signaling input (5.201 to 5.224) being connected to a corresponding signaling output (2.501 to 2.524) of the logic block (2), whose control output (2.60) is connected to input (6.20) of the amplifier block (6), each power output (6.21 to 6.23) of which is connected to a corresponding power input (2.61 to 2.63) of the logic block (2), whose release output (2.69) of which is connected to the release input (6.29) ) of an amplifying block (6j), each conditioning output (6.25 to 6.27 j of which is always connected to a corresponding conditioning input (2.65 to 2.67) of the logic block (2), each signaling input (2.141 to 2.164) of which is connected to a corresponding signaling output ( 1.241 to 1.264) of a memory block (1), each signal output (1.231 to 1.238) of which is connected to the corresponding signal input (2.131 to 2.138) of the logic block (2), each holding input (2.101 to 2.124) is always connected to a corresponding holding output (1.201 to 1.224) of the memory block (1), each control input (1.021 to 1.028) of which is always connected to the corresponding control output (2.11 to 2.18) of the logic block (2), whose control input (2.30) is connected to the control output (3.20) of the command block (3), each control output (3.21 to 3.28) of which is always associated with a corresponding control input (2.31 to 2.38) of the logic block (2) whose power output (2.39) is coupled to the power input (3.29) of the command block (3), whose acknowledgment output (3.200) is coupled to the acknowledgment input (2.300) of the logic block (2), each selection input (2.311 to 2.313) is always connected to the corresponding selection output (3.211 to 3.213) of the command block (3), each fault input (1.0001 to 1.0192) of the memory block VYNALEZU (1) je spojen vždy s odpovídajícím poruchovým vstupem (0.1001 až 0.1192) zapojení.OF THE INVENTION (1) is always connected to the corresponding fault input (0.1001 to 0.1192) of the wiring. 2. Zapojení podie bodu 1, vyznačené tím, že paměťový blok (1) obsahuje nejméně dvaatřicet stejných paměťových obvodů (01), složených ze dvou součinů (1.1 a 1.2), jednoho impulsního obvodu (1.3), dvou oddělovačů (1.4 a 1.5) a čtyř přípojnic (1.6 až 1.91, přičemž přídržný vstup (1.02) paměťového obvodu (01) je spojen s přídržnou přípojnicí (.1.6) a se vstupem (1.41) prvého oddělovače (1.4), jehož výstup (1.42) je spojen s prvým vstupem (1.11) prvého součinu (1.1), jehož výstup (1.13) je spojen jednak s druhým vstupem (1.12) prvého součinu (1.1), jednak s prvým vstupem (1.21) druhého součinu (1.2), jednak se vstupem (1.31) impulsního obvodu (1.3) a jednak s poruchovým vstupem (1.01) paměťového obvodu (01), jehož řídicí vstup (1.03) je spojen s řídicí přípojnicí (1.7) a s druhým vstupem (1.22) druhého součinu (1.2), jehož výstup (1.23) je spojen s návěstní přípojnicí (1.8) a s návěstním výstupem (1.04) paměťového obvodu (01), jehož signální výstup (1.05) je spojen se signální přípojnicí (1.9) a s výstupem (1.32) impulsního obvodu (1.3).2. Connection according to claim 1, characterized in that the memory block (1) comprises at least thirty-two identical memory circuits (01), composed of two products (1.1 and 1.2), one pulse circuit (1.3), two separators (1.4 and 1.5). and four busbars (1.6 to 1.91), the holding input (1.02) of the memory circuit (01) being connected to the holding bus (.1.6) and the input (1.41) of the first separator (1.4) whose output (1.42) is connected to the first input (1.11) of the first product (1.1), the output of which (1.13) is connected to the second input (1.12) of the first product (1.1), to the first input (1.21) of the second product (1.2), and to the input (1.31) (1.3) and, on the other hand, the fault input (1.01) of the memory circuit (01), whose control input (1.03) is connected to the control busbar (1.7) and the second input (1.22) of the second product (1.2), the output (1.23) with signal bus (1.8) and signal output (1.0 4) a memory circuit (01) whose signal output (1.05) is connected to the signal bus (1.9) and the output (1.32) of the pulse circuit (1.3). 3. Zapojení podle bodů 1 a 2, vyznačené tím, že přídržné, řídicí, návěstní a signální přípojnice (1.6, 1.7, 1.8 a 1.9) všech paměťových obvodů (01/1 až 01/192) jsou vzájemně propojeny ve skupinách podle propojení přídržných a řídicích vstupů (1.02 a 1.03] a návěstních a signálních výstupů (1.04 a. 1.05) jednotlivých paměťových obvodů (01/1 až 01/192) s přídržnými a řídicími vstupy (1.201 až 1.224 a 1.021 až 1,028) a s návěstními a signálními výstupy (1.241 až 1.264 a 1.231 až 1.238) paměťového bloku (1), jehož poruchové vstupy (1.0001 až 1.0192] jsou propojeny s poruchovými vstupy (1.01) vždy odpovídajícího paměťového obvodu (01/1 až 01/192), přičemž rozdělení paměťových obvodů (01/1 až 01/192] do skupin je volitelné podle potřeb a požadavků uživatele.Wiring according to items 1 and 2, characterized in that the holding, control, signaling and signaling bars (1.6, 1.7, 1.8 and 1.9) of all memory circuits (01/1 to 01/192) are interconnected in groups according to the holding connections and control inputs (1.02 and 1.03] and signal and signal outputs (1.04 and 1.05) of the individual memory circuits (01/1 to 01/192) with holding and control inputs (1.201 to 1.224 and 1.021 to 1,028) and signal and signal outputs (1.241 to 1.264 and 1.231 to 1.238) of the memory block (1), whose fault inputs (1.0001 to 1.0192) are connected to the fault inputs (1.01) of each corresponding memory circuit (01/1 to 01/192), wherein the memory circuit division ( 01/1 to 01/192] into groups is selectable according to user needs and requirements. 4. Zapojení podle bodu 1, vyznačené tím, že logický blok (2) obsahuje jeden řídicí blok (21), nejméně dva nebo více stejných záznamových bloků (22/1 až 22/3), nejméně dva nebo více stejných impulsních bloků (23/1 až 23/8), nejméně čtyři nebo více stejných přenosových bloků (24/1 až 24/24], jednu spouštěcí přípojnicí (2.01), jednu časovou přípojnicí (2.02), jednu kvitovací přípojnici (2.03), jednu zesilovací přípojnicí (2.04), nejméně dvě nebo více řídicích přípojnic (2.011 až 2.018), nejméně jednu nebo více uvolňovacích přípojnic (2.051 až 2.053), nejméně jednu nebo více napájecích přípojnic (2.061 až 2.063), nejméně jednu nebo více podmiňovacích přípojnic (2.065 až 2.067), nejméně dvě nebo více výběrových přípojnic (2.071 až 2.073), nejméně dvě nebo více volicích přípojnic (2.081 až 2.088) a nejméně dvě nebo více signálních přípojnic (2.091 až 2.098), přičemž jednotlivé přenosové bloky (24/1 až 24/24) jsou rozděleny do dvou nebo více skupin a nejméně do dvou nebo více podskupin, které jsou volitelné podle potřeb a požadavků uživatele.The circuit according to claim 1, characterized in that the logic block (2) comprises one control block (21), at least two or more identical recording blocks (22/1 to 22/3), at least two or more identical pulse blocks (23 / 1 to 23/8), at least four or more identical transfer blocks (24/1 to 24/24], one start busbar (2.01), one time busbar (2.02), one acknowledgment busbar (2.03), one amplifier busbar ( 2.04), at least two or more control bars (2.011 to 2.018), at least one or more release bars (2.051 to 2.053), at least one or more supply bars (2.061 to 2.063), at least one or more conditional bars (2.065 to 2.067) , at least two or more selective busbars (2.071 to 2.073), at least two or more select busbars (2.081 to 2.088) and at least two or more signal busbars (2.091 to 2.098), each of which the transport blocks (24/1 to 24/24) are divided into two or more groups and at least two or more subgroups, which are selectable according to the needs and requirements of the user. 5. Zapojení podle bodů 1 a 4, vyznačené tím, že řídicí blok (21) je složen ze čtyř součinů (21.1 až 21.4], jednoho součtu (21.5), jednoho časovače (21.6), dvou zesilovačů (21.7, 21.8) a pěti oddělovačů (21.91 až 21.95), přičemž výstup (21.82) druhého zesilovače (21.8) je spojen s uvolňovacím výstupem (2.69) logického bloku (2), jehož blokovací vstup (2.540) je spojen jednak s druhým vstupem (21.22) druhého součinu (21.2), jednak s druhým vstupem (21.42) čtvrtého součinu (21.4) a jednak s napájecím výstupem (2.39) logického bloku (2), jehož kontrolní výstup (2.60) je spojen s výstupem (21.942) čtvrtého oddělovače (21.94) a s výstupem (21.952) pátého oddělovače (21.95), jehož vstup (21.951) je spojen s revizním vstupem (2.560) logického bloku (2), jehož uvolňovací vstup (2.550) je spojen se vstupem (21.81) druhého zesilovače (21.8) a se zesilovací přípojnicí (2.04) logického bloku (2), jehož kvitovací přípojníce (2.03) je spojena s výstupem (21.33) třetího součinu (21.3) a s mazacím vstupem (2.530) logického bloku (2), jehož spouštěcí vstup (2.40) je spojen s prvým vstupem (21.11) prvého součinu (21.lj, jehož výstup (21.13) je spojen se spouštěcí přípojnicí (2.01) logického bloku (2), jehož časová přípojníce (2.02) je spojena s výstupem (21.43) čtvrtého součinu (21.4), jehož prvý vstup (21.41) je spojen s výstupem (21.62) časovače (21.6), jehož vstup (21.61) je spojen s výstupem (21.23) druhého součinu (21.2), jehož prvý vstup (21.21) je spojen s výstupem (21.932) třetího oddělovače (21.93) a s výstupem (21.922) druhého oddělovače (21.92), jehož vstup (21.921) je spojen s kvitovacím vstupem (2.300) logického bloku (2) a se vstupem (21.911) prvého oddělovače (21.91), jehož výstup (21.922) je spojen s druhým vstupem (21.32) třetího součinu (21.3), jehož prvý vstup (21.31) je spojen s výstupem (21.72) prvého zesilovače (21.7), jehož vstup (21.71) je spojen s druhým vstupem (21.12] prvého součinu (21.1) a s výstupem (21.59) součtu (21.5), jehož kontrolní vstup (21.50) je spojen jednak se vstupem (21.931) třetího oddělovače (21.93), jednak se vstupem (21.941) čtvrtého oddělovače (21.94) a jednak s kontrolním vstupem (2.30) logického bloku (2), jehož každý řídicí vstup (2.31 až 2.38) je spojen vždy s odpovídající řídicí přípojnicí (2.011 až 2.018) logického bloku (2) a vždy s odpovídajícím řídicím vstupem (21.51 až 21.58) součtu (21.5).5. Connection according to claims 1 and 4, characterized in that the control block (21) consists of four products (21.1 to 21.4], one sum (21.5), one timer (21.6), two amplifiers (21.7, 21.8) and five separators (21.91 to 21.95), the output (21.82) of the second amplifier (21.8) being coupled to the release output (2.69) of the logic block (2), whose blocking input (2.540) is connected to the second input (21.22) of the second product (21.2) ), the second input (21.42) of the fourth product (21.4) and the power output (2.39) of the logic block (2), whose control output (2.60) is connected to the output (21.942) of the fourth separator (21.94) and output (21.952) ) of the fifth separator (21.95), whose input (21.951) is connected to the revision input (2.560) of the logic block (2), whose release input (2.550) is connected to the input (21.81) of the second amplifier (21.8) and ) of the logic block (2) whose acknowledgment connection ce (2.03) is connected to the output (21.33) of the third product (21.3) and to the lubrication input (2.530) of the logic block (2), the trigger input (2.40) of which is connected to the first input (21.11) of the first product the output (21.13) is connected to the trigger busbar (2.01) of the logic block (2), whose time busbar (2.02) is connected to the output (21.43) of the fourth product (21.4), the first input (21.41) is connected to the output (21.62) a timer (21.6) whose input (21.61) is connected to the output (21.23) of the second product (21.2), whose first input (21.21) is connected to the output (21.932) of the third separator (21.93) and the output (21.922) of the second separator (21.92) ), whose input (21.921) is connected to the acknowledgment input (2.300) of the logic block (2) and the input (21.911) of the first separator (21.91), the output (21.922) of which is connected to the second input (21.32) whose first input (21.31) is connected to the output (21.72) of the first amplifier (21.7) whose input (21.71) is connected to the second input (21.12) of the first product (21.1) and the output (21.59) of the sum (21.5), whose control input (21.50) is connected to the input (21.931) of the third separator (21.93) the input (21.941) of the fourth separator (21.94) and the control input (2.30) of the logic block (2), each control input (2.31 to 2.38) of which is connected to the corresponding control busbar (2.011 to 2.018) of the logic block (2) and always with the corresponding control input (21.51 to 21.58) of the sum (21.5). 6. Zapojení podle bodů 1 a 4, vyznačené tím, že každý záznamový blok (22/1 až 22/3} je složen nejméně ze dvou součinů (22.1, 22.2), jednoho zesilovače (22.3) a tří oddělovačů (22.4 až 22.6), přičemž každý výběrový vstup (2.311 až 2.313) logického bloku (2) je spojen u každého odpovídajícího záznamového bloku (22/1 ař 22/3] vždy se vstupem (22.61) třetího oddělovače (22.6), jehož výstup (22.62) je spojen jednak s prvým vstupem (22.21) druhého součinu (22.2), jednak s druhým vstupem (22.12) prvého součinu (22.1) a jednak s výstupem (22.42) čtvrtého oddělovače (22.4), jehož vstup (22.41) je spojen se vstupem (22.51) pátého oddělovače (22.5) a s výstupem (22.13) prvého součinu (22.1), jehož prvý vstup (22.11) je spojen s časovou přípojnicí (2.02) logického bloku (.2), jehož zesilovací přípojnice (2.04) je u každého záznamového bloku (22/1 až 22/3} spojena vždy se vstupem (22.31) zesilovače (22.3), jehož výstu (22.32) je spojen s výstupem (22.52) pátého oddělovače (22.5) a u každého záznamového bloku (22/1 až 22/3), vždy s odpovídající uvolňovací přípojnicí (2.051 až 2.053) logického bloku (2), jehož spouštěcí přípojníce (2.01) je u každého záznamového bloku (22/1 až 22/3) spojena vždy s druhým vstupem (22.22) druhého součinu (22.2), jehož výstup (22.23) je spojen u každého záznamového bloku (22/1 až 22/3) vždy s odpovídající výběrovou přípojnicí (2.071 až 2.073) logického bloku (2), jehož každá napájecí přípojnice (2.061 až 2.063) je spojena vždy s odpovídajícím napájecím vstupem (2.61 až 2.63) logického bloku (2), jehož každý podmiňovací vstup (2.65 až 2.67) je spojen vždy s odpovídající podmiňovací přípojnicí (2.065 až 2.067) logického bloku (2).6. Connection according to Claims 1 and 4, characterized in that each recording block (22/1 to 22/3) consists of at least two products (22.1, 22.2), one amplifier (22.3) and three separators (22.4 to 22.6) wherein each selection input (2.311 to 2.313) of the logic block (2) is associated with each corresponding write block (22/1 to 22/3) each with an input (22.61) of a third separator (22.6) whose output (22.62) is connected both the first input (22.21) of the second product (22.2), the second input (22.12) of the first product (22.1) and the output (22.42) of the fourth separator (22.4), whose input (22.41) is connected to the input (22.51) the fifth separator (22.5) and the output (22.13) of the first product (22.1), the first input (22.11) of which is connected to the time busbar (2.02) of the logic block (.2) / 1 to 22/3} is always connected to the input (22.31) of the amplifier (22.3), whose v The output (22.32) is connected to the output (22.52) of the fifth separator (22.5) and for each recording block (22/1 to 22/3), each with a corresponding release busbar (2.051 to 2.053) of the logical block (2). 2.01) for each recording block (22/1 to 22/3) is always connected to a second input (22.22) of the second product (22.2), whose output (22.23) is connected for each recording block (22/1 to 22/3) each with a corresponding selection busbar (2.071 to 2.073) of the logic block (2), each supply busbar (2.061 to 2.063) being connected to a corresponding supply input (2.61 to 2.63) of the logic block (2), each conditioning input (2.65 to 2.67) is always connected to the corresponding conditional busbar (2.065 to 2.067) of the logic block (2). 7. Zapojení podle bodů 1 a 4, vyznačené tím, že každý impulsní blok (23/1 až 23/8) je složen vždy ze dvou součinů (23.1, 23.2), jednoho časovače (23.3), jednoho zesilovače (23.4) , tří oddělovačů (23.5 až 23.7} a Invertoru (23.8), přičemž každý signální vstup (2.131 až 2.138) logického bloku (2) je u každého odpovídajícího impulsního bloku (23/1 až 23/8J spojen vždy se vstupem (23.71) třetího oddělovače (23.7), jehož výstup (23.72) je spojen se vstupem (23.51 J prvého oddělovače (23.5) a s prvým vstupem (23.21) druhého součinu (23.2), jehož druhý vstup (23.22) je spojen s výstupem (23.82) invertoru (23.8), jehož vstup (23.81) je spojen s výstupem (23.32) časovače (23.3), jehož vstup (23.31) je spojen jednak s výstupem (23.23) druhého součinu (23.2), jednak s výstupem (23.52) prvého oddělovače (23.5) a jednak se vstupem (23.41) zesilovače (23.4), jehož výstup (23.42) je u každého impulsního bloku. (23/1 až 23/8) spojen vždy s odpovídající uvolňovací přípojnicí (2.411 až 2.418) logického bloku (2), jehož každý volicí vstup (2.51 až 2.58) je u každého odpovídajícího impulsního obvodu (23/1 až 23/8) spojen jednak vždy s druhým vstu243264 pem (23.12) prvého součinu (23.1), jednak vždy s odpovídajícím řídicím vstupem (2.11 až 2.18) logického bloku (2) a jednak vždy s výstupem (23.62) druhého oddělovače (23.6), jehož vstup (23.61) je spojen u každého impulsního obvodu (23/1 až 23/8) vždy s odpovídající řídicí přípojnicí (2.011 až 2.018) logického bloku (2), jehož kvitovací přípojnice (2.03) je u každého impulsního obvodu (23/1 až 23/8) spojena vždy s prvým vstupem (23.11) prvého součinu (23.11, jehož výstup (23.13) je u každého impulsního bloku (23/1 až 23/8) spojen vždy s odpovídající volicí přípojnicí (2.081 až 2.088) logického bloku (2).Connection according to Claims 1 and 4, characterized in that each pulse block (23/1 to 23/8) consists of two products (23.1, 23.2), one timer (23.3), one amplifier (23.4), three separators (23.5 to 23.7) and Inverter (23.8), each signal input (2.131 to 2.138) of the logic block (2) being associated with each input of the pulse block (23/1 to 23 / 8J) to the input (23.71) of the third separator (23.71). 23.7), whose output (23.72) is connected to the input (23.51 J of the first separator (23.5) and the first input (23.21) of the second product (23.2), the second input (23.22) of which is connected to the output (23.82) of the inverter (23.8) whose input (23.81) is connected to the output (23.32) of the timer (23.3), whose input (23.31) is connected both to the output (23.23) of the second product (23.2) and to the output (23.52) of the first separator (23.5) input (23.41) of the amplifier (23.4), whose output (23.42) is for each pulse block (23/1 to 23/8) s always connected to the corresponding release busbar (2.411 to 2.418) of the logic block (2), each selector input (2.51 to 2.58) of each corresponding pulse circuit (23/1 to 23/8) being connected to a second input 243264 pem (23.12 ) of the first product (23.1), both with the corresponding control input (2.11 to 2.18) of the logic block (2) and with the output (23.62) of the second separator (23.6), whose input (23.61) is connected to each pulse circuit / 1 to 23/8) always with the corresponding control busbar (2.011 to 2.018) of the logic block (2), whose acknowledgment busbar (2.03) is connected to the first input (23.11) for each pulse circuit (23/1 to 23/8). ) of the first product (23.11), whose output (23.13) for each pulse block (23/1 to 23/8) is always connected to the corresponding selection busbar (2.081 to 2.088) of the logic block (2). 8. Zapojení podle bodů 1 a 4, vyznačené tím, že každý přenosový blok (24/1 až 24/24) obsahuje tři součiny (24.1 až 24.3), jeden invertor (24.4) a dva oddělovače (24.5, 24.6), přičemž každý návěstní vstup (2.141 až 2.164] logického bloku (2) je u každého odpovídajícího přenosového bloku (24/1 až 24/24) spojen vždy jednak s druhým vstupem (24.22] druhého součinu (24.2), jednak s prvým vstupem (24.31) třetího součinu (24.3) a jednak s výstupem (24.62) druhého oddělovače (24.6J, jehož vstup (24.61) je u každé odpovídající skupiny přenosových bloků (24/1 až 24/24) spojen vždy s odpovídající napájecí přípojnicí (2.061 až 2.063) logického bloku (2), jehož každá podmiňovací přípojnice (2.065 až 2.067) je u každé odpovídající skupiny přenosových bloků (24/1 až 24/24) spojena vždy s druhým vstupem (24.32) třetího součinu (24.3), jehož výstup (24.33) je u každého přenosového bloku (24/1 až 24/24) spojen vždy s odpovídajícím návěstním výstupem (2.501 až 2.524) logického bloku (2), jehož každý signální výstup (2.541 až 2.548) je u každé odpovídající podskupiny přenosových bloků (24/1 až 24/24} spojen vždy s odpovídající signální přípojnicí (2.091 až 2.098) logického bloku (2) a vždy s výstupem (24.23) druhého součinu (24.2), jehož prvý vstup (24.21 J je u každé odpovídající skupiny přenosových bloků (24/1 až 24/24) spojen vždy s odpovídající výběrovou přípojnicí (2.071 až 2.073) logického bloku (2), jehož každá volicí přípojnice (2.081 až 2.088) je u každé odpovídající podskupiny přenosových bloků (24/1 až 24/24) spojena vždy s prvým vstupem (24.11) prvého součinu (24.1), jehož druhý vstup (24.12) je u každé odpovídající podskupiny přenosových bloků (24/1 až 24/24] spojen vždy s odpovídající uvolňovací přípojnicí (2.051 až 2.058) logického bloku (2), jehož každý přídržný výstup (2.101 až 2.124) je spojen u každého odpovídajícího přenosového bloku (24/1 až 24/24) vždy s výstupem (24.42) invertoru (24.4), jehož vstup (24.41) je spojen s výstupem (24.52) prvého oddělovače (24.5), jehož vstup (24.51) je spojen s výstupem (24.13) prvého součinu (24.1).8. The circuit according to claims 1 and 4, characterized in that each transmission block (24/1 to 24/24) comprises three products (24.1 to 24.3), one inverter (24.4) and two separators (24.5, 24.6), each the signal input (2.141 to 2.164) of the logic block (2) for each corresponding transport block (24/1 to 24/24) is connected both to the second input (24.22) of the second product (24.2) and to the first input (24.31) of the third the product (24.3) and the output (24.62) of the second separator (24.6J), whose input (24.61) for each corresponding group of transmission blocks (24/1 to 24/24) is always connected to the corresponding supply busbar (2.061 to 2.063) of the logic block (2), whose conditional busbars (2.065 to 2.067) for each corresponding group of transmission blocks (24/1 to 24/24) are connected to the second input (24.32) of the third product (24.3), whose output (24.33) is for each transmission block (24/1 to 24/24) of the link n always with the corresponding signal output (2.501 to 2.524) of the logic block (2), each signal output (2.541 to 2.548) of each corresponding subset of the transmission blocks (24/1 to 24/24} being connected to the corresponding signal busbar (2.091) to 2.098) of the logic block (2) and always with the output (24.23) of the second product (24.2), the first input (24.21 J of which is connected to the respective selective busbar for each corresponding group of transmission blocks (24/1 to 24/24). 2.071 to 2.073) of a logic block (2), each selection busbar (2.081 to 2.088) for each corresponding subset of the transmission blocks (24/1 to 24/24) being associated with the first input (24.11) of the first product (24.1). the second input (24.12) for each corresponding subset of the transfer blocks (24/1 to 24/24] is connected to the corresponding release busbar (2.051 to 2.058) of the logic block (2), each holding block of which step (2.101 to 2.124) is connected for each corresponding transport block (24/1 to 24/24) always to the output (24.42) of the inverter (24.4), whose input (24.41) is connected to the output (24.52) of the first separator (24.5) whose input (24.51) is connected to the output (24.13) of the first product (24.1). 9. Zapojení podle bodu 1, vyznačené tím, že návěstní blok (5) obsahuje nejméně jeden kvitovací blok (5.3), jeden přepínací blok (5.4), jeden volicí blok (5.5), čtyřiadvacet návěstních obvodů (5.601 až 5.624) a dvě napájecí svorky (5.7 a 5.8), přičemž revizní výstup (5.50) volicího bloku (5.5) je spojen s revizním výstupem (5.260) návěst ního bloku (5)), jehož každý volicí výstup (5.21 až 5.28) je spojen vždy s odpovídajícím volicím výstupem (5.51 až 5.58) volicího bloku (5.5), jehož napájecí vstup (5.59) je spojen jednak s druhou napájecí svorkou (5.8), jednak se vstupem (5.49) přepínacího bloku (5.4) a jednak se vstupem (5.39) kvitovacího bloku (5.3), jehož výstup (5.30] ie spojen s mazacím výstupem (5.230) logického bloku (2), jehož blokovací výstup (5.240) je spojen s blokovacím výstupem (5.40) přepínacího bloku (5.4), jehož uvolňovací výstup (5.41) je spojen s blokovacím výstujem (5.250) logického bloku (2), jehož každý návěstní vstup (5.501 až 5.524) je spojen vždy s odpovídajícím vstupem (5.6011 až 5.6024) vždy odpovídajícího návěstního obvodu (5.601 až 5.624), jehož výstup (5.6012 až 5.6242] je spojen vždy s prvou napájecí svorkou (5.7).9. Connection according to claim 1, characterized in that the signaling block (5) comprises at least one acknowledgment block (5.3), one switching block (5.4), one selection block (5.5), twenty-four signaling circuits (5.601 to 5.624) and two power supply units. terminals (5.7 and 5.8), the revision output (5.50) of the selector block (5.5) being connected to the revision output (5.260) of the signaling block (5)), each selector output (5.21 to 5.28) being associated with the corresponding selector output (5.51 to 5.58) of the selector block (5.5), whose power input (5.59) is connected both to the second power terminal (5.8) and the input (5.49) of the switching block (5.4) and to the input (5.39) of the acknowledgment block (5.3) ), whose output (5.30) is connected to the erasing output (5.230) of the logic block (2), whose blocking output (5.240) is connected to the blocking output (5.40) of the switching block (5.4), whose release output (5.41) is connected to blocking output (5.250) of the logical block (2), each signal input (5.501 to 5.524) being connected to the corresponding input (5.6011 to 5.6024) of the corresponding signal circuit (5.601 to 5.624), the output (5.6012 to 5.6242) of which is connected to the first power terminal (5.7) ). 10. Zapojení podle bodu 1, vyznačené tím, že zesilovací blok (6) obsahuje nejméně dva zesilovače se třemi výstupy, přičemž kontrolní vstup (6.20) zesilovacího bloku (6) je spojen s budicím vstupem (6.10) prvého zesilovače (6.1), jehož prvý napájecí vstup (6.01) je spojen s prvým napájecím pólem (6.00 j a s druhým napájecím vstupem (6.02) druhého zesilovače (6.2), jehož budicí vstup (6.19) je spojen s podmiňovacím vstupem (6.29) zesilovacího bloku (6), jehož každý podmiňovací výstup (6.25 až 6.27) je spojen vždy s odpovídajícím napájecím výstupem (6.15 až 6.17) druhého zesilovače (6.2), jehož druhý napájecí vstup (6.04j je spojen s druhým napájecím pólem (6.09) a s druhým napájecím vstupem (6.03) prvého zesilovače (6.1), jehož každý napájecí výstup (6.11 až 6.13) je spojen vždy s odpovídajícím napájecím výstupem (6.21 až 6.23) zesilovacího bloku (6).10. Connection according to claim 1, characterized in that the amplifier block (6) comprises at least two amplifiers with three outputs, the control input (6.20) of the amplifier block (6) being connected to the drive input (6.10) of the first amplifier (6.1). the first power input (6.01) is coupled to the first power pole (6.00 brightness) by the second power input (6.02) of the second amplifier (6.2), whose drive input (6.19) is coupled to the conditional input (6.29) of the amplification block (6) the output (6.25 to 6.27) is always connected to the corresponding power output (6.15 to 6.17) of the second amplifier (6.2), the second power input (6.04j of which is connected to the second power pole (6.09) and the second power input (6.03) of the first amplifier 6.1), each supply output (6.11 to 6.13) of which is connected to a corresponding supply output (6.21 to 6.23) of the amplifier block (6).
CS848226A 1984-10-30 1984-10-30 Connection of group fault signaling CS243264B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS848226A CS243264B1 (en) 1984-10-30 1984-10-30 Connection of group fault signaling

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS848226A CS243264B1 (en) 1984-10-30 1984-10-30 Connection of group fault signaling

Publications (2)

Publication Number Publication Date
CS822684A1 CS822684A1 (en) 1985-08-15
CS243264B1 true CS243264B1 (en) 1986-06-12

Family

ID=5432554

Family Applications (1)

Application Number Title Priority Date Filing Date
CS848226A CS243264B1 (en) 1984-10-30 1984-10-30 Connection of group fault signaling

Country Status (1)

Country Link
CS (1) CS243264B1 (en)

Also Published As

Publication number Publication date
CS822684A1 (en) 1985-08-15

Similar Documents

Publication Publication Date Title
GB1401192A (en) Automatic testing systems
US4594704A (en) Spare subscriber terminal device in a digital concentrator
US4780714A (en) Selective voltage supply system for data network distributor
US5265089A (en) Loopback test circuit
US5214311A (en) Power supply device
KR930008709B1 (en) Method and apparatus for cooping around a digital transmission line at a channel unit
CA1235746A (en) Emergency stop monitor
US4365164A (en) Vital contact isolation circuit
CS243264B1 (en) Connection of group fault signaling
US3452329A (en) Supervisory control system
US3226487A (en) Telephone systems
SU1578838A1 (en) Redundant terminal module for digital automatic switching systems
US2994860A (en) Pulse transmission circuit
US3644926A (en) Checkback system for visual and audible indication of detected processes
GB2350687A (en) System for testing the communication capability of a network
US3548110A (en) Selecting means
US2706748A (en) Two-stage group selector circuit
US3707140A (en) Telephone switching network signalling system
GB1095575A (en)
US2398576A (en) Electric remote indication system
US3400229A (en) Maintenance provisions for pulse sequenced equipment
US2512652A (en) Selective remote signaling system
SU964690A1 (en) Multichannel matrix switching device
SU875626A2 (en) Matrix decoder
SU918156A1 (en) Apparatus for monitoring parameters of the elements of railway automatic signalingand communication system