CS240741B1 - Zapojení obvodu pro generování logického signálu - Google Patents
Zapojení obvodu pro generování logického signálu Download PDFInfo
- Publication number
- CS240741B1 CS240741B1 CS848250A CS825084A CS240741B1 CS 240741 B1 CS240741 B1 CS 240741B1 CS 848250 A CS848250 A CS 848250A CS 825084 A CS825084 A CS 825084A CS 240741 B1 CS240741 B1 CS 240741B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- polarity
- input terminal
- transistor
- resistor
- power supply
- Prior art date
Links
Landscapes
- Electronic Switches (AREA)
Abstract
Řešení se týká obvodu pro generování logického signálu v závislosti na velikosti napájecího napětí. Jeho cílem je vytvořit na základě nepřetržité kontroly okamžité hodnoty napájecího napětí logický signál použitelný pro nulování logické sítě, jež je na toto napětí připojena. Podstata vynálezu spočívá v tom, že vstupní svorka první polarity napájecího napětí je připojena k výstupní svorce téže polarity napájecího napětí, stejně jako vstupní svorka druhé polarity k výstupní svorce téže polarity. Přitom ke vstupní svorce první polarity je připojena první elektroda Zenerovy diody, jejíž druhá elektroda je připojena přes první odpor na vstupní svorku druhé polarity a přes druhý odpor na bázi prvního tranzistoru. Kolektor prvního tranzistoru je připojen na bázi druhého tranzistoru a přes třetí odpor na vstupní svorku první polarity, kdežto jeho emitor na vstupní svorku druhé polarity. Kolektor druhého tranzistoru je připojen přes čtvrtý odpor na vstupní svorku první polarity a na nulovací' výstupní svorku, kdežto jeho emitor na vstupní svorku druhé polarity. Řešení lze použít v oboru výpočetní, záznamové, regulační a podobné techniky, u nichž se používá logických obvodů.
Description
Vynález se týká obvodu pro generování logického signálu v závislosti na velikosti napájecího napětí.
K nulování obvodů logických sítí, napájených ze zdroje napájecího napětí, se používá nulovacího impulsu, vytvářeného v pasivní sítí, sestávající převážně z RC členů, připojených na nulovací vstup logické sítě.
Nevýhodou takové pasivní sítě je, že k tomu, aby se kondenzátor nabíjel na úroveň logické jedničky déle než činí doba ustálení napájecího napětí, je třeba poměr- . ně velké jeho kapacity. Dále není taková pasivní síť schopna reagovat na krátkodobý pokles napájecího napětí, který může snadno vzniknout například rychle po sobě následujícím vypnutím a zapnutím napájecího zdroje, krátkodobým poklesem napětí v síti a podobně. Napětí na kondenzátoru sleduje přes diodu velikost napájecího napětí. Pokud však napájecí napětí na kondenzátoru nepoklesne až na úroveň logické nuly, nedojde k vynulování obvodů logické sítě. Například obvody typu TTL mají úroveň logické nuly rovnou 0,8 V a minimální napájecí napětí 4,75 V. Pokud tedy v logické síti, sestavené z těchto obvodů,' dojde k poklesu napájecího napětí například na 2 V, obvody se dostanou do nedefinovaného stavu, nulovací impuls se však nevygeneruje a obvody logické sítě dále pracují chybně.
Uvedené nevýhody odstraňuje zapojení obvodu <pro generování logického signálu podle vynálezu, jehož podstatou je, že vstupní svorka první polarity zdroje napájecího napětí je připojena k výstupní svorce téže polarity zdroje napájecího napětí, vstupní svorka druhé polarity zdroje napájecího napětí je připojena k výstupní svorce téže polarity zdroje napájecího napětí, ke vstupní svorce první polarity zdroje napájecího napětí je připojena první elektroda Zenerovy diody, jejíž druhá elektroda je připojena jednak pres první odpor na vstupní svorku druhé polarity zdroje napájecího napětí, jednak přes druhý odpor ma bázi prvního tranzistoru, kolektor prvního tranzistoru je připojen jednak na bázi druhého tranzistoru, jednak přes třetí odpor na vstupní svorku první polarity zdroje napájecího napětí, kdežto jeho emitor na vstupní svorku druhé polarity zdroje napájecího napětí, kolektor druhého tranzistoru je připojen jednak přes čtvrtý odpor na vstupní svorku první polarity zdroje napájecího napětí, jednak na nulovací výstupní svorku, kdežto jeho emitor na vstupní svorku druhé polarity zdroje napájecího napětí. Kolektor a emitor druhého tranzistoru jsou spojeny přes kondenzátor.
Výhodou zapojení obvodu pro generování logického signálu podle vynálezu je, že na základě nepřetržité kontroly okamžité hodnoty napájecího napětí generuje logický signál použitelný pro nulování logické sítě, jež je na toto napájecí napětí připojena.
Příklad zapojení obvodu pro generování logického signálu podle vynálezu je znázorněn schematicky na připojeném výkrese.
Kladná vstupní svorka 1 pro připojení ke kladnému pólu neznázorněného zdroje napájecího napětí je připojena ke kladné výstupní svorce 3 pro připojení na kladnou napájecí svorku neznázorněné logické sítě. Záporná vstupní svorka 2 pro připojení k zápornému pólu zdroje napájecího napětí je připojena k záporné výstupní svorce 4 pro připojení na zápornou napájecí svorku logické sítě. Ke kladné vstupní svorce 1 je připojena' anoda diody D, jejíž katoda je připojena na katodu Zenerovy diody 2D. Anoda Zenerovy diody ZD je připojena jednak . přes první odpor Rl na zápornou vstupní svorku 2, jednak přes druhý odpor R2 na bázi prvního tranzistoru TI typu npn. Kolektor prvního tranzistoru TI je připojen jednak na bázi druhého tranzistoru T2, jednak pres třetí odpor R3 na kladnou vstupní svorku 1, kdežto jeho emitor na zápornou vstupní svorku 2. Kolektor druhého tranzistoru T2 je připojen jednak přes čtvrtý odpor R4 na kladnou vstupní svorku 1, jednak na nulovací výstupní svorku 5 pro připojení na nulovací vstup logické sítě, kdežto jeho emitor je připojen na zápornou vstupní svorku 2.
Kolektor a emitor druhého tranzistoru T2 jsou spojeny přes kondenzátor C. Při použití tranzistorů typu 'pnp se přizpůsobí polarita napájecího napětí a polarita Zenerovy diody ZD.
Zěnerova dioda ZD hlídá velikost napájecího napětí. Její spínací napětí je přibližně rovno minimálnímu povolenému napájecímu napětí, od kterého se odečte úbytek napětí na přechodu báze — emitor prvního tranzistoru TI a úbytek napětí na druhém odporu R2. Velikost spínacího napětí Zenerovy diody ZD lze nastavit zařazením jedné nebo více diod D do série se Zenerovou diodou ZD. Dokud je napájecí napětí nižší než povolená minimální hodnota, Zenerova dioda ZD nepropustí proud do báze prvního tranzistoru TI a ten je tedy uzavřen. Na kolektoru prvního tranzistoru TI je pak napětí, které drží druhý tranzistor T2 v sepnutém stavu. Nulovací výstupní svorka 5 je proto na potenciálu blízkém 0 V a logická síť je tedy nulována. Když napájecí napětí dosáhne hodnoty správného napájení logické sítě, Zenerovou diodou ZD začne protékat proud do báze prvního tranzistoru TI.
První tranzistor TI sepne, čímž se uzavře druhý tranzistor T2. Tak se na nulovací výstupní svorce 5 objeví úroveň logické Jedničky a nulování logické sítě se ukončí. Pří poklesu napájecího napětí pod povolenou mez se Zenerova dioda ZD uzavře a uzavře
240 se rovněž první tranzistor TI. Druhý tranzistor T2 sepne, takže na nulovaci výstupní svorce 5 se objeví okamžitě úroveň logické nuly. Logická síť je tedy nulována. Teprve po zvýšení napájecího napětí nad minimální povolenou hodnotu se opakuje děj ukončující nulování. Pro případ potřeby delšího nulovacího impulsu slouží kondenzátor
C. Ukončení nulovacího impulsu, pak nenastane okamžitě po zvýšení napájecího napětí na správnou hodnotu, nýbrž se zpozdí o dobu nabití kondenzátoru C.
Vynálezu lze použít v oboru výpočetní, záznamové, regulační a podobné techniky, u nichž se používá logických obvodů.
Claims (2)
1. Zapojení obvodu pro generování logického signálu, vyznačené tím, že vstupní svorka (1) první polarity zdroje napájecího napětí je připojena k výstupní svorce (3) téže polarity zdroje napájecího napětí, vstupní svorka (2) druhé polarity zdroje napájecího napětí je připojena k výstupní svorce (4) téže polarity zdroje napájecího napětí, ke vstupní svorce (lj první polarity zdroje napájecího napětí je připojena první elektroda Zenerovy diody (ZD), jejíž druhá elektroda je připojena jednak přes první odpor (Rl) na vstupní svorku (2) druhé polarity zdroje napájecího napětí, jednak přes druhý odpor (R2) na bázi prvního tranzistoru (TI), kolektor prvního vynalezu tranzistoru (TI) je připojen jednak na bázi druhého tranzistoru (T2), jednak přes třetí odpor (R3) na vstupní svorku (1) první polarity zdroje napájecího napětí, kdežto jeho emitor na vstupní svorku (2) druhé polarity zdroje napájecího napětí, kolektor druhého tranzistoru (T2) je připojen jednak přes čtvrtý odpor (R4) na vstupní svorku (lj první polarity zdroje napájecího napětí, jednak na nulovaci výstupní svorku (5), kdežto jeho emitor na vstupní svorku (2) druhé polarity zdroje napájecího napětí.
2. Zapojení podle bodu 1, vyznačené tím, že kolektor a emitor druhého tranzistoru (T2) jsou spojeny přes kondenzátor (Cj.
1 list výkresů
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS848250A CS240741B1 (cs) | 1984-10-31 | 1984-10-31 | Zapojení obvodu pro generování logického signálu |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS848250A CS240741B1 (cs) | 1984-10-31 | 1984-10-31 | Zapojení obvodu pro generování logického signálu |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CS825084A1 CS825084A1 (en) | 1985-07-16 |
| CS240741B1 true CS240741B1 (cs) | 1986-02-13 |
Family
ID=5432832
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS848250A CS240741B1 (cs) | 1984-10-31 | 1984-10-31 | Zapojení obvodu pro generování logického signálu |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS240741B1 (cs) |
-
1984
- 1984-10-31 CS CS848250A patent/CS240741B1/cs unknown
Also Published As
| Publication number | Publication date |
|---|---|
| CS825084A1 (en) | 1985-07-16 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US3444394A (en) | Ramp-type waveform generator | |
| US4347561A (en) | Alternating current to direct current power supply | |
| US4346375A (en) | Solid state status indication circuit for power controllers | |
| JPH01130616A (ja) | シュミットトリガ回路 | |
| US4258276A (en) | Switching circuit for connecting an AC source to a load | |
| CS240741B1 (cs) | Zapojení obvodu pro generování logického signálu | |
| US3506910A (en) | Temperature independent constant current supply | |
| GB897532A (en) | Amplifier-regulating circuits | |
| US3021436A (en) | Transistor memory cell | |
| US3436608A (en) | Trigger circuit for inductive load | |
| US3596146A (en) | High efficiency multivibrator | |
| US5319251A (en) | Circuit arrangement for generating a switching pulse from a square-wave signal | |
| US3458732A (en) | Latching type switching circuit | |
| KR0177175B1 (ko) | 적분기용 비교기회로 | |
| EP0272924A2 (en) | Pulse generator | |
| US3904951A (en) | Emitter coupled logic current reference source | |
| SU508933A1 (ru) | Устройство дл управлени ключом | |
| KR890016571A (ko) | 차아지업 및 디스차아지업 회로를 이용한 기준전압 발생회로 | |
| JPH0427220Y2 (cs) | ||
| SU1527626A1 (ru) | Импульсный стабилизатор посто нного напр жени | |
| SU543929A1 (ru) | Компенсационный стабилизатор посто нного напр жени | |
| US3934178A (en) | Device for generating a signal for a predetermined interval after a power switch is opened | |
| SU1081761A1 (ru) | Импульсный источник питани | |
| SU1081698A1 (ru) | Устройство дл управлени электромагнитным механизмом | |
| JPH0229117A (ja) | リセット回路 |