CS240667B1 - Zapocení spouštěcího obvodu pro měření signálů - Google Patents
Zapocení spouštěcího obvodu pro měření signálů Download PDFInfo
- Publication number
- CS240667B1 CS240667B1 CS823886A CS388682A CS240667B1 CS 240667 B1 CS240667 B1 CS 240667B1 CS 823886 A CS823886 A CS 823886A CS 388682 A CS388682 A CS 388682A CS 240667 B1 CS240667 B1 CS 240667B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- emitter follower
- inverting input
- comparator
- input
- trigger
- Prior art date
Links
Landscapes
- Measurement Of Current Or Voltage (AREA)
Abstract
Vynález spadá do oboru měřicí techniky a řeší spouštěcí obvod z integrovaných obvodů docilující velký vstupní odpor měřenému signálu, definovaný napěčový přenos s malou hysterezí se zajištěnou teplotní stabilitou. Problém byl vyřešen tím, že na neinvertující vstup integrovaného logického komparátoru je zapojen kompenzační emitorový sledovač typu PET připojený přes nastavovací potenciometr na zdroj kladné i záporné kompenzační úrovně, tedy emitorový sledovač:stejného typu jako je v signální větvi, zapojený na invertující vstup komparátoru, k jehož výstupu je připojen logický obvod opatřený přepínačem pro nastavení polarity spouštěni. Zapojení kompenzačního emitorového sledovače (T2) a logického obvodu (2) nejlépe charakterizuje vynález
Description
Vynález se týká zapojení spouštěcího obvodu pro měření signálů se vstupním tranzistorem typu FET v zapojení emitoro vého sledovače, zapojeného na invertující vstup integrovaného logického komparátoru·
Jsou známa zapojení spouštěcích obvodů z diskrétních prvků, popřípadě z integrovaných obvodů, umožňujících dosažení vysoké rychlosti a citlivosti, u nichž však lze velmi obtížně vytvořit vysoký vstupní odpor, zajistit teplotní stabilitu a definovaný napěíový přenos s malou hystsrezí.
Vpředu uvedeně nevýhody odstraňuje zapojení spouštěcího obvodu podle vynálezu jehož podstata spočívá v tom, že na neinvertující vstup integrovaného logického komparátoru je zapojen přes symetrizační odpor kompenzační tranzistor typu FET v zapojení emitorového sledovače. K jeho vstupu je přes nastavovací potenciometr a druhý filtrační člen pomocí prvního přepínače zapojen zdroj porovnávací úrovně, přičemž k výstupu integrovaného logického komparátoru je připojen logický obvod opatřený druhým přepínačem pro nastavení polarity spouštění.
Zapojením podle vynálezu je kompenzován napěíový přenos a teplotní drift vstupního emitorového sledovače FET umožňujícího dosažení velkého vstupního odporu, přičemž je zapojení vytvořeno na integrovaných obvodech umožňujících dosaženi vysoké ry-chlosti, citlivosti a stability.
240 607
Příklad, zapojení spouštěcího obvodu podle vynálezu je dále pbpsán s pomocí výkresu, na němž 1 značí integrovaný logický komparátor, na jehož invertující vstup je zapojen výstup vstupního tranzistoru TI typu PET v zapojení emitorového sledovače, jehož proud je nastaven třetím odporem R3 a na jehož vstup je vysokou vstupní impedancí R1 zaveden měřený střídavý, popřípadě stejnosměrný signál přes omezovači odpor R2, překlenutý kompenzaním kondenzátorem C2 kompenzujícím jeho střídavý přenosový útlum. Mezi bází vstupního tranzistoru TI a jeho napájecím zdrojem jsou zapojeny v nepropustném směru polované diody Dl a D2 tvořící s omezovacím odporem R2 ochranný obvod proti přepětí. K emitorovému výstupu vstupního tranzistoru TI je připojen první filtrační člen R6, C£.
Na neinvertujíoí vstup integrovaného logického komparátoru 1 je přes symetrizační odpor R7 zapojen výstup kompenzační ho tranzistoru T2 rovněž typu PET v zapojení emitorového sledovače, jehož proud je nastaven čtvrtým odporem R4 a na jehož vstup je přes druhý filtrační člen 04» R5 a nastavovací potenciometr PÍ připojen pomocí prvního přepínače Při zdroj +U, —U porovnávacího napětí. Osmý odpor R8 vytváří hysterezi překlopení integrovaného logického komparátoru 1. Vzhledem k jednopolaritní úrovni výstupu integrovaného logického komparátoru 1 je jeho výstup opatřen logickým obvodem 2 s přepínáním polarity +/- druhým přepínačem Př2.
Nastavovacím poteněiomětrem PÍ se nastaví velikost porovnávací úrovně a prvním přepínačem Při její polarita. Současně se druhým přepínačem Př2 logického obvodu 2. nastaví polarita spouštění. Změna logické úrovně na jeho výstupu signalizuje dosažení přednastavené velikosti úrovně v dané polaritě.
Další možnost použití je v těch zapojeních, kde se jedná o přesné spuštění nebo synchronizaci, odvozenou od nastavitelné hodnoty analogového signálu. Předností je velký vstupní odpor zapojení, citlivost, stabilita a kompaktibilnost s navazující číslicovou logikou. V měřicí technice je možné použití v osciloskopech nebo v záznamových jednotkách přechodových dějů (transieut recorder), ve kterých je obvod používán.
Claims (1)
- P S £ D lí Ž T VYNÁLEZU240 667Zapojení spouštěcího obvodu pro měření signálů se vstupním tranzistorem typu PET v zapojení emitorového sledovače zapojeného na invertující vstup integrovaného logického komparátoru, vyznačené tím, že na neinvertující vstup integrovaného logického komparátoru (1) je zapojen přes symetrizační odpor (R7) kompenzační tranzistor (T2) typu FET v zapojení emitorového sledovače, k jehož vstupu je přes nastavovací potenciometr (Pl) a druhý filtrační člen (R5, C4) pomocí prvního přepínače (Při) zapojen zdroj (+U, -U) porovnávací úrovně, přičemž k výstupu integrovaného logického komparátoru (1) je připojen logický obvod (2) opatřený druhým přepínačem (Př2) pro nastavení polarity spouštění.
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS823886A CS240667B1 (cs) | 1982-05-27 | 1982-05-27 | Zapocení spouštěcího obvodu pro měření signálů |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS823886A CS240667B1 (cs) | 1982-05-27 | 1982-05-27 | Zapocení spouštěcího obvodu pro měření signálů |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CS388682A1 CS388682A1 (en) | 1985-07-16 |
| CS240667B1 true CS240667B1 (cs) | 1986-02-13 |
Family
ID=5380246
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS823886A CS240667B1 (cs) | 1982-05-27 | 1982-05-27 | Zapocení spouštěcího obvodu pro měření signálů |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS240667B1 (cs) |
-
1982
- 1982-05-27 CS CS823886A patent/CS240667B1/cs unknown
Also Published As
| Publication number | Publication date |
|---|---|
| CS388682A1 (en) | 1985-07-16 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| KR880012005A (ko) | 아날로그 신호를 논리 신호로 변환하기 위한 회로 | |
| EP1235348A1 (en) | Hysteresis circuit | |
| US4215315A (en) | Low frequency signal period or ratio (period)-to-voltage converter | |
| CS240667B1 (cs) | Zapocení spouštěcího obvodu pro měření signálů | |
| GB668453A (en) | Multi-channel telemetering device | |
| US4094007A (en) | Temperature-compensated analog voltage memory device | |
| CS241351B3 (cs) | Zapojení pro tranzistory řízené síťové přístroje pro dálkové napájení zesilovačů | |
| SU1707549A1 (ru) | Устройство дл измерени переходно-остаточного падени напр жени | |
| SU1734027A1 (ru) | Устройство дл измерени напр жени | |
| SU802960A1 (ru) | Интегратор | |
| RU1790029C (ru) | Триггер Шмитта | |
| SU1383476A1 (ru) | Распределитель | |
| US3465246A (en) | Combined reference voltage source and comparison voltmeter with digital indicator | |
| SU817684A1 (ru) | Устройство дл получени опорногоНАпР жЕНи | |
| SU1422393A1 (ru) | Транзисторный ключ | |
| SU1051513A1 (ru) | Двухпол рный источник опорного напр жени | |
| SU1198488A2 (ru) | Двухпол рный стабилизированный источник питани (его варианты) | |
| SU989651A1 (ru) | Устройство допускового контрол и защиты от изменени напр жени | |
| RU2062548C1 (ru) | Регенеративный компаратор | |
| SU1078370A1 (ru) | Цифровой измеритель магнитной индукции | |
| SU964493A2 (ru) | Устройство дл осуществлени передачи измерительной информации с вращающихс деталей | |
| SU1288903A1 (ru) | Стробируемое пороговое устройство | |
| SU1326908A1 (ru) | Устройство дл измерени температуры | |
| SU1645861A1 (ru) | Устройство дл измерени давлени | |
| SU1335964A1 (ru) | Управл емый источник бипол рного эталонного сигнала |