Vynález sa týká zapojenia fázovocitlivéhodetektore striedavého signálu v meracíchprístrojoch s uzavretou slučkou negatívnejspatnej vázby. V zapojeniach elektronických meracíchprístrojov, ktoré spracúvajú pomaly sa me-niaci signál s jednosměrnou zložkou sa v sú-časnosti často používajú obvody s uzavretouslučkou negatívnej spatnej vázby. Obvykleje v týchto prístrojoch vstupný meraný sig-nál pretransformovaný pomocou zmiešava-nia s pomocným nosným signálem do fcmi-točtovej oblasti niekolkých desiatok kilo-hertzov. Takto upravený striedavý signál jedostatočne zosilnený striedavými zosilňo-vačmi a s pomocou fázovocitlivého detekto-ra opat' pretransformovaný na pomaly sameniaci signál s jednosměrnou zložkou. Vrežime, ked přístroj pracuje s uzavretou ne-gativnou spasnovázobnou slučkou je signálz výstupu fázovocitlivého detektora cez pro-porcionálno-integračný člen přivedený opáťna vstup prístroja. Takéto zapojenie, pri dos-tatočnom zisku otvorenej slučky spatnejvázby, mnohonásobné zváčšuje dynamickýrozsah meracieho prístroja, podstatné zlep-šuje jeho linearitu a účinné potláča vplyvzmien parametrov obvodových prvkov napřesnost prístroja. Častokrát však požiadav-ky na vysokú přesnost a velký dynamickýrozsah prístroja si vynutili stabilizovat pře-nosové vlastnosti fázovocitlivého detektoratak, aby celkové napátie na jeho vstupe včí-tane šumu nepřekročilo oblast lineárnej de-tekcie. Doteraz známe zapojenia fázovocitli-vých detektorov v obvode s uzavretou spát-novázobnou slučkou spracúvajú v uvedenompřípade signály menšie ako šum. Potom jeúroveň užitečného signálu na icih výstupetaké nízká, že vzhfadom na požadovanúpřesnost meracieho prístroja je v ďalšomstupni potřebné použit drahý zosilňovač smalým vnútorným šumom a driftem. Tak-tiež vstupné a výstupné napátie doterazznámých zapojení fázovocitlivých detekto-rov nie je vzhladom na zemniacu svorkusymetrické, čo je nevýhodné pri spracováva-ní velmi slabých signálov v podmienkach sil-ného rušenia.
Uvedené nevýhody v podstatnej miere od-straňuje zapojenie fázovocitlivého detekto-ra v obvode s uzavretou spátnovázobnouslučkou pódia vynálezu, ktorého podstataspočívá v tom, že prvý symetrický výstup di-ferenciálneiho zosilňovača je cez prvý kon-denzátor připojený k vstupu prvého riade-ného elektronického prepínača a k vstupuriadeného elektronického prepínača, pričomdruhý symetrický výstup diferenciálneho zo-silňovača je cez druhý kondenzátor připoje-ný ik vstupu prvého riadeného elektronické-ho prepínača a k vstupu druhého riadené-ho elektronického prepínača, pričom výstupprvého riadeného elektronického prepínačaje připojený k druhému diferenciálnemu vstupu integrátora a výstup druhého riade-ného' elektronického prepínača je připojenýk prvému diferenciálnemu vstupu integráto-ra.
Zapojenie fázovocitlivého detektora v ob-vode s uzavretou spátnovázobnou slučkoupozostáva z diferenciálneho zosilňovača DZso vstupnými svorkami 1 a 2 a výstupnýmisvorkami 3 a 4, ku ktorým je připojenývstup fázovocitlivého detektora FCD. Vstupfázovocitlivého detektora FCD je tvořenýprvým kondenzátorom Cl, ktorý je súčasnepřipojený k vstupu a prvého riadeného elek-tronického' prepínača Pi a k vstupu d druhé-ho' riadeného elektronického prepínača P2a druhým kondenzátorom C2, ktorý je sú-časne připojený k vstupu b prvého riadené-ho elektronického prepínača Pi a vstupu edruhého riadeného elektronického prepína-ča P2. Výstup c prvého riadeného elektro-nického prepínača Pi je připojený k svorkedruhého diferenciálneho vstupu b integrá-tora IN a výstup f druhého riadeného elek-tronického prepínača P2 je připojený k svor-ke prvého diferenciálneho vstupu 5 integrá-tora IN. Ďalší stupeň spátnovázobného reťazca jepřipojený nesymetricky k výstupným svor-kám 7 a 8 integrátora IN.
Na vstupnej straně je signál privádzanýcez vstupné svorky 1 a 2 do diferenciálnehozosilňováča DZ so symetrickým výstupem.Signál prechádza cez prvý symetrický vý-stup 3 diferenciálneho zosilňovača DZ a cezprvý kondenzátor Ci na vstup a prvého ria-deného elektronického prepínača Pi a navstup d druhého riadeného elektronickéhoprepínača P2. Přitom signál z druhého sy-metrického výstupu 4 diferenciálneho zosil-ňovača DZ prechádza cez druhý kondenzá-tor C2 na vstup b prvého' riadeného elektro-nického prepínača Pi a na vstup e druhéhoriadeného elektronického prepínača P2.
Riadené elektronické přepínače Pi a P2fázovocitlivého detektora FCD prepínajú vrytme pracovnej frekvencie tak, že jednupolovicu periody je vstup b prvého riadené-ho elektronického prepínača Pi přepojenýs výstupoim c a vstup d druhého riadenéhoelektronického prepínača P2 je přepojený svýstupem f. V druhej polovici periody je vstup b prvé-ho riadeného elektronického prepínača Pipřepojený s výstupom c a vstup e druhéhoriadeného elektronického' prepínača P2 jepřepojený s výstupom f. Výstupný napáťovýsignál fázovocitlivého' detektora FCD je odo-beraný cez svorky 5 a 6 na diferenciálnyvstup integrátora IN a po spracování je cezvýstupné svorky 7 a 8 privádzaný na vstupnásledujúcich stupňov spátnovázobného re-ťazca.
Vynález může nájsť široké priemyselné využitie v meracej a regulačnej technike.