CS236593B1 - Zapojení elektronicky řízeného odporového děliče napětí - Google Patents
Zapojení elektronicky řízeného odporového děliče napětí Download PDFInfo
- Publication number
- CS236593B1 CS236593B1 CS999983A CS999983A CS236593B1 CS 236593 B1 CS236593 B1 CS 236593B1 CS 999983 A CS999983 A CS 999983A CS 999983 A CS999983 A CS 999983A CS 236593 B1 CS236593 B1 CS 236593B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- pair
- switches
- terminals
- electronically controlled
- connection
- Prior art date
Links
Landscapes
- Amplifiers (AREA)
- Control Of Amplification And Gain Control (AREA)
Abstract
Zapojení elektronicky řízeného odporového děliče napětí, u něhož je zdroj vstupního napětí připojen přes odpor na výstupní svorku zapojení a současně na odpory jednotlivých větví děliče, jejichž druhé vývody jsou připojeny vždy na pár polovodičových spínačů, přičemž druhé vývody prvních spínačů z každého páru jsou spojeny s invertujícím vstupem operačního zesilovače s velmi vysokým vstupním odporem, jehož neinvertující vstup je spojen s nulovou úrovní a jehož výstup je spojen s druhými vývody druhých spínačů z každého páru.
Description
Vynález se týká zapojení elektronicky řízeného odporového děliče napětí. Běžně užívaná zapojení elektronicky řízených odporových děličů používají stupňovitý odporový dělič, jehož odbočky jsou přepínány bezkontaktními spínači na výstup.
Uplatnění tohoto zapojení je omezeno tím, že se dosud nevyrábějí vhodné bezkontaktní spínače s vyšším závěrným napětím. Výše uvedené omezení odstraňuje zapojení elektronicky řízeného odporového děliče napětí podle vynálezu, jehož podstata spočívá v tom, že zdroj vstupního napětí je připojen na odpor, jehož druhý vývod je propojen s výstupní svorkou zapojení a současně s odpory jednotlivých větví děliče, jejichž druhé vývody jsou připojeny vždy na pár polovodičových spínačů, přičemž druhé vývody prvních spínačů z každého páru jsou spojeny s invertujícím vstupem operačního zesilovače s velmi vysokým vstupním odporem, jehož neinvertující vstup je spojen s nulovou úrovní a jehož výstup je spojen s druhými vývody spínačů z každého páru.
Hlavní výhodou zapojení podle vynálezu je náhrada nedostatkových nebo drahých součástek a eliminace vlivu odporu spínačů v sepnutém stavu na výsledný přenos. Zapojení elektronicky řízeného děliče napětí je dále podrobněji popsáno podle připojeného výkresu.
Zdroj Ul vstupního napětí je připojen přes odpor RO na výstupní svorku U2 a současně na jeden vývod odporů RI až RN jednotlivých větví děliče, jejichž druhé vývody jsou spojeny vždy s jedním párem polovodičových spínačů SI1 a SOI až SIN a SON.
Druhé vývody prvních spínačů SI1 až SIN jsou navzájem spojeny a připojeny k invertujícímu vstupu operačního zesilovače _Z s velmi vysokým vstupním odporem. Druhé vývody druhých spínačů SOI až SON z každého páru jsou rovněž navzájem propojeny a připojeny k výstupu operačního zesilovače Z. Neinvertující vstup operačního zesilovače £ je připojen na nulovou úroveň.
Spínače jsou spínány po celých párech, přičemž sepnut může být současně pouze jeden pár. Jestliže jsou všechny spínače rozepnuty, je výstupní napětí na výstupní svorce U2 rovno vstupnímu napětí na zdroji Ul.
Je-li například sepnut pár spínačů Sil a SOI, pracuje operační zesilovač Z jako napětový sledovač a udržuje na spodním vývodu odporu R‘l nulovou úroveň. Přenos děliče je pak definován vztahem:
U2/U1« Rl/ /R1+R0/
Zapojení elektronicky řízeného děliče napětí podle vynálezu lze použít všude tam, kde je potřeba stupňovitě dělit napětí vyšší, než je závěrné napětí dostupných polovodičových spínačů . |
Claims (1)
- Zapojení elektronicky řízeného odporového děliče napětí, vyznačené tím, že zdroj /Ul/ vstupního napětí je připojen přes odpor /RO/ na výstupní svorku /U2/ zapojení a současně na odpory /Rl až RN/ jednotlivých větví děliče, jejichž druhé vývody jsou připojeny vždy na pár polovodičových spínačů /Sil a SOI až Sil a SON/, přičemž druhé vývody prvních spínačů /Sil až SIN/ z každého páru jsou spojeny s invertujícím vstupem operačního zesilovače /Z/ s velmi vysokým vstupním odporem, jehož neinvertující vstup je spojen s nulovou úrovní a jehož výstup je spojen s druhými vývody druhých spínačů /SOI až SON/ z každého páru.
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS999983A CS236593B1 (cs) | 1983-12-27 | 1983-12-27 | Zapojení elektronicky řízeného odporového děliče napětí |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS999983A CS236593B1 (cs) | 1983-12-27 | 1983-12-27 | Zapojení elektronicky řízeného odporového děliče napětí |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS236593B1 true CS236593B1 (cs) | 1985-05-15 |
Family
ID=5447518
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS999983A CS236593B1 (cs) | 1983-12-27 | 1983-12-27 | Zapojení elektronicky řízeného odporového děliče napětí |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS236593B1 (cs) |
-
1983
- 1983-12-27 CS CS999983A patent/CS236593B1/cs unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US3760287A (en) | Digitally controllable variable active rc filter | |
| US3451006A (en) | Variable gain amplifiers | |
| US3573647A (en) | Electrical impedance converting networks | |
| ES389110A1 (es) | Perfeccionamientos en dispositivos de conexion electronica a semiconductores. | |
| CS236593B1 (cs) | Zapojení elektronicky řízeného odporového děliče napětí | |
| US3501716A (en) | Gyrator network using operational amplifiers | |
| US3403324A (en) | Voltage divider networks | |
| US4157494A (en) | Controlled multidigit resistance box | |
| SE8003864L (sv) | Anordning for att mata signaler till en telefonledning | |
| CA2040134A1 (en) | A delay line providing an adjustable delay | |
| US3622904A (en) | Switching circuits | |
| GB2167868A (en) | Interface switching means | |
| SU1536323A1 (ru) | Устройство дл измерени параметров элементов сложной электрической цепи | |
| CS211519B1 (cs) | Zapojení analogového demultiplexeru s velkým vstupním odporem | |
| JPS5850312Y2 (ja) | 可変減衰装置 | |
| SU959264A1 (ru) | Имитатор комплексных сопротивлений | |
| GB1216495A (en) | Electrical impedance networks | |
| SU1700549A1 (ru) | Управл емый источник тока | |
| GB2151030A (en) | Electrical circuit | |
| CS207987B1 (cs) | Zapojení elektronického zesilovače s přepínatelným zesílením s velkým vstupním odporem | |
| SU1059664A1 (ru) | Дифференциальный усилитель | |
| CS214346B1 (cs) | Zapojení zesilovače s přepínatelným zesílením s možností přepínání polarity zesílení | |
| SU1406764A1 (ru) | Распределитель с запоминанием | |
| GB1001402A (en) | A switch particularly for use in communication systems | |
| SU1490709A1 (ru) | Аналоговый ключ |