CS227450B1 - Zapojení univereálního programátoru pevných pamětí - Google Patents
Zapojení univereálního programátoru pevných pamětí Download PDFInfo
- Publication number
- CS227450B1 CS227450B1 CS1014682A CS1014682A CS227450B1 CS 227450 B1 CS227450 B1 CS 227450B1 CS 1014682 A CS1014682 A CS 1014682A CS 1014682 A CS1014682 A CS 1014682A CS 227450 B1 CS227450 B1 CS 227450B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- input
- control
- output
- block
- mass
- Prior art date
Links
- 230000015654 memory Effects 0.000 claims description 50
- 230000002093 peripheral effect Effects 0.000 claims description 15
- 238000007639 printing Methods 0.000 claims description 2
- 239000011159 matrix material Substances 0.000 claims 1
- 230000006870 function Effects 0.000 description 5
- 238000003491 array Methods 0.000 description 4
- 238000005516 engineering process Methods 0.000 description 4
- 238000013500 data storage Methods 0.000 description 2
- 238000003780 insertion Methods 0.000 description 2
- 230000037431 insertion Effects 0.000 description 2
- 238000000034 method Methods 0.000 description 2
- 238000012360 testing method Methods 0.000 description 2
- 230000000903 blocking effect Effects 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 230000001934 delay Effects 0.000 description 1
- 230000006866 deterioration Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000000977 initiatory effect Effects 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 238000011017 operating method Methods 0.000 description 1
- 230000008520 organization Effects 0.000 description 1
- 238000003825 pressing Methods 0.000 description 1
- 238000003860 storage Methods 0.000 description 1
Landscapes
- Logic Circuits (AREA)
Description
Vynález se týká prostředků pro zápis dat do pevných pamětí a programovatelných logických polí. Uváděné obvody se uplatňují v technice počítačů, řídicích a ovládacích obvodů a v oblasti mikroprocesorové techniky. Zapojení podle vynálezu představuje univerzální prostředek umožňující zápis požadovaných informací do pevných pamětí a do logických programovatelných polí.
V současné době je k dispozici mnoho typů a druhů pevných programovatelných pamětí, sice se stejnou obsahovou kapacitou a organizací dat, ale způsob zápisu požadovaných dat se i dosti zásadně liší. Přitom paměti od různých výrobců se po zápisu chovají naprosto shodně, některé typy mají i shodně uspořádané vývody. Rozdíly ve způsobu zápisu dat jsou způsobeny různými technologiemi výroby těchto pevných pamětí. Dosud známá zapojení, řešící podobný problém, umožňují programování jediného typu pevné paměti nebo jsou přestavítelná na programování i několika typů pevných pamětí, ale za cenu náročné manipulace se zařízením. Dále jsou známa zapojení, která jsou řešena jako přídavná zařízení vyššího řídicího systému nebo se jedná o plně samostatná zařízení. Samostatná zařízení bývají ovládaná pouze ručně a obsluhují se velká množství ovládacích prvků, což vede ke zvětšování pravděpodobnosti chybné manipulace a případně znehodnocení poměrně drahé pevné paměti nebo může dojít k zápisu nežádoucích
-2227 450 dat. Vzhledem k rostoucí kapacitě pevných pamětí (až 8 kbyte) nejsou zařízení s plně ručním ovládáním již vhodná. Přídavná zařízení k vyšším řídicím systémům mají hlavní nevýhodu v tom, že jsou určena na jediný typ pevné paměti nebo malou skupinu pevných pamětí. Další nevýhodou je, že blokují základní činnost řídicího systémujresp. programování pevných pamětí je odsouváno /a tím se prodlužuje doba programování. Déle je nevýhodou nut nost vytvořit obslužné programyjcož představuje v neposlední řadě zásah do systémových programů řídí čího systému. Tato činnost je poměrně časově i finančně náročná. Nevýhodou známých zapojení univerzálních programátorů pamětí je používání několika výměnných částí, což zdržuje a komplikuje obsluhu zařízení. Většinou je třeba mimo částí zapojení vyměňovat i objímky pro uložení pevné paměti určené k zápisu dat. Další nevýhodou bývá značné množství ovládacích prvků, což vede k méně přehlednější obsluze a zvyšuje možnost chybné manipulace.
Tyto nedostatky odstraňuje zapojeni univerzálního programátoru pevných pamětí podle vynálezu. Podstata vynálezu spočívá v tom, že skupinový ovládací výstup zapojení je spojen s prvním ovládacím vstupem vstupního bloku, jehož hromadný datovývýstup je spojen s hromadným datovým vstupem zapojení. Hromadný datový výstup zapojení je spojen s hromadným datovým vstupem vstupního bloku, jehož příznakový výstup je spojen se vstupem zapojení.Svorka zapojení je spojena se druhým vstupem tiskárnového bloku, jehož stavový výstup je spojen s druhým stavovým vstupem řídícího bloku· Druhý skupinový ovládací výstup řídícího bloku je spojen se druhým ovládacím vstupem vstupního bloku, jehož hromadný vstup-výstup je spojen s hromadným vstupem-výstupem řídícího bloku, s hromadným vstupem-výstupem pamělového bloku
-3227 450 s prvním hromadným výstupem programovacího modulu, s hromadným vstupem datového bloku, s hromadným výstupem ovládacího bloku s prvním hromadným vstupem zobrazovače, s hromadným výstupem snímačového bloku, s hromadným datovým vstupem periferního bloku. Hromadný datový výstup periferního bloku je spojen s hromadným vstupem děrovačového bloku a s hromadným vstupem tiskárnového vstupu. První ovládací vstup tiskárnového bloku je spojen se sedmým ovládacím výstupem řídicího bloku, jehož osmý ovládací výstup je spojen s ovládacím vstupem snímačového bloku. Stavový výstup snímačového bloku je spojen se třetím stavovým vstupem řídicího bloku, jehož šestý ovládací výstup je spojen s ovládacím vstupem děrovačového bloku, jehož stavový výstup je spojen s prvním stavovým vstupem řídicího bloku. První hromadný výstup řídicího bloku je spojen s hromadným vstupem paměťového bloku a s prvním hromadným vstupem programovacího modulu, jehož čtvrtý hromadný výstup je spojen s hromadným vstupem první objímky a a hromadným vstupem druhé objímky. Druhý hromadný výstup programovacího modulu je spojen s hromadným stavovým vstupem řídicího bloku, jehož první skupinový ovládací výstup je spojen se druhým hromadným vstupem programovacího modulu. Třetí hromadný výstup programovacího modulu je spojen s hromadným datovým vstupem řídicího bloku, jehož zápisový výstup je spojen se zápisovým vstupem paměťového bloku. Čtecí vstup paměťového bloku je spojen se čtecím výstupem řídicího bloku jehož první ovládací výstup je spojen s prvním ovládacím vstupem datového bloku. Druhý ovládací vstup datového bloku je spojen se druhým ovládacím výstupem řídícího bloku, jehož třetí ovládací výstup je spojen se třetím ovládacím vstupem datového laloku. Hromadný výstup datového bloku je spojen se třetím
-4227 450 hromadným vstupem programovacího modulu a se druhým hromadným vstupem zobrazovače, jehož ovládací vstup je spojen s devátým ovládacím výstupem řídicího bloku. Čtvrtý ovládací výstup řídícího bloku je spojen se druhým ovládacím vstupem tlačítkového bloku, jehož stavový výstup je spojen se čtvrtým stavovým vstupem řídicího bloku, jehož pátý ovládací výstup je spojen s prvním ovládacím vstupem tlačítkového bloku. Desátý ovládací výstup řídícího bloku je spojen s ovládacím vstupem periferního bloku.
Výhodou tohoto uspořádání je především možnost zápisu dat do různých druhů a typů programovatelných pevných pamětí a logických polí, při stálém stejném postupu obsluhy zařízení. Zapojení podle vynálezu dále umožňuje samostatnou činnost s možností připojovat periferní zařízení jako je snímač děrné pásky, děrovač děrné pásky, tiskárna nebo může spolupracovat s vyšším řídícím systémem. Pro zápis dat do pevné paměti používá pouze dvě objímky s nulovou zasouvací silou, které jsou pevně zabudované do zařízení a není nutno je měnit při změně typu programované paměti. Přestavba zapojení umožňující zápis dat do jiného typu paměti se provede velmi snadno, výměnou tzv. programovacího modulu. Programovací modul je vždy realizován jako standartní část zapojení, tj. má shodné rozměry a způsob propojení jako ostatní části zařízení. Počet ovládacích prvků je redukován, proti jiným zapojením, na tlačítka šestnáctkové soustavy, čtyři příkazová a dvě systémová tlačítka. K zobrazování dat, funkce a k signalizaci chyb a stavu zapojeni vystačí pouze Šest sedmisegmentových zobrazovačů. Další výhodou zapojení podle vynálezu je jeho neuzavřenost. Soustava programovacích modulů umožňuje
-5227 450 programovat nové a různé typy programovatelných pevných pamětí a logických polí. Zadání požadovaných dat určených k zápisu se může provádět s děrné pásky, ze vzorové paměti,‘z vyššího řídícího systému a také ručně. Zapojení umožňuje dokumentaci zapisovaných dat. Zapojení je realizováno jako přenosný stolní přístroj.
Zapojení podle vynálezu je znázorněno v blokovém schématu na připojeném výkrese. Jednotlivé bloky zapojení je možno charakterizovat následovně, řídicí blok_1 je realizován jako mikropočítač na základě osmibitového procesorového obvodu. Řídící blok _1_ koordinuje činnost ostatních bloků zapojení a zajišťuje testování celku a dále generuje řídící a ovládací signály pro distribuci dat v zapojení a přiřazuje je na jednotlivé bloky zapojení. Programovací modul 2_ je výměnná část zapojení a je vždy realizová na tak, aby umožňovala zápis dat do určitého druhu a typu pevných pamětí, resp. vyhověla pro skupinu paměti. Programovací modul umožňuje čtení obsahu pevné paměti,resp. skupiny pamětí. Vstupní blok je realizován z logických obvodů pro směrování dat, hradlování signálů a z paměťových obvodů. Vstupní blok j slouží k obousměrné komunikaci zapojení s vyšším řídicím systémem. Zobrazovač 4_ je realizován z obvodů umožňujících zobrazování dat k hexadecimální soustavě, dekodérů, paměťových obvodů a diskrétních prvků. Zobrazovač 4_slouží k zobrazení zadávané funkce, stavu zapojení, dat a adresy programované pamějti nebo paměťového bloku _7. Ovládací blok j? je realizován tlačítky, obvody pro směrování dat, logickými obvody, diskrétními součástkami a slouží pro zadání režimu zapojení, zadávání funkcí, zadání dat, k vyvolání testu zapojení a k uvedení do definovaného 3tavu na počátku činnosti. Datový blok j6 je realizován paměťovými
-6227 4S0 obvody a pracuje jako vyrovnávací paměť pro data určená do programovacího modulu. Paměťový blok _7 je realizován paměťovými obvody, obvody pro směrování dat, dekodéry adresace a pracuje v zapojení jako paměť na uchování dat určených k zápisu do pevné paměti nebo jako vzor pro porovnání obsahu v pevné paměti. Děrovačový blok 8. je realizován obvody pro směrování dat, diskrétními součástkami a umožňuje připojení děrovače děrné pásky, Tiskárnový blok ^9 je realizován obvody pro směrování dat, logickými obvody, diskrétními součástkami a umožňuje připojení tiskárny. Snímačový blok 10 je realizován obvody pro směrování dat, diskrétními součástkami a umožňuje připojit snímač děrné pásky. První objímka 11 a druhé objímka 12 jsou realizovány objímkami,pro integrované obvody,s nulovou zasouvací silou.
První objímka 11 a druhá objímka 12 slouží k připojování programovatelných pevných pamětí. Periferní blok 18 je realizován paměťovým obvodem. Periferní blok 18 slouží jako vyrovnávací paměť děrovačového blokuj) a tiskámového bloku 9. Skupinový ovládacívýstup 13 zapojení představuje připojení řídicích signálů z vyššího řídícího systému. Hromadným datový vstup 14 zapojení představuje vstup dat do vyššího řídicího systému. Hromadný datovývýstup 15 zapojení představujevýstup dat z vyššího řídl čího systému. Vstup 16 zapojení potvrzuje platnost dat vyslaných do vyššího řídicího systému. Svorka 17 zapojení umožňuje volbu typu dat pro tiskárnový blok Pojem hromadný vstup-výstup znamená obousměrné propojení bloků zapojení a sk utečnost, že se nejedná o jediný signál. Hromadný vstup a hromadný výstup znamená jednosměrné spojení bloků a skutečnost, že se nejedná o jediný signál. Skupinový vstup a skupinový výstup znamená jednosměrné spojení bloků a skutečnost, že se nejedné o je-7diný signál a tyto signály jsou i různorodé povahy.
227 450
Zapojení jednotlivých bloků univerzálního programátoru pevných pamětí je realizováno následovně. Skupinový ovládací výstup 13 zapojení je spojen s prvním ovládacím vstupem 301 vstupního bloku J, jehož hromadný datovývýstup 302 je spojen s hromadným datovým vstupem 14 zapojení. Hromadný datový výstup 15 zapojení je spojen s hromadným datovým vstupem 303 vstupního bloku 3, jehož příznakový výstup 304 je spojen se vstupem 16 zapojení. Svorka 17 zapojení je spojena se druhým ovládacím vstupem 903 tiskámového bloku 9, jehož stavový výstup 902 je spojen se druhým stavovým vstupem 109 řídícího bloku 1. Druhý skupinový ovládací výstup 120 řídícího bloku _1_ je spojen se dru hým skupinovým ovládacím vstupem 305 vstupního blokuj, jehož hromadný vstup-výstup 3QQ je spojen s hromadným vstupem-výstupem 100 řídícího bloku ,1, a hromadným vstupem-výstupem 700 paměťového bloku 7_f 3 prvním hromadným výstupem 201 programovacího modulu 2, s hromadným vstupem 600 datového bloku j5, a hromadným výstupem 500 ovládacího bloku _5, s prvním hromadným vstupem 400 zobrazovače 3 hromadným výstupem 140 snímáčového bloku 10, s hromadným datovým vstupem 180 periferního bloku 18, jehož hromadný datový výstup 181 je spojen s hromadným vstupem 800 děrovačového bloku £ a s hromadným vstupem 900 tiskárnového bloku 9· První ovládací vstup 901 tiskárnového bloku 9 je spojen se sedmým ovládacím výstupem 110 řídícího bloku 1., jehož osmý ovládací výstup 111 je spojen s ovládacím vstupem 141 snímačového bloku 10. Stavový výstup 142 anímačového bloku 10 je spojen se třetím stavovým vstupem 112 řídícího bloku JL, jehož šestý ovládací výstup 108 je spojen s ovládacím vstupem 801 děrovače-8227 450 vého bloku _8, jehož stavový výstup 802 je spojen s prvním stavovým vstupem 107 řídicího bloku 1. První hromadný výstup 101 řídicího bloku 1 je spojen s hromadným vstupem 703 paměťového blricu 7 a s prvním hromadným vstupem 200 programovacího modulu 2., jehož čtvrtý hromadný výstup 205 je spojen s hromadným vstupem 160 první objímky 11 a s hromadným vstupem 150 druhé objímky 12. Druhý hromadný výstup 202 programovacího moduluj je spojen s hromadným stavovým vstupem 119 řídicího bloku _1, jehož první skupinový ovládací výstup 117 je spojen se druhým hromadným vstupem 204 programovacího moduluj?. Třetí hromadný výstup 203 programovacího modulu 2 je spojen s hromadným datovým vstupem 118 řídicího bloku J, jehož zápisový výstup 113 je spojen se zápisovým vstupem 701 paměťového bloku T_. Čtecí vstup 702 paměťového bloku 7 je spojen se čtecím výstupem 114 řídicího bloku J, jehož první ovládací výstup 102 je spojen s prvním Ovládacím vstupem 601 datového bloku J. Druhý ovládací vstup 602 datového bloku .6 je spojen se druhým ovládacím výstupem 103 řídicího bloku 1, jehož třetí ovládací výstup 104 je spojen se třetím ovládacím vstupem 603 datového bloku J2_. Hromadný výstup 604 datového bloku 6. je spojen se třetím hromadným vstupem 206 programovacího modulu a se druhým hromadným vstupem 401 zobrazovače 4., <ie“ hož ovládací vstup 402 je spojen s devátým ovládacím výstupem
115 řídicího bloku 1. Čtvrtý ovládací výstup 105 řídicího bloku 1 je spojen se druhým ovládacím vstupem 502 ovládacího bloku J5, jehož stavový výstup 503 je spojen se čtvrtým stavovým vstupem
116 řídicího blokuj,. Pátý ovládací výstup 106 řídicího bloku 1 je spojen s prvním ovládacím vstupem 501 ovládacího bloku a desátý ovládací výstup 121 řídicího bloku JL je spojen s ovládacím vstupem 182 periferního bloku 18.
-9227 450
Zapojení pracuje následovně, jsou možné dva základní režimy činnosti,a tó samostatná práce s ruční obsluhou a využitím vlastních periferních zařízení nebo spolupráce s vyšším řídícím systémem. Druh režimu určuje signál, který vysílá stavový výstup 503 ovládacího blokuj na čtvrtý-stavový vstup 116 řídicího blokuj.. Volba režimu se provede ručně na zadávacím bloku 5 stiskem odpovídajícího tlačítka. Při samostatné činnosti vysílá hromadný výstup 500 ovládacího bloku 5 data na hromadný vstup-výstup řídicího bloku j. Podle kombinace těchto dat vybírá řídicí blok _1 funkci a z hromadného vstupu-výstupu 100 vyšle data a odpovídající ovládací signály. Signály ze čtvrtého ovládacího výstupu 105 a z pátého ovládacího výstupu 106 řídicího bloku
1. se vysílají na druhý ovládací vstup 502 a na první ovládací vstup 501 ovládacího blokuj a podle jejich logické hodnoty se uvolní data odpovídající volbě funkce nebo volbě režimu a to z hromadného výstupu 500 ovládacího blokuj. Řídicí blok j zpracuje přijatá data. Signálem z devátého ovládacího výstupu 115 řídicího bloku se zapisují data na prvním hromadném vstupu 400 zobrazovače 4 do obvodu určujících režim zobrazovače 4· Data pro zobrazení se vysílají z hromadného vstupu-výstupu 100 řídicího bloku 2 na hromadný vstup 600 datového bloku 6. Signály z prvního ovládacího výstupu 102, z druhého ovládacího výstupu 103 a z třetího ovládacího výstupu 104 řídicího bloku JL provedou rozdělení a zápis dat do určitých částí bloku 6. určených k zobrazování a současně určených pro data do pevné paměti. Tato data jsou vysílána z hromadného výstupu 604 datového bloku 6 na třetí hromadný vstup 206 programovacího modulu 2 a současí na druhý hromadný vstup 401 zobrazovače 4. Kombinace dat vysílaných z prvního skupinového ovládacího výstupu 117 řídicího
-10227 450 blokuji na druhý hromadný vstup 204 programovacího bloku 2_ určuje jeho činnost. Signály ze třetího hromadného výstupu 203 programovacího moduluj jsou data z programované paměti a jsou vysílána na hromadný datový vstup 118 řídícího bloku 1,. Signály z druhého hromadného výstupu 202 programovacího modulu 2. představují stavové slovo určující schopnost provozu zápisových obvodů na programovací modulu _2_. Stavové slovo je vysláno na hromadný stavový vstup 119 řídícího blokuj., který po vyhodnocení kombinace stavového slova vyhlásí případně chybu zařízení na zobrazovači 4. Hromadný vstup-výstup programovacího modulu 2. vysílá zápisové pulzy, data, adresaci a ovládání programované paměti na hromadný vstup-výstup 160 první objímky 11 a na hromadný vstup-výstup 150 druhé objímky 12. Programovaná parně! je vložena v jedné z objímekja to podle rozměrů. První hromadný výstup 101 řídícího bloku vysílá adresaci na hromadný vstup 703 paměíového bloku a současně na prvný hromadný vstup 200 programovacího modulu 2. První hromadný výstup 201 programovacího modulu _2_ vysílá data na hromadný vstup-výstup 100 řídicího bloku 1. Tato data představují záznam zápisového postupu určitého typu pevné paměti a další informace o ní. Zápisový výstup 113 bloku 1, zajistí uložení dat; současně uvolněných z hromadného vstupu-výstupu 100 řídícího bloku lj přítomných na hromadném vstupu-výstupu 700 pamě!ového bloku 7 do tohoto bloku. Čtecí výstup 114 řídícího bloku JL vysílá signál na čtecí vstup 702 paměíového bloku 7, a uvolní data z hromadného vstupu-výstupu 700 na hromadný vstup-výstup řídícího bloku_1. Desátý ovládací výstup 121 řídicího bloku JJ vysílá signál na ovládací vstup 182 periferního bloku 1181 a tím zapíše data z hromadného vstupu-výstupu 100 řídicího bloku 1. na hromadný datový vstup 180 periferního bloku 18. Tato data jsou vysílá-11227 4S0 na dále z hromadného datového výstupu 181 periferního bloku 18. j jednak na hromadný vatup 800 děrovačového bloku g, a jednak na hromadný vstup 900 tiskárnového blokuj). Stavový výstup 902 tiskárnového bloku 9 vysílá signál na druhý stavový vstup 109 řídícího bloku 1^ který na základě logické hodnoty tohoto signálu ovládá tiskárnový blok_9.. Sedmý ovládací výstup 110 řídícího bloku _1 vysílá signál na první ovládací vstup 901 tiskárnového bloku 9» Logická hodnota vytvořené na svorce 17 zapojení a zavedená na druhý stavový vstup tiskárnového bloku _9. určuje tvar dat pro tiskárnu. Třetí ovládací výstup. 111 řídícího bloku JL. vysílá na ovládací vstup 141 snímačového bloku 10 ja tím aktivuje snímač děrné pásky. Čtená data se vysílají z hromadného výstupu 140 snímačového bloku 10 na hromadný vstup-výstup jOQ řídícího bloku K Signál ze stavového výstupu 142 snímačového bloku 10 je vysílán na třetí stavový vstup 112 řídícího bloku 1_. Na základě logické hodnoty tohoto signálu ovládá řídící blokJL snímáčový blok 10.
V druhém základním režimu* voleném na ovládacím bloku _5, spolupracuje zařízení s vyšším řídicím systémem přes vstupní blok 2 a chová se jako periferie tohoto systému. Hromadný datový výstup 15 zapojení vysílá data na hromadný datový vstup 303 vstupního bloku 3· Skupinový ovládací výstup 13 zapojení vysílá signály na první skupinový ovládací vstup 301 vstupního blokuj a prování zápis a třídění dat na hromadném datovém vstupu. 303 a dat vysílaných z hromadného datového výstupu 302 vstupního bloku 2· Toto třídění dat určuje jejich význam a určení. Signál na příznakovém výstupu 304 vstupního bloku J přivedený na stavový vstup 16 zapojení potvrzuje platnost dat z hromadného datového datový výstupu 302 vstupního bloku 3 a vedených na hromadný' vstup 14
-12227 450 zapojení. Signály ze skupinového ovládacího výstupu 120 řídicího bloku 1_ se vysílají na druhý skupinový ovládací vstup 305 vstupního bloku který na základě kombinace těchto signálů vysíláfresp. přijímá data zfresp. na hromadný vstup-výstup 300 vstupního blokuji. Řídicí blok 1_ vysílá jresp. při jímá data zfresp. na hromadný vstup-výstup 100.
Zapojení podle vynálezu se využije především v oblasti mikropočítačové a mikroprocesorové techniky.
Claims (1)
- PfiEDMÉT VYNÁLEZU227 450Zapojení univerzálního programátoru pevných pamětí, vyznačující se tím, že skupinový ovládací výstup (13) zapojení je spojen s prvním skupinovým ovládacím vstupem(301) vstupního bloku (3)/ jehož hromadný datový výstup (302) je spojen s hromadným datovým vstupem (14) zapojení, jehož hromadný datový výstup (15) je spojen s hromadným datovým vstupem (303) vstupního bloku (3),jehož příznakový výstup (304) je spojen se vstupem (16) zapojení, jehož svorka (17) je spoje na s druhým ovládacím vstupem (903) tiekárnového bloku (9), jehož stavový výstup (902) je spojen se druhým stavovým vstupem (109) řídicího bloku (1), jehož druhý skupinový ovládací výstup (102) je spojen se druhým skupinovým ovládacím vstupem (305) vstupního bloku (3), jehož hromadný vstup-výr stup (300) je spojenjs hromadným vetupém-výstupem(100) řídicího bloku (1), s hromadným vstupem-výstupem (700) paměťového bloku(7), s prvním hromadným výstupem (201) programovacího modulu (2), s hromadným vstupem (600) datového bloku (6), s hromadným výstupem (500) ovládacího bloku (5), s prvním hromadným vstupem (400) zobrazovače (4), a hromadným výstupem (140) símačového bloku (10),8 hromadným datovým vstupem (180) periferního bloku (18), jehož hnwaiLn^ datový výstup (181) je spojen s hromadným vstupem (800) děrovačového bloku (8) a e hromadným vstupem (900) tiskámového bloku (9), jehož první ovládací vstup (901) je spojen se sedmým ovládacím výstupem (110) řídicího bloku (1), jehož osmý ovládací výstup (111) je spojen s ovládacím vstupem (141) snímačového bloku (10),jehož stavový výstup (142) je spojen se třetím stavovým vstupem (112) řídicího bloku (1), jehož šestý ovládací výstup (108) je spojen s ovládacím vstupem (801) děrovačového bloku (8),227 450 jehož stavový výstup (802) je spojen s prvním stavovým vstupem (107) řídícího bloku (1), jehož první hromadný výstup (101) je spojen s hromadným vstupem (703) paměťového bloku (7) a s prv ním hromadným vstupem (200) programovacího modulu (2), jehož čtvrtý hromadný výstup (205) je spojen s hromadným vstupem (160) první objímky (11) a s hromadným vstupem (150) druhé objímky (12) a druhý hromadný výstup (202) programovacího modulu (2) je spojen s hromadným stavovým vstupem (119) řídicího bloku (1), jehož první skupinový ovládací výstup (117) je spojen se druhým hromadným vstupem (204) programovacího modulu (2), jehož třetí hromadný výstup (203) je spojen s hromadným datovým vstupem (118) řídícího bloku (1), jehož zápisový výstup (113) je spojen se zápisovým vstupem (701) paměťového bloku (7), čtecí vstup (702) je spojen se čtecím výstupem (114) řídícího bloku (1), jehož první ovládací výstup (102) je spojen prvním ovládacím vstupem (601) datového bloku (6), jehož druhý ovládací vstup (602) je spojen se druhým ovládacím výstupem (103) řídícího bloku (1), jehož třetí ovládací výstup (104) je spojen se třetím ovládacím vstupem (603) datového bloku (6),jehož hromadný výstup (604) je spojen se třetím hromadným vstupem (206) programovacího modulu (2) a se druhým hromadným vstupem (401) zobrazovače (4), jehož ovládací vstup (402) je spojen s devátým ovládacím výstupem(115) řídicího bloku (1), jehož čtvrtý ovládací výstup (105) je spojen se druhým ovládacím vstupem (502) ovládacího bloku (5), jehož stavový výstup (503) je spojen se čtvrtým stavovým vstupem (116) řídícího bloku (1), jehož pátý ovládací výstup (106) je spojen s prvním ovládacím vstupem (501) ovládacího bloku (5) a desátý ovládací výstup (121) řídícího bloku (1) je spojen ovládacím vstupem (182) periferního bloku (18).’ výkres
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS1014682A CS227450B1 (cs) | 1982-12-31 | 1982-12-31 | Zapojení univereálního programátoru pevných pamětí |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS1014682A CS227450B1 (cs) | 1982-12-31 | 1982-12-31 | Zapojení univereálního programátoru pevných pamětí |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS227450B1 true CS227450B1 (cs) | 1984-04-16 |
Family
ID=5448147
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS1014682A CS227450B1 (cs) | 1982-12-31 | 1982-12-31 | Zapojení univereálního programátoru pevných pamětí |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS227450B1 (cs) |
-
1982
- 1982-12-31 CS CS1014682A patent/CS227450B1/cs unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4348761A (en) | Portable field test unit for computer data and program storage disc drive | |
| US4489414A (en) | Computer peripheral testing equipment | |
| US5257393A (en) | Serially controlled programmable test network | |
| US5541862A (en) | Emulator and digital signal analyzer | |
| EP0056895B1 (en) | Automatic test system | |
| EP0426283A2 (en) | Input row drivers for programmable logic devices | |
| EP0369994A3 (en) | Video display system | |
| US4390964A (en) | Input/output subsystem using card reader-peripheral controller | |
| US20020073372A1 (en) | General port capable of implementing the jtag protocol | |
| US5465106A (en) | Generic driver interface card | |
| EP0236765A2 (en) | Automatic fault location system for electronic devices | |
| US4567592A (en) | Method and apparatus for the stepwise static testing of the respective connections and integrated subsystems of a microprocessor-based system for use by the general public | |
| JPH01503734A (ja) | プログラム可能なバブルメモリ付き試験装置 | |
| US5235273A (en) | Apparatus for setting pin driver/sensor reference voltage level | |
| US6311303B1 (en) | Monitor port with selectable trace support | |
| CS227450B1 (cs) | Zapojení univereálního programátoru pevných pamětí | |
| US4392207A (en) | Card reader-data link processor | |
| US5500810A (en) | Filter device with memory test circuit | |
| US4937785A (en) | Visual signal processing backplane bus | |
| US20010025238A1 (en) | Emulation system and method | |
| DE69426845D1 (de) | Verfahren und Einrichtung zur Parallelprüfung von Speichern | |
| US4380058A (en) | Stage tracer | |
| US4377853A (en) | Peripheral controller with segmented memory buffer for interfacing 80 column card reader with host computer | |
| US3970392A (en) | Analog to digital to analog storage and retrieval for a plurality of photometric blanking values | |
| Rodriguez et al. | A low-cost interface circuit to enable A/D conversion using the parallel port |