CS215626B1 - Kontrolní obvod bezpečné činnosti měniče kmitočtu - Google Patents
Kontrolní obvod bezpečné činnosti měniče kmitočtu Download PDFInfo
- Publication number
- CS215626B1 CS215626B1 CS679779A CS679779A CS215626B1 CS 215626 B1 CS215626 B1 CS 215626B1 CS 679779 A CS679779 A CS 679779A CS 679779 A CS679779 A CS 679779A CS 215626 B1 CS215626 B1 CS 215626B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- terminal
- ferritotransistor
- input
- transistor
- series
- Prior art date
Links
Landscapes
- Dc-Dc Converters (AREA)
Abstract
Vynález řeší oezpečný kontrolní obvod kó du, u něhož vlivem poruchy může chybět jeden a více impulsů z n, kde n je počet impulsů v periodě, číslově. Navržený systém vyhovuje všem bezpečnostním požadavkům ve smyslu ČSN 34 2600, a proto splňuje předpoklady pro využití zejména u konstrukcí nových generací železničního zabezpečovacího zařízení.
Description
Vynález se týká kontrolního obvodu bezporuchového stavu oddělovacích diod přímého měniče kmitočtu 50/75 Hz pro napájení kolejových obvodů.
Dosud známý způsob kontroly oddělovacích diod spočívá v tom, že v sérii s oběma primárními vinutími výstupního transformátoru měniče jsou zařazena dvě přesycovací vinutí diferenciálního transformátoru. U difernciálního transformátoru je primární vinutí připojeno ke zdroji střídavého napětí, zatímco sekundární vinutí je připojeno ke kontrolnímu relé.
V případě, že se jedna ze šesti oddělovacích diod měniče přeruší, dojde k přesyceni magnetického systému diferenciálníhotransformátoru, čímž se zamezí přenos energie z primárního vinutí na vinutí sekundární diferenciálního transformátoru. Odpadne kotva kontrolního relé které svými kontakty odpojí výstup měniče od užitečné zátěže. Zkrat jedné ze šesti oddělovacích diod měniče je kontrolován funkcí měniče - v případě zkratu budou v kruhovém počítači měniče v libovolném okamžiku sepnuty současně alespoň dva tyristory protilehlých větví, což způsobí zamezení přenosu výstupního transformátoru a déle výpadek proudové ochrany měniče. Nevýhodou dosud známého řešení je materiálová náročnost a značně vysoká pracnost výroby diferenciálního transformátoru. Diferenciální transformátor musí být totiž snadno přesytitelný, a proto je nutno realizovat magnetický obvod ze speciálních magnetických slitin, tvar jádra musí být toroidní, což zvyšuje nákladnost vinutí.
Shora uvedené nedostatky jsou odstraněny kontrolním obvodem bezpečné činnosti měniče kmitočtu, který je připojen svým prvým až třetím vstupem k prvé až třetí svorce měniče kmitočtu tak, že prvý vstup je připojen k sérii s druhým omezovacím odporem jednak na prvou svorku druhého integračního kondenzátoru, jednak na druhou svorku druhého feritotranzistoru, přičemž prvý vstup kontrolního obvodu je dále připojen k sérii s druhým vazebním odporem na bázi prvého tranzistoru, zatímco třetí vstup kontrolního obvodu je připojen k sérii s prvým omezovacím odporem jednak na prvou svorku prvého integračního kondenzátoru, jednak v sérii s prvým klidovým kontaktem kontrolního relé na prvou svorku čtvrtého feritotranzistoru, zatímco prvá svorka prvého integračního kondenzátoru je připojena v sérii s prvním pracovním kontaktem výstupního relé měniče kmitčtu na druhou svorku prvého feritotranzistoru, přičemž třetí vstup kontrolního obvodu je ještě připojen v sérii s prvým vazebním odporem na bázi druhého tranzistoru, zatímco druhý vstup kontrolního obvodu je připojen jednak na druhou svorku prvého integračního kondenzátoru, jednak na druhou svorku druhého integračního kondenzátoru, dále na emitory prvého tranzistoru a druhého tranzistoru, zatímco druhé svorka prvého feritotranzistoru je připojena v sérii s druhým klidovým kontaktem kontrolního relé na druhou svorku čtvrtého feritotranzistoru, avšak prvá svorka prvého feritotranzistoru je připojena ke kolektoru prvého tranzistoru, prvá svorka druhého feritotranzistoru je připojena ke kolektoru druhého tranzistoru, přičemž prvý pracovní kontakt a druhý pracovní kontakt kontrolního relé jšou vzájemně propojeny, zatímco budící vinutí výstupníhorelé měniče kmitočtu je připojeno prvým pólem ke čtvrté svorce měniče kmitočtu a druhým pólem k páté svorce měniče kmitočtu, šestá svorka měniče kmitočtu je připojena k prvému vstupu zdroje mikrosekundových impulsů zatímco sedmá svorka měniče kmitočtu je připojena ke druhému vstupu zdroje mikrosekundových impulsů,přičemž prvý výstup zdroje mikrosekundových impulsů je připojen na čtvrtý vstup kontrolního obvodu a od- I tud dělena čtvrtý vstup šestého feritotranzistoru, zatímco třetí výstup zdroje mikrosekundových impulsů je připojen jednak na prvý výstup zdroje stejnosměrného napětí, jednak na všechny páté svorky prvého až šestého feritotranzistoru a,ještě na druhý vstup převodníku impuls-hladina,přičemž druhý výstup zdroje mikrosekundových impulsů je připojen na pátý vstup kontrolního obvodu a odtud na čtvrtou svorku pátého feritotranzistoru, druhý výstup zdroje stejnosměrného napětí je připojen na sedmý vstupkontrolního obvodu a odtud jednak v sérii s prvým čtecím odporem na třetí svorku prvého feritotranzistoru, jednak v sérii s druhým čtecím odporem na třetí svorku druhého feritotranzistoru, jednak v sérii s prvým záznamovým odporem na druhou svorku třetího feritotranzistoru, jednak v sérii s druhým záz namovým odporem na druhou svorku čtvrtého feritotranzistoru a ještě v sérii s třetím čtecím odporem na třetí svorku čtvrtého feritotranzistoru, zatímco čtvrté svorka prvého feritotranzistoru je připojena na druhou svorku šestého feritotranzistoru, avšak čtvrtá svorka druhého feritotranzistoru je připojena na druhou svorku pátého feritotranzistoru, zatímco šestá svorka prvého feritotranzistox'u je připojena na prvou svorku třetího feritotranzistoru, přičemž třetí svorka pátého feritotranzistoru je připojena jednak na čtvrtou svorku třetího feritotranzistoru, jednak na třetí svorku šestého feritotranzistoru, zatímco třetí svorka třetího feritotranzistoru je připojena na čtvrtou svorku čtvrtého feritotranzistoru,šestá svorka třetího feritotranzistoru je připojena na prvou svorku pátého feritotranzistoru, přičemž šestá svorka čtvrtého feritotranzistoru je připojena na prvou svorku šestého feritotranzistoru, zatímco šestá svorka pátého feritotranzistoru je připojena na třetí vstup převodníku impols-hladina, šestá svorka Šestého feritotranzistoru je připojena na prvý vstup převodníku impuls-hladina, zatímco budící vinutí kontrolního relé je připojeno prvým pólem k prvému výstupu převodníku impuls-hladina a druhým pólem k druhému výstupu převodníku impuls-hladina.
Kontrolní obvod bezpečné činnosti měniče kmitočtu umožní použít přímý měnič kmitočtu jako zdroj pro napájení kolejových obvodů železničního zabezpečovacího zařízení. Rozpojení jedné z šesti oddělovacích ďiod by bez kontroly podle vynálezu způsobilo generování frekvence 50 Hz a jejích sudých harmonických, což by mohlo vést k falešnému vyhodnocení obsazeného kolejového obvodu- tento obvod by mohl být vyhodnocen jako volný - zejména v místech ohrožených vlivy rušící frekvence 50 Hz, jakými jsou rozvody velmi vysokého napětí atp. Řešení podle vynálezu je na rozdíl od dosud známého řešení podstatně levnější, indikuje navíc rozpojení i dvou a více oddělovacích diod, indikuje rozpojenou oddělovací diodu u měniče při chodu naprázdno i při přetížení, indikuje se i takový stav, kdy v důsledku nesprávné komutace magnetických toků ve výstupním transformátoru měniče a od nich odvozených parazitních napětí dochází k nesprávnému následnému otevření tyristu měniče v okamžiku, kdy regulérní proud tohoto tyristu byl blízký zánikové hodnotě.Tím lze předejít navíc nesprávnému režimu měniče kmitočtu- se špatnou účinností.
Na obr.l je uvedeno zapojení kontrolního obvodu bezpečné činnosti měniče kmitočtu pro napájení kolejových obvodů, na obr 2a je uveden časový průběh zatvarovaných proudů obou větví bezporuchového měniče, na obr. 2b je uveden příklad časového průběhu zatvarovaných proudů obou větví měniče kmitočtu při poruše jedné z šesti oddělovacích diod měniče, na obr 2o je uveden časový průběh vybíjecích proudů integračních kondenzátorů do smyček zázna mových vinutí ferritových jader kontrolního řetězce při bezporuchovém chodu měniče kmitočtu, na obr. 2d je uveden příklad časovéh průběhu vybíjecích proudů integračních kondenzátorů do smyček záznamových vinutí jader kontrolního řetězce při poruše jedné z šesti oddělovacích diod měniče kmitočtu,na obr. 2e je uveden časový průběh mikrosekundových proudů ze zdroje mikrosekundových impulsů, na obr. 2f je uveden příklad časového průběhu mikrosekundových proudů ze zdroje mikrosekundových impulsů při poruše jedné z šesti oddělovacích diod, na obr. 2g je uveden časový průběh logického Součtu mikrosekundových proudů obou fází ze zdroje mikrosekundových impulsů, na obr.2h je uveden příklad časového průběhu logického součtu mikrosekundových proudů obou fázi ze zdroje mikrosekundových impulsů při poruše jedné z šesti oddělovacích diod, na obr. 2i je uvedena pravdivostní tabulka kontrolního obvodu dle vynálezu u bezporuchového měniče kmitočtu, na obr. 2j je uvedena pravdivostní tabulka kontrolního obvodu dle vynálezu při uvažované poruše jedné z šesti oddělovacích diod, na obr. 3 je uveden příklad fázového posuvu mikrosekundových impulsů jader všech feritotranzistorů od okamžiku záznamu těchto jader.
Na obr. 1 je kontrolní obvod 10 připojen svým prvým až třetím vstupem 101, 102. 103 k prvé až třetí svorce 201, 202, 203 měniče kmitočtu 20. Ke čtvrté a páté svorce 204. 2Θ5 měniče kmitočtu 20 je připojeno budící vinutí výstupního relé V měniče kmitočtu 20. K šesté a sedmé svorce 206, 207 měniče kmitočtu 20 je svým prvým vstupem 301 a druhým vstupem 302 připojen zdroj mikrosekundových impulsů 30. Prvý výstup 303. druhý výstup 304 a třetí výstup 305 zdroje mikrosekundových impulsů 30 je připojen na čtvrtý vstup 104. pátý vstup 105 a šestý vstup 106 kontrolního obvodu 10. K šestému vstupu 106 a sedmému vstupu 107 kontrolního obvodu 10 je svým prvým výstupem 401 a druhým výstupem 402 přípojem zdroj stej nosměrného napětí 40. K prvému vstupu 101 kontrolního obvodu 10 je připojen v sérii s druhým omezovacím odporem jednak druhý integrační kondenzátor C2 prostřednictvím své prvé svo svorky C21. jednak druhá svorka 22 druhého feritotranzistoru 2. K prvému vstupu 101 kontrolního obvodu 10 je ještě v sérii s druhým vazebním odporem R2 připojena báze bl prvého tranzistoru TI. Ke třetímu vstupu 103 kontrolního obvodu 10 je v sérii s prvým omezovacím odporem R3 připojen jednak prvý integrační kondenzátor Cl prostřednictvím své prvé svorky C12, jednak pracovní kontakt VI výstupního relé měniče kmitočtu V a prvý klidový kontakt AI kontrolního relé A . Ke třetímu vstupu 103 kontrolního obvodu 10 je ještě v sérii s prvým vazebním odporem Rl připojena báze b2 druhého tranzistoru T2. Ke druhému vstupu 102 kontrolního obvodu 10 jsou připojeny druhé svorky C12. C22 prvého a druhého integračního kondenzátorů Cl, C2 a zároveň emitory el, e2 prvého a druhého tranzistoru TI, T2. Kolektor kl prvého tranzistoru TI je připojen na prvou svorku 11 prvého feritotranzistoru 1, zatímco kolektor k2 druhého tranzistoru T2 je připojen k prvé svorce 21 druhého feritotranzistoru 2. Prvý pracovní kontakt A2 kontrolního relé A jsou navzájem propojeny. Druhá svorka 12 prvého feritotrenzistoru 1 je připojena v sérii s druhým klidovým kontaktem A2 kontroln3Zho relé A na druhou svorku 42 čtvrtého feritotranzistoru 4. Prvá svorka 41 čtvrtého feferitotranzistoru 4. je připojena jednak ná šestou svorku 26 druhého feritotranzistoru 2 , jednak na prvý klidový kontakt AI kontrolního relé A. Šestý vstup 106 kontrolního obvo4 du 10 je připojen ke všem pátým vstupům lg, 2g, Jg, 4J, Jg, 6g prvého, druhého, třetího, čtvrtého, pátého a šestého 1, 2, J, 4, g, £ feritotranzistoru a zároveňk druhému vstupu 502 převodníku impuls-hladina 50. Sedmý vstup 107 kontrolního obvodu 10 je připojen jednak v sérii s prvým čtecím odporem R6 na třetí svorku 13 prvého feritotranzistoru 1, jednak v sérii s druhým čtecím odporem R7 na třetí svorku 23 druhého feritotranzistoru £, dále je připojen v sérii s prvým záznamovým odporem R8 na druhou svorku 32 třetího feritotranzisto ru 3, ale také v sérii s druhým záznamovým odporem RJ na druhou svorku 42 čtvrtého feritotranzistoru 4 , nakonec je sedmý vstup 107 kontrolního obvodu 10 připojen prostřednictvím třetího čtecího odporu R10 na třetí svorku 43 čtvrtého feritotranzistoru _4. Čtvrtá svorka 14 prvého feritotranzistoru 1 je připojena na druhou svorku 62 šestého feritotranzistoru 6,zatímco čtvrté svorka 24 druhého feritotranzistoru 2 je připojena na druhou svorku 52 pátého feritotranzistoru J. Šestá svorka 16 prvého feritotranzistoru 1 je připojena na prvou svorku 31 třetího feritotranzistoru J. Obdobné šestá svorka 51 pátého feritotranzistoru J, jakož i šestá svorka 46 čtvrtého feritotranzistoru 4 je připojena na prvou svorku 61 šestého feritotranzistoru £. Šestá svorka 66 šestéhoferitotranzistoru £ je připojena na pr vý vstup 501 převodníku impuls-hladina JO, zatímco šestá svorka 56 Pátého feritotranzistoru J je připojena na třetí vstup 503 převodníku impuls-hladina JO. Čtvrtý vstup 104 kontrolního obvodu 10 je připojen na čtvrtou svorku 64 šestého feritotranzistoru £, zatímco pátý vstup 105 kontrolního obvodu 10 je připojen na čtvrtou svorku 54 pátého feritotranzistoru J. Třetí svorka 53 pátého feritotranzistoru je připojena jednak k třetí svorce 63 šestého feritotranzistoru £, jednak ke čtvrté svorce 34 třetího feritotranzistoru 3. Třetí svorka třetího feritotranzistoru _3 je připojena ke čtvrté svorce 44 čtvrtého feritotran zistoru J. Kontrolní relé A je svým prvým polem budícího vinutí připojeno na prvý výstup 504 převodníku impuls-hladina JO, zatímco svým druhým pólem budícího vinutí na druhý výstup 505 převodníku impuls-hladina JO. Symbolem 1a je znázorněm prvý zatvarovaný proud prvé větve měniče kmitočtu. Obdobně 1b značí druhý zatvarovaný proud druhé větve měniče kmitočtu. Prvý vybíjecí proud prvého integračního kondenzátora je označen jako ^c, druhý vybíjecí proud druhého integračního kondenzátoru je označen jako 1d. Mikrosekundový proud prvé fáze je označen 1e, mikrosekundový proud duhé fáze má symbol Tf.
Na obr. 2a je znázorněna závislost prvého zatvarovaného proudu xa první větve a druhého zatvarovaného proudu 1b druhé větve měniče kmitočtu na čase t.
Na obr 2b je znázorněna závislost prvého poruchového zatvarovaného proudu 1a prvé větve a druhého poruchového zatvarovaného proudu 1b druhé větve měniče kmitočtu na čase £. Výše uvedená porucha může vzniknout například při rozpojení jedné z oddělovacích diod měniče kmitočtu.
Na obr 2c je znázorněná závislost prvého vybíjecího proudu 1c prvého integračního kondenzátoru Cl a druhého vybíjecího proudu 1d druhého integračního kondenzátoru C2 na čase t
Na obr. 2d je znázorněna závislost prvého poruchového vybíjecího proudu prvého integračního konáenzétoru Cl a druhého poruchového vybíjecího proudu 1d druhého integračního kondenzátoru C2 na čase £. Uvedené poruchové proudy mohou např. vzniknout při rozpojení jedné z oddělovacích diod měniče kmitočtu.
Na obr. 2e je znázorněna závislost mikrosekundového proudu prvé fáze 1e a mikrosekundového proudu druhé fáze 1f na čase t.
Na obr. 2f je znázorněna závislost poruchového mikrosekundového proudu prvá fáze 1e a poruchového mikrosekundového proudu druhé fáze Tf na čase při poruše jedné z šesti oddělovacích diod měniče kmitočtu.
Na obr. 2g je uvedena časová závislost logického součtu 1e v 1f obou průběhů podle 2e.
Na obr. 2h je uvedena časové závislost logického součtu 1e v 1f obou průběhů podle 2f.
Na obr. 2i a 2j je značeni jednotlivých feritotranzistorů a kontrolních relé shodné s označením na obr. 1. Logické stavy v jádrech jednotlivých feritotranzistorů časově korespondující s časovými změnami a stavy jednotlivých proudů podle obr. 2a až 2h. Znak I značí logicky jednotkově zmagnetované jádro příslušného feritotranzistorů, znak 0 odmagnetované jádro, čemuž odpovídá logická nula. Symbol Afznačí vybuzení kontrolního relé, znak A> odpadlá kotva kontrolního relé.
Na obr. 4 je proud tekoucí prvou oddělovací diodou měniče kmitočtu 20 oznašen jako •‘'m. Fázový posuv mezi prvým zatvarovaným proudem 1a prvé větve měniče kmitočtu a mezi mikrosekundovým proudem “^e prvé fáze je označen symbolem f. Ostatní symboly jsou shodné s označením použitým na obr. 2a až 2h.
Na obr. 1 je uvedeno zapojení kontrolního obvodu podle vynálezu. Bezporuchový stav kódu podle obr. 2a, tedy bezporuchový stav všech šesti oddělovacích diod měniče kmitočtu, je indikována pravidelným nabíjením prvého integračního kondenzátoru Cl prvým zatvarovaným proudem integračního kondenzátoru C2 druhým zatvarovaným proudem 1b druhé větve měniče kmi točt,(viz obr. 2a , jakož i periodickým vybíjením nábojů těchto kondenzátorů do záznamových vinuti prvého 1 feritotranzistorů a druhého feritotranzistorů 2. Výboj náboje prvého integračního kondenzátoru Cl způsobuje prvý vybíjecí proud χο. kdežto výboj náboje druhého integračního kondensátoru C2 způsobuje druhý vybíjecí proud 1d. jejichž časový průběh je znázorněn na obr. 2c. Logický součet mikrosekundových proudů prvé fáze 1e a druhé fáze 1f podle obr. 2g je synchronizován výstupním proudem 1m měniče kmitočtu .20, t.j, frekvencí 75 Hz. Start kontrolního řetězce složeného z prvého feritotranzistorů 1 až šestého feritotranzistoru 6 se uskuteční tahdy, je-li ještě výstupní relé V měniče kmitočtu odpadlé a nastartoval-li již vlastní měnič kmitočtu 20. Výstupní relé V může být například zpožděno na přítah. Během tohoto zpoždění se současně zaznamenává logická jednička do jádra prvého feritotranzistorů 1 a zároveň do jádra čtvrtého feritotranzistorů 4. čtení všech jader je od okamžiku záznamu časově posunuto o jistý úhel /, viz obr. 3. Po příchodu čtecího impulsu - mikrosekundového proudu druhé fáze 1f - se jádro čtvrtého feritotranzistorů 4. přečte čímž se zaznamenává logické jednička do jádra šestého feritotranzistorů 6 a přečte se informace z jádra prvého feritotranzistorů 1, čímž se zaznamenává logická jednička do jádra třetího feritotranzistorů J. Příchodem čtecího impulsu v následujícím cyklu - tedy mikrose kundového proudu prvé fáze 1e - se přečte informace jádra třetího feritotranzistorů 2, zaznamená se logická jednička do jádra pátého feritotranzistorů 2, přečte se jádro druhého feritotranzistoru 2, čímž se zaznamenává informace do jádra čtvrtého'feritotranzistoru 4. a ještě se přečte jádro šestého feritotranzistoru 6, čímž přichází prvý impuls na prvý vstup 501 převodníku impuls-hladina 50. Tento převodník převádí mikrosekundové impulsy na silový proud. V dalším cyklu se zaznamená logická jednička do jádra prvého feritotranzistoru 1. Pokud má výstupní relé V ještě odpadlou kotvu, pak i duplicitně do jádra čtvrtého feritotranzistoru 4,· 7 následujícím čtecím cyklu (viz obr. 2i) dochází ke čteni jádra pátého feritotranzistoru J, čtvrtého feritotranzistoru 4, jádra šestého feritotranzistoru 6, a tak periodicky dále. Na první vstup 501 převodníku impuls-hladina 50 a druhý vstup 503 převodníku impuls-hladina 50 jsou střídavě periodicky přiváděny mikrosekundové impulsy, takže kontrolní relé A přitáhne svou kotvu a svůj první kontakz AI a druhý kontakt A2, tak že již dále přestane být startován kontrolní řetězec. Prvý vybíjecí proud 1c prvého integračního kondenzátoru Cl protéká od této doby již pouze záznamovým vinutím prvého feritotranzistoru l.Nastane-li rozpojeni jedné z oddělovacích diod měniče kmitočtu 20. resp. nas tane-li obecně porucha kódu tak, jak uvádí příklad na obr. 2b, pak se změní průběh prvého zatvarovaného proudu xa a druhého zatvarovaného proudu 1b bezporuchového měniče podle obr. 2a na prvý poruchový zatvarovaný proud xa a na druhý poruchový zatvarovaný proud xb podle obr. 2b. Rovněž prvý vybíjecí proud 1c a druhý vybíjecí proud χά podle obr. 2c se mění na prvý poruchový vybíjecí proud xc a druhý vybíjecí proud xd podle obr. 2d. Logický součet mikrosekundových proudů podle obr. 2g se mění na logický součet poruchových mikrosekundových proudů podle obr. 2d vzhledem k tomu, že proud nutný pro synchronizaci a přímou trans formaci mikrosekundových proudů je odvozen od výstupního proudu xm měniče kmitočtu 20. P0tom se pravdivostní tabulka podle obr. 2i mění na pravdivostní tabulku podle obr. 2j, z níž je zřejmé, že kontrolní relé A po výskytu sledované poruchy po několika cyklech odpadne,a také je zřejmé, že ani nepřitáhne, vznikne-li porucha měniče kmitočtu 20 před startem kontrolního obvodu podle vynálezu. Vzhledem k tomu, že zapojení podle obr. 1 je s výjimkou startovacího obvodu tvořeného kontakzy výstupního relé VI a kontrolního relé A symetrické, je zřejmé, že kontrolní obvod podle vynálezu rovněž indikuje rozpojení libovolné silové diody v druhé větvi. Lze vysledovat obdobně jako v předchozím případě, že předmětný kontrolní obvod může indikovat souČsný výskyt poruch dvou oddělovacích diod v obou větvích, což dosudznámé zapojení s diferenciálním transformátorem indikovat z prinipiélních důvodů nemůže . Zapojení kontrolního obvodu 10 je koncipováno podle zásad pro navrhování zabezpečovacího zařízení ve smyslu f?N 34 2600. Jako příklad je uveden rozbor poruchy integračních kondenzétorů. Rozpojení prvého integračního kondenzátoru Cl, případně druhého integračního kondenzátoru C2, způsobí pokles intenzity prvého vybíjecího proudu -c. případně druhého vybíjecího proudu pod hodnotu prahu záznamové citlivosti jádra prvého feritotranzistoru 1, případně jádra druhého feritotranzistoru 2, diky vhodné volbě velikosti prvého omezo vacího odporu R3. respektive druhého omezovaciho odporu R4. Při zkratu uvažovaných integračních kondenzétorů nebudou rovněž jádra s pravoúhlou hysterezní křivkou výše uvedených feritotranzistorů zmagnetována tak, aby v nich byla zaznamenána logická jednička, nebot vybíjecí proudy nebudou existovat díky poruchovému rkratu sledovaných integračních kondenzátorů. Obdobně vyhovují rozboru poruchových stavů všechny prvky a obvody předmětného zapojení podle vynálezu.
Claims (1)
1. Kontrolní obvod bezpečné činnosti kmitočtu připojený svým prvým až třetím vstupem k prvé až třetí svorce měniče kmitočtu, vyznačený tím, že prvý vstup(lOl) je připojen v séri s druhým omezovacím odporem (R4) jednak na prvou svorku (C21) druhého integračního kondenzátoru (C2), jednak na druhou svorku(22) druhého feritotranzistoru (2), dále je připojen v sérii s druhým vazebním odporem (R2) na bázi (bl( prvého tranzistoru (Tl(, zatímco třetí vstup (103) kontrolního obvodu /10) je připojen v sérii s prvým omezovacim odporem (R3) jadnak na prvou svorku (Cil) prvého integračního kondenzátoru (Cl(, jednak v sérii s prvým klidovým kontaktem (Al) kontrolního relé (A) na prvou svorku (41) čtvrtého feritotranzistoru (4) a zároveň na šestou svorku (26) druhého feritotranzistoru (2), zatímco prvá svorka (Cil) prvého integračního kondenzátoru (Cl) je připojena v sérii s prvním pracovním kontaktem (VI) výstupního relé (V) měniče kmitočtu (20) na druhou svorku (12) prvého feritotranzistoru (1), přičemž třetí vstup (103) kontrolního obvodu (10) je ještě připojen v sérii s prvým vazebním odporem (Rl) na bázi (b2) druhého tranzistoru (T2) , druhý vstup (102) kontrolního obvodu (10) je připojen jednak na druhou svorku (C12) prvého integračního kondenzátoru (Cl), jednak na druhou svorku (C22) druhého integračního kondenzátoru (C2), dále na emitory (el), (e2) prvého tranzistoru (Tl) a druhého tranzistoru (T2) druhá svorka (12) prvého feritotranzistoru (1) je připojena v sérii s druhým klidovým kontaktem (A2) kontrolního relé (A) na druhou svorku (42) čtvrtého feritotranzistoru (4), avšak prvá svorka (11) prvého feritotranzistoru (1) je připojena ke kolektoru (kl) prvého tranzistoru (Tl), zatímco prvé svorka (21) druhého feritotranzistoru (2) je připojena ke kolektoru (k2) druhého tranzistoru (T2) přičemž prvý pracovní kontakt (Al) a druhý pracovní kontakt (A2^ kontrolního relé (A) jsou navzájem propojeny, zatímco budící vinutí výstupního relé (V) měniče kmitočtu je připojeno prvým pólem ke čtvrté svorce (204) měniče kmitočtu (20) a druhým pólem k páté svorce (205) měniče kmitočtu (20), šestá svorka (206) měniče kmitočtu (20) je připojena k prvému vstupu (301) zdroje mikrosekundových impulsů (30), zatímco sedmá svorka (207) měniče kmitočtu (20) je připojena ke drzhému vstupu (302) zdroje mikrosekundových impulsů (30) přičemž prvý vstup (303) zdroje mikrosekundových impulsů (30) je připojen na čtvrtý vstup (104) kontrolního obvodu a odtud dále na čtvrtý vstup (64) šestého ferítotranzistoru (6),třetí výstup (305) zdroje mikrosekundových impulsů (30) je připojen jednak na prvý výstup (401) zdroje stejnosměrného napětí (40) jednak na šestý vstup (106) kontrolního obvodu (10) a odtud na všechny páté svorky 15, 25, 35, 45, 55, 65, prvého a šestého feritotranzistoru (1, 2, 3,4, 5, 6 ) a ještě na druhý vstup /502) převodníku impuls-hladina (50), přičemž druhý výstup (304) zdroje mikrosekundových impulsů (30) je připojen na pátý vstup (105) kontrolního obvodu (10) a odtud na čtvrtou svorku (54) pátého feritotranzistoru (5), zatímco druhý výstup (402) zdroje stejnosměrného napětí (40) je připojen na sedmý vstup (107) kontrolního obvodu (10) a odtud jednak v sérii s prvým čtecím odporem (R6) na třetí svorku (13) prvého feritotranzistoru (1), jednak v sérii s druhým čtecím odporem (R7) na třetí svorku (23) druhého feritotranzistoru (2), jednak v sérii s prvým záznamovým odporem (R8) na druhou svorku (32) třetího feritotranzistoru (3), jednak v sérii s druhým záznamovým odporem (R9) na druhou svorku /42) čtvrtého feritotranzistoru (4) a ještě vsérii s třetím čtecím odporem(RlO) na třetí svorku (43) čtvrtého feritotranzistoru (4), zatímco čtvrtá svorka (14) prvého feritotranzistoru (1) je připojena na druhou svorku (62) šestého feritotranzistoru (6), avšak čtvrtá svorka (24) druhého feritotranzistoru (2) je připojena na druhou svorku (52) pátého feritotranzistoru (5), zatímco šesté svorka (16) prvého feritotranzistoru (1) je připojena na prvou svorku (31) třetího feritotranzistoru (3), přičemž třetí svorka (53) pátého feritotranzistoru (5) je připojena jednak na čtvrtou svorku (34)třetího feritotranzistoru (3), jednak na třetí svorku (63) šestého feritotranzistoru (6), zatímco třetí svorka (33) třetí ho feritotranzistoru (3) je připojena na čtvrtou svorku (44) čtvrtého feritotranzistoru (4), šestá svorka (36) třetího feritotranzistoru (3) je připojena na prvou svorku (51') pátého feritotranzistoru (5), přičemž šesté svorka (46) čtvrtého feritotranzistoru (4) je připojena na prvou svorku (61) šestého feritotranzistoru, zatímco šesté svorka (56) pétéhoferitotranzistoru (5) je připojena na třetí vstup (503) převodníku impuls-hladina (50), šestá svorka (66) šestého feritotranzistoru (6) je připojena na prvý vstup (501) převodníku impuls-hladina (50), zatímco budící vinutí kontrolního relé (A) je připojeno prvým pólem k prvému vstupu (504) převodníku impuls-hladina (50) a druhým pólem k druhému výstupu (505) převodníku impuls-hladina (50).
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS679779A CS215626B1 (cs) | 1979-10-05 | 1979-10-05 | Kontrolní obvod bezpečné činnosti měniče kmitočtu |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS679779A CS215626B1 (cs) | 1979-10-05 | 1979-10-05 | Kontrolní obvod bezpečné činnosti měniče kmitočtu |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS215626B1 true CS215626B1 (cs) | 1982-09-15 |
Family
ID=5415828
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS679779A CS215626B1 (cs) | 1979-10-05 | 1979-10-05 | Kontrolní obvod bezpečné činnosti měniče kmitočtu |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS215626B1 (cs) |
-
1979
- 1979-10-05 CS CS679779A patent/CS215626B1/cs unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US3091729A (en) | Static inverter | |
| JPS63133819A (ja) | 自己保護性電力開閉器の回路装置 | |
| US3200392A (en) | Counting circuit for counting cell railures in a rectifier system | |
| JPS58133037A (ja) | 電力スイツチ回路 | |
| CS215626B1 (cs) | Kontrolní obvod bezpečné činnosti měniče kmitočtu | |
| US4058738A (en) | Method and circuit arrangement for starting up a converter having forced commutation with the correct phase | |
| US3798530A (en) | Static switch circuit | |
| US3105174A (en) | Electrical signalling systems | |
| SU1588615A1 (ru) | Устройство дл включени исполнительного реле железнодорожной автоматики | |
| SU1328856A1 (ru) | Гибридный контактор переменного тока | |
| SU869049A1 (ru) | Релейный триггер | |
| US3422276A (en) | Load computing and shedding apparatus having self-adjusting bandwidth | |
| US3562602A (en) | Control circuit and method of control for latching relay | |
| JPH04101314A (ja) | 開閉器の駆動装置 | |
| SU1457056A1 (ru) | Преобразователь посто нного напр жени | |
| SU767856A1 (ru) | Реле времени | |
| SU951534A1 (ru) | Сигнализатор напр жени | |
| SU1415318A1 (ru) | Устройство дл контрол состо ни тиристоров высоковольтного трехфазного выпр мител | |
| SU1136256A1 (ru) | Система управлени и контрол трехфазных сетей наружного освещени с каскадным включением | |
| SU1406582A1 (ru) | Устройство дл контрол многоканальных систем источников вторичного электропитани | |
| SU1096679A1 (ru) | Устройство дл дистанционного управлени двухпозиционным объектом | |
| SU1417138A1 (ru) | Мостовой преобразователь посто нного напр жени | |
| SU1495872A1 (ru) | Феррид | |
| SU951542A1 (ru) | Устройство дл защиты трехфазной электроустановки от несимметричных режимов | |
| SU1515247A1 (ru) | Устройство дл сигнализации о повреждени х трехфазной сети |