CS213939B1 - Automatic signalling system - Google Patents
Automatic signalling system Download PDFInfo
- Publication number
- CS213939B1 CS213939B1 CS164280A CS164280A CS213939B1 CS 213939 B1 CS213939 B1 CS 213939B1 CS 164280 A CS164280 A CS 164280A CS 164280 A CS164280 A CS 164280A CS 213939 B1 CS213939 B1 CS 213939B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- output
- input
- coupled
- fault
- multiplexer
- Prior art date
Links
- 230000011664 signaling Effects 0.000 title claims description 9
- 230000015654 memory Effects 0.000 claims description 29
- 230000000903 blocking effect Effects 0.000 claims description 14
- 230000003321 amplification Effects 0.000 claims description 4
- 238000012544 monitoring process Methods 0.000 claims description 4
- 238000003199 nucleic acid amplification method Methods 0.000 claims description 4
- 230000006870 function Effects 0.000 claims description 3
- 238000010791 quenching Methods 0.000 claims description 3
- 230000000171 quenching effect Effects 0.000 claims description 2
- 238000007493 shaping process Methods 0.000 description 2
- 230000002950 deficient Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 238000003780 insertion Methods 0.000 description 1
- 230000037431 insertion Effects 0.000 description 1
- 238000012423 maintenance Methods 0.000 description 1
- 238000005303 weighing Methods 0.000 description 1
Landscapes
- Testing Electric Properties And Detecting Electric Faults (AREA)
Description
Vynález se týká automatického signalizačního systému pro automatické sledování hlídaných míst v elektrických obvodech strojů 9 zařízení.BACKGROUND OF THE INVENTION The present invention relates to an automatic signaling system for the automatic monitoring of monitored locations in the electrical circuits of machines 9 of the apparatus.
Doposud známé signalizační systémy pro sledování hlídaných míst v elektrických obvodech strojů a zařízení používají signalizačních žárovek, umístěných bu3 ve světelných tablech, nebo diskrétně na ovládacích· pultech a rozvaděčích. V případě vadné žárovky se informace ztrácí, proto bývá zaveden navíc obvod pro přezkušování těchto žárovek. Vznikají tím složité a komplikované releové systémy, jež se samy o sobě stávají zdrojem poruch. Navíc vzhledem k velkému počtu kontaktů jsou nespolehlivé.The hitherto known signaling systems for monitoring guarded places in the electrical circuits of machines and equipment use signaling bulbs either placed in light tables or discreetly on control desks and switchboards. In the event of a defective bulb, the information is lost, so an extra circuit for testing these bulbs is introduced. This creates complex and complicated relay systems, which themselves become a source of failures. Moreover, due to the large number of contacts they are unreliable.
Uvedené nevýhody stávajícího stavu techniky se odstraní automatickým signalizačním systémem pro automatické sledování hlídaných míst v elektrických obvodech strojů a zařízení podle vynálezu, zhotoveného z multiplexeru, multivibrátoru, čítače, dekodéru, displeje, hradíowacíh dobvodů, pamětí a pruchového relé, jehož podstata spočívá v tom, že výstupy jednotlivých sledovaných míst obvodu nebo čidel jsou propojeny ae vstupy multiplexeru, jehož adresovací vstupy jsou propojeny s výstupy desítkového čítač^, jehož vstup je propojen s výstupem hradlovaoího obvodu, kde první vstup hradlovaoího obvodu je propojen s výstupem multivibrátoru, přičemž blokovací vstup hradlovaoího obvodu je propojen s negovaným výstupem výstupní paměti, kde přímý výstup výstupní paměti je propojen se zesilovacím stupněm, jehož výstup je propojen s jednou stranou cívky poruchového relé a druhá strana poruchového relé je připojena na první kladné napětí. Vsazovací vstup výstupní paměti je propojen s přímým výstupem multiplexeru, který je současně propojen i s blokovacím vstupem druhého hradlovacího obvodu. Negovaný výstup multiplexeru je propojen přes· druhou polohu přepínače ručně-automaticky s nulovaeím vstupem výstupní paměti, který je současně přes první polohu přepínače ručně-automaticky propojen s výstupem hradlovacího obvdou, jehož vstup je propojen s negovaným výstupem paměti, sloužící jako tvar.ovací obvod, jejíž vsazovací vstup je propojen s pracovním kontaktem a jejíž nulovací vstup je propojen s klidovým kontaktem odstavovacího tlačítka poruchy. Druhé strany obou kontaktů tohoto tlačítka jsou spojeny s prvkem o napěťové úrovni nula voltu. Paralelně k cívce poruchového relé je zapojena zhášecí dioda. Výstupy desítkového čítače jsou zároveň propojeny ae vstupy dekodéru, jehož výstupy jsou propojeny s jednotlivými katodami dekadické číslicové výbojky. Anoda této výbojky je pak propojena přes anodový odpor s druhým kladným napětím.These disadvantages of the prior art are eliminated by an automatic signaling system for the automatic monitoring of guarded points in the electrical circuits of the machines and devices according to the invention, made of a multiplexer, multivibrator, counter, decoder, display, rechargeable leads, memories and flow relay. that the outputs of the individual monitored points of the circuit or sensors are connected to the inputs of a multiplexer whose addressing inputs are connected to the outputs of a decimal counter, the input of which is connected to the output of the gating circuit; is connected to the negated output memory output, where the direct output memory output is connected to the amplifier stage, whose output is connected to one side of the fault relay coil and the other side of the fault relay is connected to and the first positive voltage. The input input of the output memory is connected to the direct output of the multiplexer, which is also connected to the blocking input of the second gating circuit. The negated multiplexer output is coupled via a second manual-to-automatic switch position to a reset output memory input, which is simultaneously coupled via a first manual-to-automatic switch output to a gating circuit output whose input is coupled to a negated memory output serving as a shaping circuit. , whose input input is coupled to the work contact and whose reset input is coupled to the idle contact of the fault shutdown button. The other sides of both contacts of this button are connected to an element with a voltage level of zero volts. A quenching diode is connected in parallel to the fault relay coil. The outputs of the decimal counter are also connected to the inputs of the decoder, whose outputs are connected to the individual cathodes of the decimal digital discharge lamp. The anode of this lamp is then connected via an anode resistor to a second positive voltage.
Výhodou automatického signalizačního systému podle vynálezu je jeho poměrně značná jednoduchost a nízká cena. Jeho výhodou je dále to, že jeho spolehlivost je relativně vysoká. Jinou jeho výhodou je to, že nároky na zapojení a údržbu a potřebný montážní prostor jsou poměrně malé. Další jeho výhodou je to, že se automaticky na displeji zobrazí místo poruchy a při více poruchách se automaticky vyhledává jedna porucha za druhou, dále, že kontakty jediného-poruchového relé je možno blokovat hlídaný stroj nebo zařízení a současně opticky a akusticky signalizovat stav bez poruchy a poruchový stav. *The advantage of the automatic signaling system according to the invention is its relatively great simplicity and low cost. Its advantage is furthermore that its reliability is relatively high. Another advantage is that the wiring and maintenance requirements and the mounting space required are relatively small. Another advantage is that the display automatically shows the location of the fault and in the case of multiple faults automatically searches for one fault after another, as well as that the single-fault relay contacts can block the monitored machine or equipment and simultaneously visually and acoustically signal and fault condition. *
Automatický signalizační systém je v příkladu znázorněn na přiloženém výkresu, znázorňujícím blokové schéma příkladného provedení zapojení podle vynálezu pro osm sledovaných míst, jejichž počet v případě použití dalších stavebních prvků lze libovolně rozšířit.The automatic signaling system is illustrated by way of example in the accompanying drawing, which shows a block diagram of an exemplary embodiment of the circuit according to the invention for eight monitored sites, the number of which can be freely expanded if additional components are used.
Automatický signalizační systém podle vynálezu sestává z multivibrátoru 12, jehož výstup je propojen se vstupem ab hradlovacího obvodu 11 blokování impulsů.The automatic signaling system according to the invention consists of a multivibrator 12, the output of which is coupled to the input ab of the pulse blocking gate 11.
Druhý blokovací vstup ad tohoto hradlovacího obvodu 11 blokování impulsů je propojen s negovaným výstupem jj výstupní paměti J. Výstup ac hradlovacího obvodu 11 blokování impulsů je propojen se vstupem aa-desítkového čítače 10. Výstupy x, y, z tohoto čítače 10 jsou propojeny s adresovacími vstupy k, 1, m multiplexeru 1. Dále jsou výstupy i» X, i. desítkového čítače 10 propojeny se vstupy .ae, af, ag dekodéru 13. Výstupy ah až ao dekodéru 13 jsou propojeny s katodami dekadické číslicové indikační výbojkyThe second blocking input d of the pulse blocking gating circuit 11 is coupled to the negated output j1 of the output memory J. The output ac of the pulse blocking circuit 11 is coupled to the input of aa-decimal counter 10. Outputs x, y of this counter 10 are coupled to addressing inputs k, 1, m of the multiplexer 1. Next, the outputs i »X, i of the decimal counter 10 are coupled to the inputs .ae, af, ag of the decoder 13. The outputs ah to o of the decoder 13 are coupled to the cathodes of the decimal digital indicator lamp.
14. jejíž anoda je propojena přes anodový odpor 15 a kladným napětím +U2· Výstupy čidel nebo sledovaných míst A až H obvodu, které jsou upravené pro konkrétní logický systém, jsou propojeny se vstupy a až h dat multiplexeru 1. Přímý výstup i_ multiplexeru 1 je propojen se vsazovacím vstupem n výstupní paměti J. Dále je přímý výstup i. multiplexe213939 ru 1 propojen a blokovacím vstupem w hradlovacího obvodu J. Negovaný výstup j multiplexeru 1 je propojen s kontaktem druhé polohy přepínače 2, ručnš-automaticky.14. whose anode is connected via anode resistor 15 and positive voltage + U 2 · Outputs of sensors or monitored points A to H of the circuit, which are adapted for a particular logic system, are connected to inputs and up to h data of multiplexer 1. Direct output of multiplexer 1 is coupled to the input input n of the output memory J. Further, the direct output i of the multiplexer 213939 ru 1 is coupled to the blocking input w of the gating circuit J. The negated output j of the multiplexer 1 is coupled to the second switch contact 2 manually-automatically.
Kontakt první polohy přepínače 2 ručně-automaticky je propojen s výstupem v hradlovacího obvodu j). Výstupní kontakt přepínače 2, ručně-automaticky je propojen s nulovacím vstupem 0 výstupní paměti g, jejíž přímý výstup £ je propojen se vstupem zesilovacího stupně £. Výstup zesilovacího stupně £ je propojen s jednou stranou cívky poruchového relé g, jehož druhá strana je propojena s kladným potenciálem +U^. Paralelně k cívce poruchového relé £ ďe zapojena zhášecí dioda 6. Vstup u hradlovacího obvodu g je propojen s negovaným výstupem £ paměti 8, sloužící jako tvarovací obvod. Vsazovací vstup r paměti 8 je propojen s první stranou pracovního kontaktu odstavovacího tlačítka J poruch, a nulovací vstup s, paměti 8 je propojen s první stranou klidového kontaktu odstavovacího tlačítka J poruch. Druhé strany pracovního a klidového kontaktu odstavovacího tlačítka J poruch jsou spojeny s prvkem OV o napěťové úrovni nula voltu, tedy s prvkem OV. který vykazuje signál L logické nuly.The contact of the first position of the switch 2 manually-automatically is connected to the output in the gating circuit j). The output contact of the switch 2, manually-automatically, is coupled to the reset input 0 of the output memory g, the direct output of which is connected to the input of the amplifier stage. The output of the amplification stage 6 is connected to one side of the coil of the fault relay g, the other side of which is connected to the positive potential + U U. Parallel to the coil of the failure relay £ e d wheeling diode connected in hradlovacího sixth input circuit G is connected to the negated output £ memory 8 serving as a shaping circuit. The insertion input r of the memory 8 is coupled to the first side of the working contact of the fault stop button J, and the reset input s of the memory 8 is coupled to the first side of the idle contact of the fault stop button J. The other sides of the normally open and normally closed contact of the fault shut-off button J are connected to an OV element having a voltage level of zero volts, i.e. an OV element. which has a logic zero signal L.
Při provozu jsou impulsy z výstupu multivibrátoru 12. jejichž kmitočet je určen vnitřní mi RC - členy, přivedeny na vstup ab hradlovacího obvodu 11 blokování impulsů. Je-li sledovaná soustava ve stavu bez poruchy to je, kdy výstupy čidel nebo sledovaných míst A až H obvodu mají signál H logické jedničky, je na negovaném výstupu o výstupní paměti j signál logické jedničky, který je přiveden na blokovací vstup ad hradlovacího obvodu 11 a uvolňuje průchod impulsů na jeho výstup ac, který je propojen na vstup aa desítkového čítače 10 pracujícího v kódu BSD, jenž je těmito impulsy čítán neustále směrem nahoru, tdíže jeho výstupy x, y, z se v tomto kódu BOD mění neustále ze stavu0 do stavu 9. Výstupy x, y, z desítkového čítače 10 jsou propojeny s adresovacími vstupy k, 1, m osmikanálového multiplexeru pro funkci výběru dat. Tím jsou postupně frekvencí určenou mulfivibrátorem 12 přepínány logické signály ze vstupů a až h dat na přímý výstup i ,a v negovaném tvaru na výstup j multiplexeru 1. Objeví-li se například porucha na výstupu C, odpovídající adrese L H L logických signálů, to je desítkovému číslu dvě, je v okamžiku, kdy ee dostane desítkový čítač 10 do tohoto stavu, logický signál L logické nuly ze vstupu c dat multiplexeru 1 pro funkci výběru dat propojen na jeho přímý výstup £ a protože je tento propojen se vsazovacím vstupem n paměti provede její vsazení. Negovaný výstup A paměti 2 má nyní logický signál L, logické nuly, který je přiveden na blokovací vstup ad hradlovacího obvodu 11. který zablokuje impulsy pro desítkový čítač 10. Desítkový čítač 10 zůstane stát ve stavu odpovídající v BOD kódu adrese multiplexeru 1, na jejímž vstupu fl dat se objevil logický signál L, logické nuly signalizující poruchu, to je stav L HL logických signálů na výstupech x, z desítkového čítače 10. Tento stav je přiveden na vstup dekodéru 13 přivádějící kód BCD na kód jedna z deseti, to znamená, že se na výstupu a,i dekodéru 13 objeví potenciál o napětí nula voltu a protože je tento výstup propojen s katodou dekadické číslicové indikační výbojky 14 pro číslo dvě, rozsvítí se toto číslo a signalizuje poruchu čidla, nebo místa s označením dvě, protože anoda indikační výbojky 14 je propojena přes anodový odpor 15 na kladný potenciál +U2· Zároveň je přímý výstup výstupní paměti j, na němž je nyní logický signál H logické jedničky, propojen se vstupem zesilovacího stupně £, na jehož výstupu je opět připojena jedna stra213939 na cívky poruchového relé 2· Na tomto výstupu je nyní napojen potenciál o napětí nula voltu. Protože na druhý konec cívky poruchového relé 2 j« přiveden kladný potenciál toto relé přitáhne. První klidový kontakt poruchového relé 2 nyní rozpojit hlavní okruh sledovaného stroje, nebo zařízeni. Druhý klidový kontakt poruchového relé 2 může například rozpojit signalizační žárovku bez poruch a pracovní kontakty poruchového relé 2 Pak mohou zapnout signalizační žárovku porucha a houkačku na kmitovou sběrnu a vhodným zapojením umožnit její odstavení. Je-li přepínač 2 ručně-automaticky v poloze ručně je nulovací vstup o výstupní paměti j připojen na výstup v hradlovacího obvodu jehož blokovací vstup w je připojen na výstup j. multiplexeru 1. ha tomto je nyní logický signál L logické nuly a tím blokuje průchod signálu hradlovacím obvodem 2· v okamžiku, kdy je opravena porucha čidla nebo místa s výstupem C na adrese LH L logických signálů multiplexeru 1, to značí, že na vstupu c multiplexeru 1 přejde signál do stavu H logické jedničky, změní se signál i na výstupu j multiplexeru 1 na logický signál H logické jedničky. Tím se dostane i na blokovací vstup w hradlovacího obvodu 2 logický signál H, logické jedničky, který tento uvolní. Po stlačení odstavovacího tlačítka J poruchy je ze vstupu s paměti ,§ odpojen logický signál L logické nuly a připojen na vsazovací vstup r paměti negovaný výstup J; paměti 8 je nyní ve stavu logického signálu L logické nuly. Tento logický signál L logické nuly je přiveden na vstup u hradlovacího obvodu 2t na j®ho2 výstupu v se nyní objeví logický signál L logické nuly, který je přiveden na nulovací vstup 2 výstupní paměti j a způsobí její nulování. Logický signál L logické nuly na výstupu £ paměti J má za následek odpadnutí poruchového relé 2 a tím uvolnění stroje nebo zařízení, k jehož cívce je paralelně připojena zhášecí dioda 6, která chrání koncový tranzistor zesilovacího stupně £ proti přepětí, jež vzniká samoindukcí cívky při jejím vypnutí. Signál H logické jedničky na výstupu £ paměti j, jenž je přiveden na blokovací vystup ad hradlovacího obvodu JJ, uvolní nyní impulsy multivibrátoru 12 pro desítkový čítač 10. jenž se opět rozjede a , Λ’ změnou stavu na svých výstupech x, y, z v kódu BCD postupně přepíná logické signály ze vstupuj až h dat multiplexeru 1 na jeho výstup i, což se neustále opakuje ve frekvenci multivibrátoru 12. až do dalšího objevení poruchy, to je logického signálu L logické nuly na některém ze vstupu a až h multiplexeru J.; Je41i přepínač 2, ručně-automaticky v poloze automaticky dojjle k oístavení poruchy a k rozjetí desítkového čítače r· automaticky ihned po odstraněný, poruchy na místu signalizovaném indikační výbojkouIn operation, the pulses from the output of the multivibrator 12, the frequency of which is determined by the internal RC members, are applied to the input ab of the gating circuit 11 of the pulse lock. If the monitored system is in a fault-free state, that is, when the outputs of the sensors or monitored points A to H of the circuit have a logic 1 signal, there is a logic 1 signal on the negated output of the output memory j. and releases pulses to its output ac, which is coupled to the input aa of the decimal counter 10 operating in the BSD code, which is continuously counted up by these pulses, weighing its outputs x, y, z in this BOD constantly changing from 0 to The outputs x, y, z of the decimal counter 10 are coupled to the address inputs k, 1, m of the eight-channel multiplexer for the view function. Thereby, the logic signals from the data inputs a to h of the data are switched sequentially by the frequency determined by the mulfivibrator 12 to the direct output i, and in the negated form to the output j of the multiplexer 1. If for example a fault occurs at output C corresponding to the LHL address of the logical signals. number two, at the moment ee reaches the decimal counter 10, the logic zero logic L from the data input multiplexer 1 for the data function of the multiplexer 1 is connected to its direct output a and since it is connected to the input input n of the memory insetting. The negated output A of memory 2 now has a logic signal L, logic zero, which is applied to the blocking input ad of the gating circuit 11, which blocks pulses for the decimal counter 10. The decimal counter 10 remains in the state corresponding to the BOD code of the multiplexer 1 A data logic signal L, fault logic zeros, i.e. the state L HL of the logic signals at the outputs x, from the decimal counter 10 has appeared. This state is applied to the decoder input 13 supplying the BCD code to one of ten, that there is a potential of zero volt at the output a and of the decoder 13, and since this output is coupled to the cathode of the decimal digital indicator lamp 14 for number two, this number lights up to indicate a sensor or two point failure because the anode indicates of the lamp 14 is connected via anode resistor 15 to positive potential + U 2 the output memory j, on which the logic signal H of the logic one is now connected, is connected to the input of the amplification stage jehož, at the output of which one stra213939 is connected again to the coils of the fault relay 2. Since a positive potential is applied to the other end of the coil of the fault relay 2 ', this relay will attract. The first normally closed contact of fault relay 2 will now open the main circuit of the machine or equipment being monitored. For example, the second normally closed contact of the fault relay 2 can open the fault-free signal lamp and the fault relay 2 P operating contacts if they can turn on the fault light and horn to the collector and enable it to be shut down by appropriate wiring. If the switch 2 is manually-automatically in the manual position, the reset input o of the output memory j is connected to an output in the gating circuit whose blocking input w is connected to the output j of the multiplexer 1h. signal gating circuit 2 · when the corrected sensor failure or places with output C at LH L logic signals multiplexer 1, it indicates that the input c of the multiplexer 1 passes a signal to the H level of logical changes the signal on the output j of multiplexer 1 to logic signal H of logic one. In this way, the blocking input w of the gating circuit 2 also receives a logic signal H, a logical one, which releases it. After pressing the fault shutdown button J, the logic zero signal L is disconnected from the memory input § and the negated output J is connected to the input memory input r; The memory 8 is now in logic zero state L. This logic zero logic L signal is applied to the input at the gating circuit 2t at its output 2 now the logic zero logic signal L, which is applied to the reset input 2 of the output memory i, will cause it to be reset. The logic zero logic signal L of the output J of the memory J results in the failure of the fault relay 2 , thereby releasing the machine or device, the coil of which is connected in parallel with a quench diode 6 which protects the output transistor of the boost stage 6 against overvoltage. off. The signal H of the logic 1 at the output paměti of the memory j, which is applied to the blocking output d of the gating circuit 11, now releases the pulses of the multivibrator 12 for the decimal counter 10 which starts again. The BCD sequentially switches the logic signals from the input up to the data of the multiplexer 1 to its output i, which is repeated continuously at the frequency of the multivibrator 12 until the next failure occurs, that is the logical zero signal L at one of the inputs a to h. Je41i switch 2, manually-automatically in position automatically arrives at fault location and starts the decimal counter r · automatically immediately after removal, fault at the location indicated by the indicator lamp
A' u· To je po změně logického signálu L logické nuly na logický signál H logické ýA 'u · It is logical ý after the change of logical signal L of logical zero to logical signal H
jedničky na vstupu daného adresouj v jejímž stavu zůstal stát desítkový čítač 10.number 1 at the address given input, in which state the decimal counter 10 stood.
Claims (1)
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS164280A CS213939B1 (en) | 1980-03-10 | 1980-03-10 | Automatic signalling system |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS164280A CS213939B1 (en) | 1980-03-10 | 1980-03-10 | Automatic signalling system |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS213939B1 true CS213939B1 (en) | 1982-04-09 |
Family
ID=5351276
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS164280A CS213939B1 (en) | 1980-03-10 | 1980-03-10 | Automatic signalling system |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS213939B1 (en) |
-
1980
- 1980-03-10 CS CS164280A patent/CS213939B1/en unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US3745546A (en) | Controller output circuit | |
| US5444390A (en) | Means and method for sequentially testing electrical components | |
| JP3306062B2 (en) | A device that monitors whether the load works | |
| US5309314A (en) | Circuit configuration for actuating a safety relay | |
| US4517554A (en) | Method and apparatus for inspecting a danger alarm system | |
| US3992636A (en) | Digital input circuit with fault detection means | |
| US3706983A (en) | Lamp circuit | |
| US4455549A (en) | Indication device | |
| JP4597278B2 (en) | Electric circuit device and inspection method | |
| CS213939B1 (en) | Automatic signalling system | |
| US3480938A (en) | Annunciator system | |
| US4034369A (en) | Check circuit for checking vehicle warning system | |
| EP0270871B1 (en) | Input/output system for signals in a digital control system | |
| EP1480239B1 (en) | Method for operating and monitoring circuit for an electronic-mechanical position switch | |
| US3745547A (en) | Lamp supervisory circuit | |
| US6985344B2 (en) | Polling loop short and overload isolator (VSOI) | |
| US4862094A (en) | Stroboscopic light circuit diagnostic system | |
| US3484770A (en) | Malfunction alarm annunciator | |
| DE2400604B2 (en) | Electronic error display system | |
| US3618011A (en) | Compensated pilot indicator circuit for vehicle turn signal systems | |
| US3307166A (en) | Annunciator system | |
| US3228018A (en) | Signalling switch gear | |
| HU197110B (en) | Circuit arrangement for testing display units of led in particular display units of validable balances | |
| EP0013706B1 (en) | System for automatically monitoring the charging state of the mains independent power supply and the humidity in the responder of a vehicle location system | |
| US3747093A (en) | Alarm circuit |