CS211996B1 - Omezovač vstupních úrovni pro logické obvody - Google Patents

Omezovač vstupních úrovni pro logické obvody Download PDF

Info

Publication number
CS211996B1
CS211996B1 CS822280A CS822280A CS211996B1 CS 211996 B1 CS211996 B1 CS 211996B1 CS 822280 A CS822280 A CS 822280A CS 822280 A CS822280 A CS 822280A CS 211996 B1 CS211996 B1 CS 211996B1
Authority
CS
Czechoslovakia
Prior art keywords
diode
level
resistor
transistor
power supply
Prior art date
Application number
CS822280A
Other languages
English (en)
Inventor
Jiri Kozumplik
Original Assignee
Jiri Kozumplik
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Jiri Kozumplik filed Critical Jiri Kozumplik
Priority to CS822280A priority Critical patent/CS211996B1/cs
Publication of CS211996B1 publication Critical patent/CS211996B1/cs

Links

Landscapes

  • Logic Circuits (AREA)

Abstract

Vynález se týká oboru výpočetní techniky, zejména interfejsových zařízení styku počí-. tače s okolním prostředím. - Signál z reálného prostředí je třeba před přivedením do logické sítě upravit na signál s úrovněmi a hranami podle požadavků této logické sítě. U více bitové informace je třeba zajistit minimální rozdíly hysterese vstupních obvodů jednotlivých kanálů tak, aby rozdíl úrovni, kdy jsou všechny kanály na úrovni L a posléze na úrovni H, byl minimální. Navazující logickou síť je vhodné ochránit před důsledky omylů, které mohou vzniknout při zapojování vstupů, například přivedením síťového napětí. Podstata vynálezu spočívá v tom, že na vstup logické sítě je připojena kombinace odporů, diod, tranzistorů a Schmittova klopného obvodu tak, že mezi vstupní svorkou omezovače vstupních úrovní a druhý napájecí zdroj je zapojena dioda a odpor. Na katodu diody je připojena katoda další diody. Anoda této diody je připojena do báze tranzistoru a přes odpor na první napájecí zdroj. Emitorový a kolektorový obvod tranzistoru jsou součástí Schmittova klopného obvodu, jehož výstup je 1 výstupní svorkou omezovače vstupních úrovní. Vynález může být využit zvláště ve výpočetní technice, v oblasti měření, regulace a obecně všude tam, -kde je třeba signál daných úrovní a hran převést na signál úrovní a hran pro určitou logickou síť s výhodou ochrany této sítě přeď přepětím.

Description

Vynález se týká omezovače vstupních úrovní pro logické obvody, užité v interfejsových zařízeních styku počítače s okolním prostředím.
Dosud známá zapojení omezovačů úrovní využívají různá zapojení, složená z odporů, diod, případně tranzistorů. Společnou nevýhodou těchto, zapojení je, že v okamžiku přetížení tohoto obvodu, například přivedením napětí sítě, dojde k značné výkonové ztrátě na součástkách omezovače, což obvykle vede k jejich poškození, případně i poškození desky se spoji. Obvod ,sice může ochránit vstupy logické sítě tím, že se přeruší, jeho destrukce však vyvplává nutnost opravy, je proto nezbytné vhodným zapojením a volbou součástí omezit výkonovou ztrátu ná minimum.
Uvedené nedostatky odstraňuje omezovač úrovní pro' logické obvody zajišťující styk počítače s reálným prostředím, tvořený kombinací odporů, diod, tranzistoru a Schmíttova klopného obvodu, podle vynálezu, jehož podstatou je, že mezí druhý napájecí zdroj a vstupní svorku je zapojen odpor. a diodu, na jejíž katodu je připojena druhá dioda, jejíž anoda je zapojena přes druhý odptjr na první napájecí zdroj a do báze tranzistoru, který je připojen do Schmittova klopného obvodu, jehož výstup tvoří výstupní svorku omezovače.
Technický pokrok daný vynálezem se vyznačuje vyššími účinky technickoekonomickými, které spočívají v tom, že na vstup interfejsového zařízení je zapojen obvod, který upravuje vstupní signál z prostředí na signál š úrovněmi a hranami podlé požadavků následující logické sítě a tuto dokáže spolehlivě ochránit i v případě, vyskytne-li se na vstupní svorce napětí sítě. Obvod sám není tímto stavem poškozen a není ani omezen časový interval stavu přetížení. Omezovač vstupních úrovní je složen z běžných součástek a je prostorově nenáročný.
Konkrétní provedení vynálezu je schematicky zobrazeno na přiloženém výkrese..
Na vstup I omezovače úrovní je připojena anoda diody 1. Katoda této diody je spojena s katodou druhé diody 2 a přes odpor li je připojena na druhý napájecí zdroj 4; Anoda druhé diody 2 je připojena na bázi tran-

Claims (1)

  1. předmEt
    Omezovač vstupních úrovní pro logické obvody zajišťující styk počítače s reálným prostředím, tvořený kombinací odporů, diod, tranzistorů a áchmittova klopného obvodu, vyznačené tím, že mezi druhý napájecí zdroj (4) a vstupní svorku (I) je zapojen odpor (11) a dioda-JI), na jejíž katodu je připojezistoru SI a přes druhý odpor 21 na první napájecí zdroj 3. Kolektorový a emitorový obvod tranzistoru SI je tvořen obvody Schmittova klopného obvodu 5, jehož výstup je připojen na výstupní svorku 0 omezovače úrovní.
    Funkci omezovače úrovni je možná popsat takto: Je-li na vstupní svorce I napětí nula V, je na společném bodě katod diod 1 a 2 malé záporné napětí a na bázi tranzistoru Sl opět napětí nula V. Proud z prvního napájecího zdroje 3 prochází druhým odporem 21, druhou diodou 2 a prvním odporem 11 do druhého napájecího zdroje 4. Tranzistor 51 je v nevodivém stavu, čemuž odpovídá úroveň L ha výstupu Schmittova klopného obvodu S. Je-li na vstupní svorku I omezovače úrovní přivedeno kladné napětí, první dioda 1 je tímto pólováňa v propustném směru a druhá dioda 2 v závěrném^ Proud ze vstupní svorky I protéká první diodou 1 přes první odpor 11 do druhého napájecího zdroje 4. Odpor 11 je volen tak, aby výkonová ztráta tohoto stavu byla minimální. - Jelikož druhá dioda 2 je nevodivá, proud z prvního napájecího zdroje 3 prochází přes druhý odpor 21 do báze tranzistoru Sl. Tento je uveden do vodivého stavu a na výstupní svorce O omezovače úrovní je úroveň H. Dostane-li se na vstupní svorku I omezovače úrovní záporné napětí, první dioda 1 je pólováňa' v závěrném směru a je tudíž nevodivá. Proud z prvního napájecího zdroje 3 prochází druhým odporem 21, druhou diodou 2 a prvním odporem 11 do druhého napájecího zdroje 4. Tranzistor Sl je nevodivý, . na výstupu omezovače úrovní O je obnoven stav L. Přípustná velikost záporného hapětí na vstupní svorce I závisí pouze na typu diody, výkonová ztráta tohoto stavu je nulová. Je-li vstupní svorka I ponechána nezapojená, tranzistor Sl je opět nevodivý a na výstupu O je úroveň L.
    Předmět vynálezu je využitelný zejména při výrobě zařízení, která umožňují styk počítače s reálným prostředím. Je dále využitelný všude tam, kde je třeba vstupní signál určitých úrovní převést na signál úrovní a hran vhodných pro logické obvody, na příklad TTL a podobně s výhodou možnosti ochrany logické sítě při přetížení jak stejnosměrným tak střídavým napětím včetně napětí sítě.
    vynalezu na druhá dioda (2), jejíž anoda je zapojena přes druhý odpor (21) na první napájecí zdroj (3) a do báze tranzistoru (51), který je připojen do Schmittova klopného obvodu (5), jehož výstup tvoří výstupní svorku (O) omezovače úrovní.
CS822280A 1980-11-27 1980-11-27 Omezovač vstupních úrovni pro logické obvody CS211996B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS822280A CS211996B1 (cs) 1980-11-27 1980-11-27 Omezovač vstupních úrovni pro logické obvody

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS822280A CS211996B1 (cs) 1980-11-27 1980-11-27 Omezovač vstupních úrovni pro logické obvody

Publications (1)

Publication Number Publication Date
CS211996B1 true CS211996B1 (cs) 1982-02-26

Family

ID=5432506

Family Applications (1)

Application Number Title Priority Date Filing Date
CS822280A CS211996B1 (cs) 1980-11-27 1980-11-27 Omezovač vstupních úrovni pro logické obvody

Country Status (1)

Country Link
CS (1) CS211996B1 (cs)

Similar Documents

Publication Publication Date Title
US4385337A (en) Circuit including an MOS transistor whose gate is protected from oxide rupture
US3638102A (en) Overload protection circuit
US3716722A (en) Temperature compensation for logic circuits
US3562547A (en) Protection diode for integrated circuit
US4420786A (en) Polarity guard circuit
GB2179220A (en) Power-on reset circuit arrangements
US2913599A (en) Bi-stable flip-flops
US3109981A (en) Over-voltage protective circuit
CS211996B1 (cs) Omezovač vstupních úrovni pro logické obvody
US3219839A (en) Sense amplifier, diode bridge and switch means providing clamped, noise-free, unipolar output
US5130636A (en) Protective circuit for providing a reference voltage at a backplane
US3188499A (en) Protective circuit for a transistor gate
US3023326A (en) Overload protection circuit
US3121806A (en) Electronic code comparator
SU1192018A1 (ru) Устройство дл контрол целости электрических цепей
US3461315A (en) Electronic signal selector
KR890001435B1 (ko) 전원 스위칭 트랜지스터의 보호회로
US3210646A (en) Automatic error sensing point switching circuits for electronically regulated power supply
SU1164681A1 (ru) Стабилизатор двухпол рного напр жени с защитой
SU1108418A2 (ru) Устройство дл защиты стабилизатора напр жени
SU1534442A1 (ru) Стабилизатор напр жени посто нного тока
SU830369A2 (ru) Ограничитель посто нного напр жени
SU1125765A1 (ru) Устройство дл преобразовани входного двоичного сигнала в телеграфный сигнал
SU1617424A1 (ru) Стабилизатор напр жени с защитой от перегрузки по току
SU1130848A1 (ru) Вторичный источник питани посто нного тока