CS210936B1 - Zapojeni k řízení imitančních dvojpólů - Google Patents

Zapojeni k řízení imitančních dvojpólů Download PDF

Info

Publication number
CS210936B1
CS210936B1 CS815579A CS815579A CS210936B1 CS 210936 B1 CS210936 B1 CS 210936B1 CS 815579 A CS815579 A CS 815579A CS 815579 A CS815579 A CS 815579A CS 210936 B1 CS210936 B1 CS 210936B1
Authority
CS
Czechoslovakia
Prior art keywords
immittance
digital
dipoles
input
control
Prior art date
Application number
CS815579A
Other languages
English (en)
Inventor
Vladimir Lysenko
Original Assignee
Vladimir Lysenko
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Vladimir Lysenko filed Critical Vladimir Lysenko
Priority to CS815579A priority Critical patent/CS210936B1/cs
Publication of CS210936B1 publication Critical patent/CS210936B1/cs

Links

Landscapes

  • Networks Using Active Elements (AREA)

Abstract

Doposud elektrické analogové i neelektrické řízení imitačních dvojpólů mé omezené možnosti v přesnosti nastavení vstupní případně přenosové imitace a tím i omezené použití. Podle vynálezu zapojení k řízení imitanSních dvojpólů sestává z číslicově analogového převodníku s napojenou řídící veličinou a svorkami zemního potenciálu, přičemž je do obvodu zapojena řízená imitance. Tato řízené imitance může být zapojena bud mezi vstupní a výstupní svorku násobícího číslicově analogového převodníku aneb mezi vstupní svorku čísličově analogového převodniku a svorku zemního potenciálu. Obě alternativy jsou znázorněny na schématu zapojení. Použití se předpokládá pro číslicové řízení, měření.

Description

(54) Zapojeni k řízení imitančních dvojpólů
Doposud elektrické analogové i neelektrické řízení imitačních dvojpólů mé omezené možnosti v přesnosti nastavení vstupní případně přenosové imitace a tím i omezené použití.
Podle vynálezu zapojení k řízení imitanSních dvojpólů sestává z číslicově analogového převodníku s napojenou řídící veličinou a svorkami zemního potenciálu, přičemž je do obvodu zapojena řízená imitance. Tato řízené imitance může být zapojena bud mezi vstupní a výstupní svorku násobícího číslicově analogového převodníku aneb mezi vstupní svorku čísličově analogového převodniku a svorku zemního potenciálu.
Obě alternativy jsou znázorněny na schématu zapojení. Použití se předpokládá pro číslicové řízení, měření.
Ů (51) Int Cl.3 H 03 H 17/00
VO
tr> I 1
1
—1-o
Lf)
6-5
- «Λ-i
2,0936
Vynález se týká zapojení k řízení imitančních dvojpólů.
Jsou známy různé způsoby elektrického analogového i neelektrického řízení imitančních dvojpólů. Jejich nedostatkem jsou omezené možnosti v přesnosti nastavení.vstupní eventuálně přenosové imitance a tím i omezeni v možnostech použití.
Uvedené nedostatky odstraňuje zapojení k řízení·imitančních dvojpólů, podle vynálezu, jehož podstata spočívá v tom, že k násobícímu číslicově analogovému převodníku jsou připojeny první a druhá svorka a řídicí svorky a řízená imitance je připojena mezi první a druhou svorku nebo mezi první svorku a svorku zemního potenciálu.
Podstatnou výhodou řešení podle vynálezu je číslicový způsob řízení, jehož přesnost v nastavení hodnoty vstupní eventuálně přenosové imitance je teoreticky neomezená.
Na připojeném obrázku 1 je principiální blokové zapojení obvodu pro zajištění součinu ' a na obr. 2 pro zajištění podílu řízené imitance a řídicí číslicové veličiny, podle vynálezu
Ke vstupu násobícího čísličově analogového převodníku 2 3e připojena první svorka a a k jeho výstupu druhé svorka b. Vstupní napětí U^ je mezi první svorkou a a svorkou c zemního potenciálu. Výstupní napětí Ug je mezi druhou svorkou b a svorkou o zemního potenciálu. Vstupní proud I1 je veden ve směru šipky vstupní proud i' je pak vstupním proudem násobícího číslicově analogového převodníku £ a je označen šipkou £. Vstupní číslo představující řídicí veličinu D je přivedeno na řídicí svorky 2 násobícího číslicově analogového převod niku 2'
Pokud je řízené imitance 6 připojena mezi první a druhou svorku a a b, určí se vstupní admitanoe Ýyst·
Pokud je řízené imitance 6 připojena mezi první svorku a a svorku c zemního potenciálu, určí se přenosové admitanoe Ya^. Jestliže pro výstupní napětí Ug platí
Ug = (1 - D) U,, kde U, je vstupní napětí, a za předpokladu, že I'-»0, platí pro vstupní admitanci vztah 1 τ
Tento vztah je podstatou řešení ab podle vynálezu pro Tyst· Y
Tento vztah je podstatou řešení podle vynálezu pro přenosovou admitanci.
Vynález lze využít v různýoh aplikacích jako například číslicově řízený kapacitor, kde se ve spojení s RC oscilátorem realizuje generátor s číslicovým řízením výstupní frekvence a s dalším připojením číslicové zpětné vazby pak číslicově řízená fázová smyčka. Z možných dalších aplikací lze uvést využití v číslicových měřicích R, L, C, číslicově řízených filtrech a tak podobně.

Claims (1)

  1. PŘEDMĚT VYNÁLEZU
    Zapojení k řízení imitančníoh dvojpólů, vyznačující se tím, že k násobícímu analogovému převodníku (5) jsou připojeny první a druhá svorka (a, b) a řídicí svorky (7) a řízená imitance (6) je připojena mezi první a druhou svorku (a, b) nebo mezi první svorku (a) a svorku (c) zemního potenciálu.
CS815579A 1979-11-27 1979-11-27 Zapojeni k řízení imitančních dvojpólů CS210936B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS815579A CS210936B1 (cs) 1979-11-27 1979-11-27 Zapojeni k řízení imitančních dvojpólů

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS815579A CS210936B1 (cs) 1979-11-27 1979-11-27 Zapojeni k řízení imitančních dvojpólů

Publications (1)

Publication Number Publication Date
CS210936B1 true CS210936B1 (cs) 1982-01-29

Family

ID=5431749

Family Applications (1)

Application Number Title Priority Date Filing Date
CS815579A CS210936B1 (cs) 1979-11-27 1979-11-27 Zapojeni k řízení imitančních dvojpólů

Country Status (1)

Country Link
CS (1) CS210936B1 (cs)

Similar Documents

Publication Publication Date Title
SE8400911D0 (sv) Krets for alstring av en signal representerande tidsintegrerade produkten av tva insignaler
CS210936B1 (cs) Zapojeni k řízení imitančních dvojpólů
US3712977A (en) Analog electronic multiplier,divider and square rooter using pulse-height and pulse-width modulation
US3436643A (en) Solid-state d-c to a-c converter
JPS5573105A (en) Elastic surface wave oscillator
RU2058664C1 (ru) Активный двухполюсник
SU1580272A1 (ru) Измеритель активной мощности
JPS5586215A (en) Doubling circuit
Abuelma'atti et al. Digitally programmable active-R square wave generator
JPS55131824A (en) Reference voltage generator
JPS54161259A (en) Voltage-frequency converter
SU746913A1 (ru) Многофункциональный генератор
Nandi et al. Novel earthed capacitor dual-input tunable ideal integrator with enlarged time constant
JPS6477207A (en) Nonlinear compesanting circuit
JPS6476174A (en) Analog multiplying circuit
GB1097195A (en) Analog function generator
JPS5578615A (en) Phase shift circuit
GB1409104A (en) Oscillator
JPS5546601A (en) Variable bias circuit
CS248844B1 (cs) Zapojení pro tvarování periodického průběhu napětí
JPS6469107A (en) Inverting circuit
JPS6418317A (en) Digital-analog converter circuit
JPS54136251A (en) Two terminal impedance circuit
JPS6416006A (en) Dc amplifier circuit
JPS56168407A (en) Amplifier