CS209733B1 - Zapojení řídicího modulu rychlých přídavných zařízení číslicového počítače - Google Patents

Zapojení řídicího modulu rychlých přídavných zařízení číslicového počítače Download PDF

Info

Publication number
CS209733B1
CS209733B1 CS7880A CS7880A CS209733B1 CS 209733 B1 CS209733 B1 CS 209733B1 CS 7880 A CS7880 A CS 7880A CS 7880 A CS7880 A CS 7880A CS 209733 B1 CS209733 B1 CS 209733B1
Authority
CS
Czechoslovakia
Prior art keywords
block
data path
group
data
input
Prior art date
Application number
CS7880A
Other languages
English (en)
Inventor
Pavel Kubin
Dusan Loutocky
Original Assignee
Pavel Kubin
Dusan Loutocky
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Pavel Kubin, Dusan Loutocky filed Critical Pavel Kubin
Priority to CS7880A priority Critical patent/CS209733B1/cs
Publication of CS209733B1 publication Critical patent/CS209733B1/cs

Links

Landscapes

  • Information Transfer Systems (AREA)

Description

Vynález se týká řídícího modulu rychlých přídavných zařízení číslicového počítače umožňujícího přímé napojení přídavných zařízení s vysokou rychlostí přenosu dat jako například magnetických diskových pamětí na sběrnice vnitřní struktury počítače.
Dosud známá řešení integrovaných řídících modulu pro připojeni rychlých přídavných zařízení počítače používající autonomní mikroprogramové řadiče, se vyznačují tím, že tok dat i řídicí informace procházejí bud pouze obvody mikroprograraového řadiče, nebo pouze speciálními obvody určenými pro propojení tohoto modulu s hlavní pamětí, respektive s ostatními moduly počítače. Nevýhoda tohoto řešení spočívá ve složitosti těchto speciálních obvodů a v omezení rychlosti toku informace, kterou jsou tyto obvody schopny zpracovat.
Všechny tyto nedostatky jsou omezeny zapojením řídicího modulu rychlých přídavných zařízení číslicového počítače podle vynálezu, jehož podstata spočívá v tom, že sestává alespoň z bloku datové cesty a z bloku připojení přídavných zařízení, přičemž blok datové cesty je připojen první skupinou vstupů a současně první skupinou výstupů na první soustavu vodičů spojení modulů systému a dále první skupina výstupů bloku připojení přídavných zařízení je propojena druhou skupinou vodičů pro přenos dat s druhou skupinou vstupů bloku datové cesty a dále první skupina vstupů bloku připojení přídavných zařízení je propojena třetí skupinou vodičů pro přenos dat s druhou skupinou výstupů bloku datové cesty a dále první výstup bloku připojení přídavných zařízení je propojen prvním vodičem pro přenos vkládacího signálu s prvním vstupem bloku datové cesty a dále druhý výstup bloku připojení přídavných zařízení je propojen druhým vodičem pro přenos čítacího pulsu s druhým vstupem bloku datové cesty a dálě třetí výstup bloku připojený přídavných zařízení je propojen třetím vodičem pro přenos signálu o neklidu obvodu porovnání adresy s třetím vstupem bloku datové cesty a dále čtvrtý výstup bloku připojení přídavných zařízení je propojen čtvrtým vodičem pro přenos signálu testu přetečení se čtvrtým ' vstupem bloku datové cesty a dále první výstup bloku datové cesty je propojen pátým vodičem pro přenos signálu blokování dat pří přečtení s prvním vstupem bloku připojení přídavných zařízení.
Vynález přináší hlavně výhody v tom, že použití autonomní datové cesty umožňuje značnou variabilitu v rychlostech přenosu informace mezi připojenými přídavnými zařízeními a hlavní pamětí počítače a v tom, že důsledné oddělení přenosu dat na jedné a přenosu řídicí informace na druhé straně dovoluje jednak zvýhodnit jeden druh přenosu před druhým, jednak umožňuje zvýšit rychlost přenosu a jednak celkově zjednodušuje obvody přímo se účastnící přenosu informace .
Na připojeném obrázku je schematicky znázorněno blokové schéma řídicího modulu podle vynálezu.
Modul sestává alespoň z bloku 1 datové cesty a z bloku 2_ připojení přídavných zařízení. Na témže obrázku jsou rovněž znázorněny datové, řídící, podmínkové a speciální sig nály potřebné pro pochopení funkce takovéhoto řídicího modulu. Blok 1 datové cesty je připojen první skupinou vstupů 121 až ££M a současně první skupinou výs tupů 131 až 13p na první, o sobě známou soustavou vodi čů 10 spojení modulů systému a dále první skupina výstupů 201 až 20N bloku £ připojení přídavných září zení je propojena druhou skupinou vodičů 301 až 30N pro přenos dat s druhou skupinou vs tupů 201 až 2ON bloku £ datové cesty a dále první skupina vstupů 211 až 21N bloku £ připojení přídavných zařízení je propojena třetí skupinou vodičů 401 až 40N pro přenos dat s druhou skupinou výstupů 111 až 1 1N bloku 1 datové cesty a dále první výstup 220 bloku 2 připojení přídavných zařízení je propojen prvním vodičem 500 pro přenos vkládacího signálu s prvním vstupem 140 bloku £ datové cesty a dále druhý výstup 230 bloku £ připojení přídavných zařízení je propojen druhým vodičem 510 pro přenos čítacího pulsu s druhým vstupem 150 bloku 1 datové cesty a dále třetí výstup 240 bloku £ připojení přídavných zařízení je propojen třetím vodičem 520 pro přenos signálu o neklidu obvodu porovnání adresy s třetím vstupem 160 bloku 1 datové cesty a dále čtvrtý výstup 250 bloku £ připojení přídavných zařízení je propojen čtvrtým vodičem 530 pro přenos signálu testu přetečení se čtvrtým vstupem 170 bloku £ datoPŘEDMĚT
Zapojení řídicího modulu rychlých přídavných zařízení číslicového počítače vy značené tím, že sestává alespoň z bloku /1/ datové cesty a z bloku /2/ připojení přídavných zařízení, přičemž blok /1/ datové cesty je připojen první skupinou vstupů /121 až 12M/ a současně první skupinou výstupů /131 až 13P/ na první soustavu vodičů /10/ spojení modulů systému a dále první skupina výstupů /201 až 2011/ bloku /2/ připojení přídavných zařízení je propojena druhou skupinou vodičů /301 až 30N/ pro přenos dat s druhou skupinou vstupů /201 až 20N/ bloku /1/ datové cesty a dále první skupina vstupů /211 až 21N/ bloku /2/ připojeni přídavných zařízení je propojena třetí skupinou vodičů /401 az 40N/ pro přenos dat s druhou skupinou výstupů /111 až 11N/ bloku /1/ datové cesty a dále první výstup /220/ bloku /2/ připojení přídavných zařízení je propojen prvním vodičem /500/ vé cesty a dále první výstup 180 bloku 1 datové cesty je propojen pátým vodičem 540 pro přenos signálu blokování dat při přetečení s prvním vstupem 260 bloku £ připojení přídavných zařízení.
Uvedené zapojení umožňuje vzájemný přenos rychlých dat přenášených druhou 301 až 30N a třetí 401 až 40N skupinou vodičů mezi blokem £ připojení přídavných zařízení a blokem £ datové cesty. Tato data jsou potom přenášena z bloku 1 datové cesty prostřednictvím první soustavy vodičů 10 spojení modulů systému mezí modulem přTpojení rychlých přídavných zařízení a pamětí počítače. Přenos dat mezi blokem 1 datové cesty a blokem £ připojení přídavných zařízení je řízen vkládacími pulsy přenášenými prvním vodičem 500, čítacími pulsy přenášenými druhým vodičem 510 a signály pro přenos stavy bloku 1 datové cesty, to jest hlášením o přetečení dat v bloku 1 datové cesty pátým vodičem 540 a signály řídicími testování tohoto stavu bloku 1 datové cesty generovanými blokem 2 připojení přídavných zařízení, to jest signálem o neklidu obvodu porovnání adresy přenášeným třetím vodičem 520 a signálem testu přetečení přenášeném čtvrtým vodičem 530.
Řídicí modul rychlých přídavných zařízení je použit pro připojení diskových pamětí u počítače.

Claims (1)

  1. pro přenos vkládacího signálu s prvním vstupem /140/ bloku /1/ datové cesty a dále druhý výstup /230/ bloku /2/ připojení přídavných zařízení je propojen druhým vodičem /510/ pro přenos čítacího pulsu s druhým vstupem /150/ bloku /1/ datové cesty a dále třetí výstup /240/ bloku /2/ připojeni přídavných zařízení je propojen třetím vodičem /520/ pro přenos signálu o neklidu obvodu porovnání adresy s třetím vstupem /160/ bloku /1/ datové cesty a dále čtvrtý výstup /250/ bloku /2/ připojení přídavných zařízení je propojen čtvrtým vodičem /530/ pro přenos signálu testu přetečení se čtvrtým vstupem /170/ bloku /1/ datové cesty a dále první výstup /180/ bloku /1/ datové cesty je propojen pátým vodičem /540/ pro přenos signálu blokování dat při přetečení s prvním vstupem /206/ bloku /2/ připojení přídavných zařízení.
CS7880A 1980-01-02 1980-01-02 Zapojení řídicího modulu rychlých přídavných zařízení číslicového počítače CS209733B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS7880A CS209733B1 (cs) 1980-01-02 1980-01-02 Zapojení řídicího modulu rychlých přídavných zařízení číslicového počítače

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS7880A CS209733B1 (cs) 1980-01-02 1980-01-02 Zapojení řídicího modulu rychlých přídavných zařízení číslicového počítače

Publications (1)

Publication Number Publication Date
CS209733B1 true CS209733B1 (cs) 1981-12-31

Family

ID=5332294

Family Applications (1)

Application Number Title Priority Date Filing Date
CS7880A CS209733B1 (cs) 1980-01-02 1980-01-02 Zapojení řídicího modulu rychlých přídavných zařízení číslicového počítače

Country Status (1)

Country Link
CS (1) CS209733B1 (cs)

Similar Documents

Publication Publication Date Title
US3967059A (en) Bi-directional logic system
EP0191842B1 (en) Assist circuit for a data bus in a data processing system
US3924240A (en) System for controlling processing equipment
EP0369365B1 (en) Monolithic skew reduction scheme for separately clocked data transfers
US4471425A (en) A data transfer control system for multiple units on a common bus using a serially transmitted transfer permission signal
US3643223A (en) Bidirectional transmission data line connecting information processing equipment
JPS62500276A (ja) 双方向中継装置
CS209733B1 (cs) Zapojení řídicího modulu rychlých přídavných zařízení číslicového počítače
GB928742A (en) Improvements in or relating to circuit arrangements for controlling switching matrices
JPS56110125A (en) Data processing device
AU6672681A (en) Data transmission
US4447813A (en) Programmable bus for the control of electronic apparatus
US4015244A (en) Selective addressing system
SU1406619A1 (ru) Устройство дл приема и передачи информации
SU1427373A1 (ru) Устройство дл сопр жени абонентов
KR840000385B1 (ko) 버스 접촉 시스템
JPS57106933A (en) Request signal connecting system
JPS6347106Y2 (cs)
SU1372355A1 (ru) Буферный повторитель
JPS5829550B2 (ja) プロセツサ間高速デ−タ転送方式
SU1580385A1 (ru) Устройство дл сопр жени электронно-вычислительных машин
SU1481779A1 (ru) Устройство дл сопр жени процессора с пам тью
JPS58125124A (ja) パラレルバス制御装置
KR900008039B1 (ko) 멀티버스를 이용한 인터페이스 카드
RU2013808C1 (ru) Устройство для сбора, преобразования и передачи аналоговой информации