CS203276B1 - Zapojení kombinovaného diodoreléového logického členu - Google Patents

Zapojení kombinovaného diodoreléového logického členu Download PDF

Info

Publication number
CS203276B1
CS203276B1 CS461477A CS461477A CS203276B1 CS 203276 B1 CS203276 B1 CS 203276B1 CS 461477 A CS461477 A CS 461477A CS 461477 A CS461477 A CS 461477A CS 203276 B1 CS203276 B1 CS 203276B1
Authority
CS
Czechoslovakia
Prior art keywords
inputs
inhibit
logic
terminal
diodes
Prior art date
Application number
CS461477A
Other languages
English (en)
Inventor
Arnost Schlemmer
Jindrich Cerveny
Original Assignee
Arnost Schlemmer
Jindrich Cerveny
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Arnost Schlemmer, Jindrich Cerveny filed Critical Arnost Schlemmer
Priority to CS461477A priority Critical patent/CS203276B1/cs
Publication of CS203276B1 publication Critical patent/CS203276B1/cs

Links

Landscapes

  • Relay Circuits (AREA)

Description

Vynález řeší zapojení kombinovaného dioJ doreléového logického členu, který je použitelný pro realizaci složitých typů logických funkcí.
Dosud se v diodoreléové logice užívá jen zapojení, které má pro n přímých vstupů n součtových diod, připojených svými katodami na jeden vývod cívky relé a pro m inverzních vstupů, zvaných též inhibiční užívá m součtových diod, připojených svými katodami na druhý vývod cívky relé, která je dále -přes odpor připojena na záporné napájecí napětí, přičemž se obvykle užívá relé se spínacím kontaktem.
Jiné zapojení užívá několika diodoodporových paralelních větví, čímž se umožňuje i realizace1 obecnějších funkcí, avšak toto zapojení má další nevýhodu v tom,· že je složitější, má více součástí i spojů, několikanásobně větší spotřebu, zabírá 'velký prostor a vyzařuje nadměrné teplo, takže jeho použití je omezené. „ ' 1
Společnou podstatnou nevýhodou obou uvedených známých zapojení je skutečnost, že realizace složitých logických funkcí pro více proměnných zde v jednom logickém stupni není možná, takže se užívá sériově razených logických obvodů, čímž počet součástí, prostor, spotřeba a ztrátové teplo nadměrně narůstají a spolehlivost obvodů klesá.
Uvedené nedostatky odstraňuje zapojení kombinovaného diodoreléového logického členu podle vynálezu, jehož podstata spočívá v tom, že katody součtových diod, k jejichž anodám jsou připojeny součtové vstupy, jsou spojeny s jedním vývodem cívky relé, jejíž druhý vývod je spojen s jedním vývodem odporu a s katodami inhibičních diod, K jejich anodám jsou připojeny inhibiční vstupy zapojení. Součinové vstupy zapojení Jsou spojeny s katodami součinových diod, jejichž anody jsou spojeny s druhým vývodem odporu.
: Zapojení podle vynálezu má velmi- malou spotřebu elektrické energie, méně součástí i spojů oproti dosud používaným zapojením a v důsledku toho podstatně vyšší spolehlivost. Zabírá značně menší prostor, vyzařuje méně ztrátového tepla a je i výrobně ekonomičtější. Zaváznou výhodou zapojení je to, že je kompatibilní s dosavadním diodoreléovým systémem, takže jeho využití není závislé na návrhu nového logického systému, i když v takovém případě by se uvedené přednosti zapojení projevily ještě výrazněji. Podstatnou výhodou je i možnost přímé realizace součinových a obecných funkcí ‘pro velké počty proměnných v je20327S diném stupni a dále některých funkcí prahových a paměťových zapojení běžných typů.
Na přiloženém výkrese je schematicky znázorněno příkladné uspořádání zapojení podle vynálezu. Na obr. 1 a na obr. 2 až 7 jsou znázorněny možné kombinace kontaktů relé.
Zapojení obsahuje n součtových diod DA1 až DAn, m inhibičních diod DB1 až DBm, k součinových diod DC1 až DCk běžně užívaných v diodoreléových systémech. Relé R může být jednak elektromagnetické, jednak jazýčkové s libovolnými kombinacemi kontaktů. Nejvýhodnější jsou typy s vysokým odporem cívky a alespoň jedním přepínacím kontaktem. V sérii s cívkou relé R lze zapojit odpor W za účelem přizpůsobení nebo snížení spotřeby, omezení proudu při zkratu na cívce relé R, probití některé z diod. Paralelně k cívce relé R lze jako dosud připojit obvyklý zhášecí obvod realizovaný diodou nebo RC členem.
Katody součtových diod DA1 až DAn, k jejichž anodám jsou připojeny součtové vstupy Al až An zapojení jsou spojeny s jedním vývodem cívky relé R, jejíž druhý vývod je spojen jednak s jedním vývodem odporu W a jednak s katodami inhibičních diod DB1 až DBn, k jejichž anodám jsou připojeny inhibiční vstupy Bl až Bm zapojení. Součinové vstupy Cl až Ck jsou spojeny s katodami součinových diod DC1 až DCk, jejichž anody jsou spojeny s druhým vývodem odporu W.
Cívka relé R je vybuzena, jestliže kladné napětí je alespoň na jednom ze součtových vstupů Al až An zapojení a záporné napětí je alespoň na jednom ze součinových vstupů Cl až Ck, přičemž na žádném z inhibičních vstupů Bl až Bm nesmí byt současně kladné napětí.
Zapojením podle vynálezu lze realizovat všechny funkce typu:

Claims (1)

  1. Zapojení kombinovaného diodoreléového logického členu, který je použitelný pro realizaci složitých typů logických funkcí obsahující n součtových, m inhibičních a k součinových diod, jedno relé a jeden odpor, vyznačené tím, že katody součtových diod (DA1 až DAn), k jejíchž anodám jsou připojeny součtové vstupy (Al až An), jsou spojeny s jedním vývodem cívky relé (R),
    F = (Al + A2 + .. .J^An) (Bl. B2 .Cm] (Cl + C2 + ... Ck) nebo jejich negace, tedy také dosavadní paměťová zapojení, a navíc složité funkce implikačního typu. Při spojení některých vstupů Ai s Ck lze realizovat obecné funkce typu:
    F =· (Al +_A2 ... + An) . Bl. B2 ... Bm (Cl + C2 + ... + Ai + .. + Ck) a jejich negace.
    Spotřeba přímých vstupů je zhruba stejná nebo nižší podle odporu cívky relé, spotřeba inhibičních vstupů je nulová, přičemž zatížení kontaktů napájecích inhibiční vstupy je poloviční než dosud. Přímé vstupy Ai a inhibiční vstupy Bi mohou být napájeny signálem, definovaným pro logickou 1, jako kladné napětí a logickou nulu jako rozpojený kontakt nebo. záporné napětí. Signály pro inhibiční vstupy Ci mohou být definovány pro logickou 1 stejně jako pro vstupy přímé, pro logickou nulu musí inhibiční vstupy být napájeny signálem definovaným jako záporné napětí. V praxi, zejména ve specializovaných blokových jednotkách může přijít v úvahu nejrůznější kombinace kontaktů relé R podle obrázků 2 až 7. Obvod lze rozšiřovat několika způsoby obdobně jako je tomu dosud u diodoproudových sítí. Tak například je možné spojit několik obvodů tak, že vstupy Ai jsou společné, nebo vstupy Cí i Bi, případně obojí jsou společné. Tím se docílí možnosti realizace složitých obecných funkcí více typů současně, každé v jediném, a to ještě ne úplně součástkami vybaveném stupni.
    Zapojení podle vynálezu se využije při automatizaci v energetice i jiných sektorech, včetně exportních akcí.
    VYNÁLEZU jejíž druhý vývod je spojen s jedním vývodem odporu (W) as katodami inhibičních diod (DB1 až DBm), k jejichž anodám jsou připojeny inhibiční vstupy (Bl až Bm) zapojení, přičemž součinové vstupy (Cl až Ck) zapojení jsou spojeny s katodami součinových diod (DC1 až DCk), jejichž anody jsou spojeny s druhým vývodem odporu (W).
    1 list výkresů severografia, n. p., závod 7, Most
CS461477A 1977-07-11 1977-07-11 Zapojení kombinovaného diodoreléového logického členu CS203276B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS461477A CS203276B1 (cs) 1977-07-11 1977-07-11 Zapojení kombinovaného diodoreléového logického členu

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS461477A CS203276B1 (cs) 1977-07-11 1977-07-11 Zapojení kombinovaného diodoreléového logického členu

Publications (1)

Publication Number Publication Date
CS203276B1 true CS203276B1 (cs) 1981-02-27

Family

ID=5389328

Family Applications (1)

Application Number Title Priority Date Filing Date
CS461477A CS203276B1 (cs) 1977-07-11 1977-07-11 Zapojení kombinovaného diodoreléového logického členu

Country Status (1)

Country Link
CS (1) CS203276B1 (cs)

Similar Documents

Publication Publication Date Title
US4157480A (en) Inverters and logic gates employing inverters
USH248H (en) Fuse status indicator system
EP0608602A2 (en) Reprogrammable electronic assemblies
JP2520422B2 (ja) 多重ステ―ジ信号処理装置及びデ―タ処理方法
CA2047083C (en) Power supply device
US3576569A (en) Plural matrix keyboard with electrical interlock circuit
CS203276B1 (cs) Zapojení kombinovaného diodoreléového logického členu
US4264895A (en) Multi-stage switching network controlled by at least three logical inputs
US3509532A (en) Inequality test circuit for duplicated control units
KR870003505A (ko) 반도체 기억장치
US4567575A (en) Voltage level compensating interface circuit for inter-logic circuit data transmission system
CS203275B1 (cs) Zapojení dipdorelépvého logického členu
US3445816A (en) Arrangement for connection of at least two conductors
US2925474A (en) Automatic switching systems
US3585310A (en) Telephone switching system
US4231017A (en) Switching matrix equipment having a series circuit of relay coil and self-holding diode at each crosspoint
US4411009A (en) Digital dual half word or single word position scaler
GB1112495A (en) Fault tolerant addressing circuit
US3395251A (en) Control arrangement for a switching network
US4789795A (en) Logic voting-circuit
CS204902B1 (cs) Zapojení diodereléového obvodu pro realizaci logických funkcí typu součet součinů
US3689889A (en) Switching matrix for relay couplers with threshold value switches
SU1758771A1 (ru) Многоканальна система электропитани посто нным током
CS213931B1 (cs) Zapojení prahové funkce m z n antivalentníoh signélu, zejména pro zabezpečovací systémy technologických zařízení
GB2036397A (en) Keyboard circuit and electronic organ