CS197401B1 - Zapojení univerzálních analogových obvodů zobrazovací jednotky - Google Patents
Zapojení univerzálních analogových obvodů zobrazovací jednotky Download PDFInfo
- Publication number
- CS197401B1 CS197401B1 CS146877A CS146877A CS197401B1 CS 197401 B1 CS197401 B1 CS 197401B1 CS 146877 A CS146877 A CS 146877A CS 146877 A CS146877 A CS 146877A CS 197401 B1 CS197401 B1 CS 197401B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- screen
- display unit
- circuits
- connection
- control block
- Prior art date
Links
- 230000006978 adaptation Effects 0.000 description 1
- 239000000872 buffer Substances 0.000 description 1
- 230000003139 buffering effect Effects 0.000 description 1
- 238000003384 imaging method Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
Landscapes
- Details Of Television Scanning (AREA)
Description
Vynález se týká zapojení univerzálních analogových obvodů zobrazovací jednotky, které je možno použít beze změny v různých typech zobrazovacích jednotek s bodovou tvorbou znaků nebo grafů.
Pro komunikaci mezi člověkem a strojem jsou stále častěji používány zobrazovací jednotky s bodovou tvorbou znaků nebo grafů. Na stínítku obrazovky je přitom vytvářen rastr televizními monitory nebo speciálními analogovými obvody* jejichž společnou nevýhodou je omezené použití z hlediska funkčního. Za účelem vyhovujícího zobrazení je třeba totiž volit různý formát stínítka, čímž se rozumí počet znaků a řádků současně zobrazitelných na stínítku obrazovky.
Použije-li se televizní monitor s rastrem znaků 5x7 bodů, je například počet zobrazitelných řádků na stínítku obrazovky omezen číslem 21 nebo při rastru 7x9 bodů je omezen číslem 16. Dobu trvání jedné linky je třeba přitom dodržet asi na 64 ^usec* Je-li třeba jiný počet řádek textu, zejména je-11 tento počet větěí než výše uvedený, nebo z důvodů přizpůsobení se cyklu počítače, není možné dodržet dobu trvání jednoho horizontálního přeběhu paprsku obrazovky okolo 64 ^useo. V takovém případě j.e nutno navrhovat speciální analogové vychylovací obvody, které budou věak jednoúčelové. Přitom zobrazovací jednotky tvoří určitou řadu, například 480, 960 a 1920 znaků na stínítku obrazovky. Logické obvody jsou zpravidla u všeoh typů řady zobrazovacích jednotek stejné nebo mále odlišné a liší se jenom, kapaoitou vyrovnávaoí paměti. Z výše uvedených důvodů by bylo nutno pro každý typ zobrazevaoí jednotky vytvářet jiné rozkladové obvody, které jsou navíc poměrně náročnými a exponovanými obvody, mají-li být dodrženy vysoké kvalitativní požadavky. Kromě toho při větším počtu řádků se nevystačí s plynulým rastrováním, ale z důvodů úspory času je nutné, aby plynulý rastr, tj. stejný rozestup mezi jednotlivými horizontálními přeběhy paprsku, byl v rámci jednoho řádku. V mezeře mezi řádky textu přebíhá paprsek přímo na první linku rastru následujícího řádku. V praxi bývá realizováno, že na pilovitý signál budíeí vertikální vy197 401
197 401 chylovací zesilovač je superpenován signál schodovitý. Nevýhodou tohoto řešení jo skutečnost, še buď do rastru všech řádků se musí zahrnout jeden přehšh paprsku navíc pro umístění kurzoru, něho se rozšíří pouze rastr řádku, u kterého se zobrazuje kurzor. V prvém případě se zvyšují nároky na rychlost logických obvodů o ztrátový čas přeběhů určenýeh pro možné zobrazení kurzory. V druhém případě dochází k posunu řádků na stínítku obrazovky při přemísťování kurzoru z jedné řádky do druhé. Yšoohny uvedené nedostatky odstraňují univerzální analogové obvody podle vynálezu.
Předmětem vynálezu je zapojení univerzálních analogových obvodů zobrazovací jednotky se dvěma páry vyohylovaoíoh cívek, vyznačené tím, že na první pár vyohylovaoíoh oívek pro vychylování paprsku obrazovky ve vertikálním směru napájený ze zesilovače vertikálního vychyl ovaoíh o proudu je připojen číslioově analogový převodník s číslicovými vstupy, která jsou připojeny na výstup bloku řízení, zatímco na druhý pár vyehylovaeíeh oívek je připojen generátor horizontálního vyohylovacího proudu β jediným číslicovým vstupem připojeným jednak k bloku řízení, jednak ke zdroji vysokého napětí, která je připojeno na elektrodu obrazovky, přičemž zdroj vysokého napětí je opatřen napájecími výstupy pemooných napětí pre další analogové nebo speciální logické obvody.
Analogová část zobrazovaoí jednotky obsahuje dva páry vyohylovaoíoh oívek, z niohž jeden pár 1a je určen pro vychylování paprsku ve vertikálním směru a druhý pár 1b pro vyohylování paprsku v horizontálním směru obrazovky 2. Vertikální vychylovací oívky 1a jsou buzeny vychylovacím proudem z vertikálního zesilovače £, který je napájen signálem z číslicově analogového převodníku χ s číslicovými vstupy b^ až bn, na které se přivádějí binární logické signály. Počet vstupů n odpovídá počtu přeběhů paprsků v aktivním běhu. Při tomto uspořádání je možno zajistit vysoce stabilní vychylovaoi zesilovač, který je nezávislý na počtu zobrazovaných řádků. Způeob, jakým se vytváří rastr na stínítku obrazovky, je určován logickými signály, přicházejícími z bloku řízení analogovou částí χ. Horizontální vychylovaoi cívky jsou buzeny z generátoru vyohylovacího proudu, jehož zapojení je s výhodou voleno tak, ahy vychylovaoi energie byla dodávána do vyohylovaoíoh oívek během zpětného běhu. Při tomto uspořádání je možno dosáhnout větší nezávislosti linearity ed doby trvání činného běhu. Konstantní jo třeba zaohovávat pouze dobu trvání zpětného běhu. Rovněž generátor horizontálního vychylovaoího proudu je opatřen číslioovým vstupem b.» na který přicházejí logická signály určující opakovači kmitočet horizontálního vyohyTováaí. Signál přicházející na vstup h je zajišťován blokem řízení analogovou částí. Vysoké napětí pro anodu obrazovky je zajišťováno zdrojem £ vysokého napětí, který je synehronizeván rovněž signálem b^. Vzhledem k tomu, Že pro získání vysokého napětí pro anodu obrazovky je třeba velká energie, která se však vraoí zpět do zdroje, využívá se táto energie pre získání dalších napájecích napětí pro ostatní elektrody obrazovky, obrazový zesilovač a speciální logická obvody jako je generátor znaků a vyrovnávací paměť, kde se používají obvody uaipolární, majíoí jiná napájeoí napětí než normální logika s bipolámími obvody. Tyto obvody jsou součástí zobrazovací jednotky.
Claims (1)
- PŘEDMĚT .VYNÁLEZUZapojení univerzálních analogových obvodů zobrazovaoí jednotky se dvěma páry vyohylovacích cívek, vyznačené tím, že na první pér (1a) vyehylovaeíeh cívek pro vychylování paprsku obrazovky (2) ve vertikálním směru napájený ze zesilovače vertikálního vyohylovacího proudu (3), je připojen číslicově analogový převodník (4) β s číslicovými vstupy (b<p bg až h&), která jsou připojeny na výstup bloku řízení (7), zatímco na druhý pár (1b) vyehylovacích oívek je připojen generátor horizontálního vychylovaoího proudu (5) s jediným číslicovým vstupem (b^), připojeným jednak k bloku řízeni (7), a jednak ke zdroji vysokého napětí (6), které je připojeno na elektrodu obrazovky (2), přičemž zdroj vysokého napětí (6) jo opatřen napájeeími výstupy (v^ až v&) pomocných napětí (U^ až UQ).
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS146877A CS197401B1 (cs) | 1977-03-04 | 1977-03-04 | Zapojení univerzálních analogových obvodů zobrazovací jednotky |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS146877A CS197401B1 (cs) | 1977-03-04 | 1977-03-04 | Zapojení univerzálních analogových obvodů zobrazovací jednotky |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS197401B1 true CS197401B1 (cs) | 1980-05-30 |
Family
ID=5349153
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS146877A CS197401B1 (cs) | 1977-03-04 | 1977-03-04 | Zapojení univerzálních analogových obvodů zobrazovací jednotky |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS197401B1 (cs) |
-
1977
- 1977-03-04 CS CS146877A patent/CS197401B1/cs unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| GB781340A (en) | Character display systems including cathode ray tubes | |
| KR100428527B1 (ko) | 디스플레이를제어하기위한방법및회로 | |
| GB1174000A (en) | Display System | |
| JPH0333275B2 (cs) | ||
| KR930002862A (ko) | 표시장치와 그의 구동방법 | |
| GB1108401A (en) | Digital character generator and display unit | |
| GB1009029A (en) | Improvements in character display apparatus | |
| GB1234580A (cs) | ||
| GB1222265A (en) | Data presentation apparatus | |
| US3449620A (en) | Device for reproducing information on the screen of a cathode-ray tube | |
| CS197401B1 (cs) | Zapojení univerzálních analogových obvodů zobrazovací jednotky | |
| US4630100A (en) | Color video drive circuit | |
| JPH0242365A (ja) | 表示管制御装置 | |
| GB1302506A (cs) | ||
| US4719456A (en) | Video dot intensity balancer | |
| SU1267469A1 (ru) | Устройство дл отображени информации на экране цветной электронно-лучевой трубки | |
| SU841031A1 (ru) | Устройство дл формировани симво-лОВ HA эКРАНЕ элЕКТРОННО-лучЕВОй ТРуб-Ки | |
| KR0173269B1 (ko) | 동기신호 발생장치 | |
| KR940006809B1 (ko) | 비디오 어댑터의 고화질 및 고해상도 구현장치 | |
| SU466525A1 (ru) | Устройство дл отбражени информации | |
| SU1254538A1 (ru) | Устройство дл отображени информации на экране пенетрона | |
| SU622073A1 (ru) | Устройство дл отображени информации на экране цветной электроннолучевой трубки | |
| SU955190A1 (ru) | Устройство дл отображени информации на экране электронно-лучевой трубки (его варианты) | |
| Adam | Two-color alphanumeric display | |
| SU1188779A2 (ru) | Устройство дл отображени информации на экране электронно-лучевой трубки (ЭЛТ) |