CN217135513U - 一种量子密钥分发的同步修正系统 - Google Patents
一种量子密钥分发的同步修正系统 Download PDFInfo
- Publication number
- CN217135513U CN217135513U CN202121430664.3U CN202121430664U CN217135513U CN 217135513 U CN217135513 U CN 217135513U CN 202121430664 U CN202121430664 U CN 202121430664U CN 217135513 U CN217135513 U CN 217135513U
- Authority
- CN
- China
- Prior art keywords
- signal
- circuit
- control unit
- photoelectric conversion
- fan
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L9/00—Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols
- H04L9/08—Key distribution or management, e.g. generation, sharing or updating, of cryptographic keys or passwords
- H04L9/0816—Key establishment, i.e. cryptographic processes or cryptographic protocols whereby a shared secret becomes available to two or more parties, for subsequent use
- H04L9/0852—Quantum cryptography
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J3/00—Time-division multiplex systems
- H04J3/02—Details
- H04J3/06—Synchronising arrangements
- H04J3/0635—Clock or time synchronisation in a network
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- Theoretical Computer Science (AREA)
- Computer Security & Cryptography (AREA)
- Optical Communication System (AREA)
Abstract
本实用新型公开了一种量子密钥分发的同步修正系统,包括光解波分复用设备、第一光电转换与信号调理电路,第一低延时差一分二扇出电路、TDC时间数字转换单元、控制单元、第二低延时差一分二扇出电路和第二光电转换与信号调理电路,所述同步光通过第二光电转换与信号调理转换为LVDS2信号,LVDS2信号通过第二低延时差一分二扇出电路延时处理后产生LVDS2A信号和LVDS2B信号,所述LVDS2A信号输入到TDC时间数字转换单元中测量时间差;所述LVDS2B信号与LVDS1B信号输入到控制单元用于同步与信号数据采集。本实用新型以TDC时间数字转换单元为核心器件,并通过光电转换与信号电路、低延时差一分二扇电路和主控制单元配合,实现了整个系统自动同步修正。
Description
技术领域
本实用新型涉及量子信息及量子密钥分发领域,具体涉及一种量子密钥分发的同步修正系统。
背景技术
在量子密钥分发系统中,由于同步信号光和量子信号光的波长不同或者光传输路径的差异,到达Bob端(QKD系统接收方)的同步信号光脉冲和量子信号光脉冲之间的可能存在延时,导致Bob端接收到的同步信号光和量子信号光的时间可能与Alice端(QKD系统发送方) 的原始信号存在一定的偏差。为了保证Alice和Bob之间能够正常分发密钥,必须确保Alice端与Bob端完全时间同步,因此需要补偿这个偏差。
现有技术中,在时间同步修正阶段,Alice在同步光后固定的时间t发送一个光子,Bob端探测到这个光子后,计算出其落后于同步光的时间t′,则t′与t的差值Δt即为要修正的时间差。
现有的同步修正,需要借助于专用的校准设备,操作过程需要人工参与测量。当QKD链路出现故障或升级更换光缆后,要使QKD恢复运行,还需要人工借助专用校准设备重新进行同步修正,整个操作过程复杂,且测量修正的精度不高。
因此,需要对现有的技术进行进一步地改进,做到无须借助专业校准设备就可以实现Bob端自动同步修正,提高修正精度高,提高灵活性。
实用新型内容
为了解决上述技术问题,提出了一种无须借助专业校准设备就可以实现Bob端自动同步修正,精度高,灵活性好的量子密钥分发的同步修正系统。
为实现上述目的,本实用新型采取的技术方案如下:一种量子密钥分发的同步修正系统,包括光解波分复用设备、第一光电转换与信号调理电路,第一低延时差一分二扇出电路、时间数字转换单元、控制单元、第二低延时差一分二扇出电路和第二光电转换与信号调理电路,其中:
所述光解波分复用设备通过光纤分别与所述第一光电转换与信号调理电路、第二光电转换与信号调理电路连接;
所述第一光电转换与信号调理电路、第一低延时差一分二扇出电路和时间数字转换单元通过电信号依次顺序连接;所述第一低延时差一分二扇出电路以及时间数字转换单元的输出端又与所述控制单元连接;
所述第二光电转换与信号调理电路、第二低延时差一分二扇出电路和控制单元通过电信号依次顺序连接;
所述光解波分复用设备将接收的信号光与同步光分开,其中信号光通过第一光电转化与信号调理电路转换为LVDS1信号,LVDS1信号通过第一低延时差一分二扇出电路延时处理后分别输入到时间数字转换单元和控制单元;
所述同步光通过第二光电转换与信号调理转换为LVDS2信号, LVDS2信号通过第二低延时差一分二扇出电路延时处理后产生 LVDS2A信号和LVDS2B信号;
所述LVDS2A信号输入到时间数字转换单元中,通过时间数字转换单元测量LVDS2A信号与LVDS1A信号的时间差;所述LVDS2B 信号与LVDS1B信号输入到FPGA控制单元用于同步光与信号光数据采集。
优选地,所述第一光电转化与信号调理电路包括单光子探测器和电平转换电路;
优选地,所述单光子探测器用于接收信号光并将接收到的信号光输入到电平转换电路进行光电转化。
优选地,所述第二光电转化与信号调理电路包括光电转化管、放大电路和比较电路;
优选地,所述光电转化管接收同步光,并将其进行光电转化后依次输入到放大电路和比较电路。
优选地,所述控制单元采用FPGA控制单元。
优选地,所述时间数字转换单元包括TDC芯片和转换芯片,所述FPGA控制单元输出复位信号经过转换芯片转换为LVDS信号后,复位所述TDC芯片。
优选地,所述TDC芯片将外部晶振通过片上锁相环倍频到工作时钟。
优选地,所述TDC芯片的计算结果,传送给FPGA控制单元, FPGA控制单元存储接收到的计算结果,用于设置同步修正参数。
本实用新型有益的技术效果:本实用新型以TDC时间数字转换单元为核心器件,并通过光电转换与信号电路、低延时差一分二扇电路和配合FPGA主控制单元配合,实现了整个系统自动同步修正,本系统无须借助外界校准设备,可自动触发,精确度高,灵活性好。
附图说明
图1为本实用新型的整体原理结构框图;
图2为本实用新型中NB6L11系列芯片内部逻辑框图;
图3为本实用新型TDC芯片时间测量原理图。
具体实施方式
为了使本实用新型的目的、技术方案及优点更加清楚明白,以下结合实施例对本实用新型进行进一步详细说明,但本实用新型要求保护的范围并不局限于下述具体实施例。
如图1-3所示,一种量子密钥分发的同步修正系统,包括光解波分复用设备、第一光电转换与信号调理电路,第一低延时差一分二扇出电路、时间数字转换单元、控制单元、第二低延时差一分二扇出电路和第二光电转换与信号调理电路,其中,时间数字转换单元采用 TDC时间数字转换单元,控制单元采用FPGA控制单元:
各个部件的连接关系如下:
所述光解波分复用设备通过光纤分别与所述第一光电转换与信号调理电路、第二光电转换与信号调理电路连接;
所述第一光电转换与信号调理电路、第一低延时差一分二扇出电路和TDC时间数字转换单元通过电信号依次顺序连接,所述第一低延时差一分二扇出电路以及TDC时间数字转换单元的输出端又与所述 FPGA控制单元;
所述第一光电转换与信号调理电路、第一低延时差一分二扇出电路和FPGA控制单元通过电信号依次顺序连接;
所述光解波分复用设备将接收的信号光与同步光分开,其中信号光通过第一光电转化与信号调理电路转换为LVDS1(Low-Voltage Differential Signaling,低电平差分信号1)信号,LVDS1信号通过第一低延时差一分二扇出电路处理后产生LVDS1A(低电平差分信号A1)信号和LVDS2A(低电平差分信号A2)信号,所述LVDS1A信号输入到TDC时间数字转换单元中,LVDS1B输入到FPGA控制单元。
LVDS1A信号输入到TDC时间数字转换单元后,与LVDS2A信号一起作为TDC的输入激励,由TDC时间数字转换单元计算出LVDS1A与LVDS2A的时间差值。LVDS1B输入到FPGA控制单元后,与LVDS2B一起被FPGA控制单元采集。
具体地,所述第一光电转化与信号调理电路包括单光子探测器和电平转换电路。
所述信号光进入第一光电转化与信号调理电路后,经过单光子探测器输出信号LVPECL1(Low Voltage Positive Emitter-Couple Logic,低压正发射极耦合逻辑1),LVPECL1经过电平转换电路后输出LVDS1。单光子探测器负责信号光的探测,将光信号转化为电信号。电平转换电路负责电平转换,将单光子探测器输出的LVPECL1转换为LVDS1。
所述同步光通过第二光电转换与信号调理转换为LVDS2 ((Low-VoltageDifferential Signaling,低电平差分信号2)信号,LVDS2信号通过第二低延时差一分二电路扇出,处理后产生 LVDS2A(Low-Voltage Differential Signaling低电平差分信号2A)信号和LVDS2B(Low-Voltage Differential Signaling,低电平差分信号2B)信号,所述LVDS2A信号输入到TDC时间数字转换单元中,通过TDC时间数字转换单元测量LVDS2A信号与LVDS1A的时间差, LVDS2A信号连接TDC时间数字转换单元的START信号,LVDS1A信号连接TDC时间数字转换单元的STOP信号,时间差的计算原理如图3 所示,图3中T1等于STOP#1与START#1的时间差,T2等于STOP#2 与START#1的时间差,T3等于STOP#3与START#2的时间差。TDC时间数字转换单元自动计算START信号上升沿与STOP信号上升沿之间的时间差。所述LVDS2B与LVDS1B信号输入到FPGA控制单元用于同步与信号数据采集。
具体地,第二光电转化与信号调理电路包括光电转化管、放大电路和比较电路,比较电路包含有比较器,所述比较器采用差分比较器。
所述同步光经过光电转化管后输出模拟信号A2_1,模拟信号 A2_1经过放大电路,输出模拟信号A2_2,放大后的模拟信号A2_2经过LVDS输出特性的差分比较器,输出LVDS2脉冲信号。
光电转化管的作用是将光信号转换成电信号,放大电路的作用是将模拟信号放大到后级比较器的输入范围,比较电路的比较器将模拟信号转换成矩形波,输出脉冲信号。
具体地,第一低延时差一分二扇出电路和第二低延时差一分二扇出电路均包括一分二扇出芯片,所述一分二扇出芯片采用NB6L系列的芯片,NB6L系列芯片包括引脚VTD、LVDS1A、LVDS1B和LVDS1,其中引脚与VTD连接,由于与VTD连接,芯片内R1与R2串联得到100欧姆电阻,LVDS1输入信号使用此片内100欧姆电阻阻抗匹配。输出引脚LVDS1A和LVDS1B是输入引脚LVDS1的复制,通过复制,将输入信号LVDS1一分二输出LVDS1A和LVDS1B,另外NB6L系列芯片内部特性保障LVDS1A和LVDS1B两个信号之间的片内延时差可以忽略不计。这里低延时差特性很重要,可以认为LVDS1A与LVDS1B 信号特性完全相同。该电路保障去TDC测量的信号LVDS1A与去FPGA 数据采集的LVDS1B信号完全一样。这样TDC计算的LVDS1A与LVDS2A 的延时差,与实际中FPGA用于数据采集的LVDS1B与LVDS2B的延时差完全一样,这样就可以利用TDC时间数字转换单元计算结果去调整 FPGA控制单元数据采集的延时参数,达到正确采集LVDS1B和LVDS2B 的目的。
所述TDC时间数字转换单元包括TDC芯片和转换芯片,所述FPGA 控制单元输出复位信号经过转换芯片转换为LVDS信号后,再复位所述TDC芯片。TDC芯片采用TDC-GPX系列型号芯片,转换芯片采用 DSLVDS100X系列型号的芯片。
TDC芯片(TDC-GPX系列芯片)的START和STOP输入,可接收高速 LVDS信号触发,具体地,信号LVDS2A连接TDC芯片的START引脚,信号LVDS1A连接TDC芯片的STOP引脚。利用TDC芯片的内部功能测量了LVDS2A上升沿与LVDS1A上升沿之间的延时差,该延时差可以反映出同步光与信号光在经过信道传输后,两者的延时的差异。其中 TDC芯片的测量分辨率可达到皮秒级,适合1Hz到GHz频率信号的时间间隔测量。
TDC芯片的计算结果,通过SPI接口传送给FPGA控制单元。FPGA 控制单元将接收到的TDC时间数字转换单元计算值保存下来,当QKD 初始化同步时,用保存值修正时间同步系统。
采用本修正系统,Alice(发送端)和Bob端(接收端)的修正过程如下:系统软件通知Alice和Bob进入同步修正状态,在Alice 通过经典网络告诉Bob即将发送的同步光、信号光预设的延时时间t, 在同步修正阶段,约定Alice(发送端)在发送同步光后固定的延时时间t发送一个信号光,FPGA控制单元计算出在Bob端(接收端) 探测到信号光时,同步光与信号光的实际延时差t′,t与t′的差别△t=(t′-t)反映出同步光与信号光在经过信道后的延时差别,Bob 保存修正值△t,将△t补偿进Alice与Bob之间的实际通信,完成同步修正,保障Alice与Bob间的量子比特位置一一对应。这是基矢比对的前提,也是整个QKD密钥生成的基础。
根据上述说明书的揭示和教导,本实用新型所属领域的技术人员还可以对上述实施方式进行变更和修改。因此,本实用新型并不局限于上面揭示和描述的具体实施方式,对实用新型的一些修改和变更也应当落入本实用新型的权利要求的保护范围内。此外,尽管本说明书中使用了一些特定的术语,但这些术语只是为了方便说明,并不对实用新型构成任何限制。
Claims (9)
1.一种量子密钥分发的同步修正系统,其特征在于,包括光解波分复用设备、第一光电转换与信号调理电路,第一低延时差一分二扇出电路、时间数字转换单元、控制单元、第二低延时差一分二扇出电路和第二光电转换与信号调理电路,其中:
所述光解波分复用设备通过光纤分别与所述第一光电转换与信号调理电路、第二光电转换与信号调理电路连接;
所述第一光电转换与信号调理电路、第一低延时差一分二扇出电路和时间数字转换单元通过电信号依次顺序连接;所述第一低延时差一分二扇出电路以及时间数字转换单元的输出端又与所述控制单元连接;
所述第二光电转换与信号调理电路、第二低延时差一分二扇出电路和控制单元通过电信号依次顺序连接。
2.如权利要求1所述的一种量子密钥分发的同步修正系统,其特征在于,所述第一光电转化与信号调理电路包括单光子探测器和电平转换电路。
3.如权利要求2所述的一种量子密钥分发的同步修正系统,其特征在于,所述单光子探测器用于接收信号光并输入到电平转换电路进行光电转化。
4.如权利要求1所述的一种量子密钥分发的同步修正系统,其特征在于,所述第二光电转化与信号调理电路包括光电转化管、放大电路和比较电路。
5.如权利要求4所述的一种量子密钥分发的同步修正系统,其特征在于,所述光电转化管接收同步光,并将其转化为电信号后依次输入到放大电路和比较电路。
6.如权利要求1所述的一种量子密钥分发的同步修正系统,其特征在于,所述控制单元采用FPGA控制单元。
7.如权利要求6所述的一种量子密钥分发的同步修正系统,其特征在于,所述时间数字转换单元包括TDC芯片和转换芯片,所述FPGA控制单元输出复位信号经过转换芯片转换为LVDS信号后,复位所述TDC芯片。
8.如权利要求7所述的一种量子密钥分发的同步修正系统,其特征在于,所述TDC芯片将外部晶振通过片上锁相环倍频到工作时钟。
9.如权利要求8所述的一种量子密钥分发的同步修正系统,其特征在于,所述TDC芯片的计算结果,传送给FPGA控制单元,FPGA控制单元存储接收到的计算结果。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202011643107 | 2020-12-30 | ||
CN202011643107X | 2020-12-30 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN217135513U true CN217135513U (zh) | 2022-08-05 |
Family
ID=77873122
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110714524.7A Active CN113472527B (zh) | 2020-12-30 | 2021-06-26 | 一种量子密钥分发的同步修正系统 |
CN202121430664.3U Active CN217135513U (zh) | 2020-12-30 | 2021-06-26 | 一种量子密钥分发的同步修正系统 |
Family Applications Before (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110714524.7A Active CN113472527B (zh) | 2020-12-30 | 2021-06-26 | 一种量子密钥分发的同步修正系统 |
Country Status (1)
Country | Link |
---|---|
CN (2) | CN113472527B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113472527A (zh) * | 2020-12-30 | 2021-10-01 | 广东国腾量子科技有限公司 | 一种量子密钥分发的同步修正系统 |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN115834016A (zh) * | 2022-11-25 | 2023-03-21 | 合肥中科君达视界技术股份有限公司 | 一种基于fpga的高速lvds信号质量检测方法及装置 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7463626B2 (en) * | 2000-11-21 | 2008-12-09 | Roy Subhash C | Phase and frequency drift and jitter compensation in a distributed telecommunications switch |
CN107422364B (zh) * | 2017-06-26 | 2019-06-25 | 东软医疗系统股份有限公司 | 一种检测器的时间定时校正方法及装置 |
US10848161B2 (en) * | 2017-06-28 | 2020-11-24 | Analog Devices, Inc. | Reference monitors with dynamically controlled latency |
US11038511B2 (en) * | 2017-06-28 | 2021-06-15 | Analog Devices International Unlimited Company | Apparatus and methods for system clock compensation |
CN109274369B (zh) * | 2018-08-29 | 2022-05-10 | 苏州瑞迈斯医疗科技有限公司 | 一种闪烁脉冲数字化的方法及装置 |
CN113472527B (zh) * | 2020-12-30 | 2024-04-16 | 广东国腾量子科技有限公司 | 一种量子密钥分发的同步修正系统 |
-
2021
- 2021-06-26 CN CN202110714524.7A patent/CN113472527B/zh active Active
- 2021-06-26 CN CN202121430664.3U patent/CN217135513U/zh active Active
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113472527A (zh) * | 2020-12-30 | 2021-10-01 | 广东国腾量子科技有限公司 | 一种量子密钥分发的同步修正系统 |
CN113472527B (zh) * | 2020-12-30 | 2024-04-16 | 广东国腾量子科技有限公司 | 一种量子密钥分发的同步修正系统 |
Also Published As
Publication number | Publication date |
---|---|
CN113472527A (zh) | 2021-10-01 |
CN113472527B (zh) | 2024-04-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN217135513U (zh) | 一种量子密钥分发的同步修正系统 | |
US9490969B2 (en) | Transmission apparatus, reception apparatus, and transmission and reception system | |
CN104038302A (zh) | 适用于dwdm光传输系统的超精密时间频率传递方法 | |
US9252887B2 (en) | Optical receiver, station-side optical network unit, and light reception level monitoring method | |
US6909980B2 (en) | Auto skew alignment of high-speed differential eye diagrams | |
CN110166160A (zh) | 星形网络时间频率同步系统及同步方法 | |
CN114142957B (zh) | 一种远距离时频设备测试方法 | |
CN113541819A (zh) | 一种用于量子密钥分发的时间同步系统 | |
CN110677244B (zh) | 一种适用于连续变量量子密钥分发系统的自平衡方法 | |
CN114124278A (zh) | 一种用于数字同时多波束发射的数字同步电路及方法 | |
Daniluk et al. | White rabbit: Sub-nanosecond synchronization for embedded systems | |
US5740210A (en) | Data discriminating circuit and a parallel data receiver using the same | |
CN218352509U (zh) | 一种qkd的同步光检测与监控纠正系统 | |
CN107769778B (zh) | 信号采样装置及信号采样校准方法 | |
CN203084183U (zh) | 一种基于ieee1588对时方式的电子式互感器校准试验装置 | |
CN109696481B (zh) | 一种用于声学相机的声学传感器阵列控制电路及其控制方法 | |
CN107425937B (zh) | 一种基于电光同源的报文离散度发送量值溯源装置和方法 | |
CN110798279B (zh) | 定时校准系统 | |
CN113794529A (zh) | 时钟同步系统 | |
CN103795461B (zh) | 高精度光纤双向时间比对设备时延不对称性标定系统 | |
Wang et al. | Clock auto-synchronization method for BESIII ETOF upgrade | |
Deev et al. | Subnanosecond synchronization method based on the synchronous Ethernet network | |
Pfeiffer et al. | MicroTCA. 4 based optical frontend readout electronics and its applications | |
Ye et al. | Sub-nanosecond synchronization implementation in pure Xilinx Kintex-7 FPGA | |
CN118068063B (zh) | 示波器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |