CN214541525U - 背光电路、背光模组、显示屏和电子设备 - Google Patents

背光电路、背光模组、显示屏和电子设备 Download PDF

Info

Publication number
CN214541525U
CN214541525U CN202120646709.4U CN202120646709U CN214541525U CN 214541525 U CN214541525 U CN 214541525U CN 202120646709 U CN202120646709 U CN 202120646709U CN 214541525 U CN214541525 U CN 214541525U
Authority
CN
China
Prior art keywords
junctions
junction
row
regions
column
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202120646709.4U
Other languages
English (en)
Inventor
谢川龙
陈柏辅
齐二龙
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Chongqing Kangjia Photoelectric Technology Research Institute Co Ltd
Original Assignee
Chongqing Kangjia Photoelectric Technology Research Institute Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Chongqing Kangjia Photoelectric Technology Research Institute Co Ltd filed Critical Chongqing Kangjia Photoelectric Technology Research Institute Co Ltd
Priority to CN202120646709.4U priority Critical patent/CN214541525U/zh
Application granted granted Critical
Publication of CN214541525U publication Critical patent/CN214541525U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本实用新型涉及一种背光电路、背光模组、显示屏和电子设备,背光电路包括多个串联的PN结,PN结用于与发光二极管连接;其中,多个PN结呈不少于1行和不少于2列地排布,每一PN结的P区和N区沿列方向布置,且相邻两列PN结的P区和N区沿列方向的排布方向相反。通过设置多个PN结呈不少于1行和不少于2列地排布,每一PN结的P区和N区沿列方向布置,且相邻两列PN结的P区和N区沿列方向的排布方向相反,使得在后续布线布局时,走线简单,可降低工艺难度,成本低。

Description

背光电路、背光模组、显示屏和电子设备
技术领域
本实用新型涉及背光技术领域,尤其涉及一种背光电路、背光模组、显示屏和电子设备。
背景技术
目前Mini-LED(Mini-light-emitting diode)背光行业中,通常会将背光分成很多区,而每区会又由多颗灯组成。以一区来看,每颗LED的排布方式,将影响走线布局及后续打件的便利性等。目前的LED的排布在走线布局时,会使得走线非常复杂,增加工艺难度和成本。
因此,如何简化走线布局,降低工艺难度和成本是亟需解决的问题。
实用新型内容
鉴于上述现有技术的不足,本申请的目的在于提供一种背光电路、背光模组、显示屏和电子设备,旨在解决如何简化走线布局,降低工艺难度和成本的问题。
一种背光电路,包括:多个串联的PN结,所述PN结用于与发光二极管连接;其中,多个所述PN结呈不少于1行和不少于2列地排布,每一所述PN结的P区和N区沿列方向布置,且相邻两列所述PN结的P区和N区沿列方向的排布方向相反。
通过设置多个PN结呈不少于1行和不少于2列地排布,每一PN结的P区和N区沿列方向布置,且相邻两列PN结的P区和N区沿列方向的排布方向相反,使得在后续布线布局时,走线简单,可降低工艺难度,成本低。此外,也不会增加打件的工艺难度。
可选地,所述背光电路还包括扫描线,所述扫描线沿行方向延伸,奇数列沿逐渐远离所述扫描线的方向的所述PN结的P区和N区依次排布,偶数列沿逐渐远离所述扫描线的方向的所述PN结的N区和P区依次排布,第一行第一列的所述PN结的P区与所述扫描线电连接。对于PN结而言,扫描信号从P区输入,扫描线沿行方向延伸,能方便的与PN结连接,结合奇数列和偶数列的PN结的P区和N区的排布方式,能使得走线的距离短,走线简单。
可选地,所述背光电路还包括数据线,所述数据线沿列方向延伸,串联的多个所述PN结中的最后一个所述PN结的N区与所述数据线电连接。对于PN结而言,数据信号从N区输入,数据线沿列方向延伸,能方便的与PN结连接,结合奇数列和偶数列的PN结的P区和N区的排布方式,能使得走线的距离短,走线简单。
可选地,奇数列距离所述扫描线最远的一个的所述PN结的N区和所述数据线电连接,或者,奇数列距离所述扫描线最远的一个的所述PN结的N区和同一行下一偶数列的所述PN结的P区电连接,同一行相邻两列之间的其余所述PN结开路。可实现奇数列和偶数列的PN结的连接,或者奇数列的PN结与数据线连接,走线布局简单。
可选地,偶数列的距离扫描线最近的一个所述PN结的N区与所述数据线电连接,或者,偶数列的距离扫描线最近的一个所述PN结的N区与同一行下一奇数列的所述PN结的P区电连接。可实现偶数列和奇数列的PN结的连接,或者偶数列的PN结与数据线连接,走线布局简单。
可选地,多个所述PN结不少于2行,同一列中相邻的两个所述PN结的P区和N区电连接。通过设置多个PN结不少于2行,并且每列的相邻两个PN结电连接,使得同时串联的PN结的数量较多,便于实现对更大发光面积进行统一驱动。
可选地,多个所述PN结呈阵列排布,在行方向和列方向上,多个所述PN结的P区和N区均依次排布。阵列排布具有良好的规律性,即可方便走线布局,也可方便打件,且打件后形成的多个发光二极管疏密程度相同,发光效果均匀,便于实现良好的显示效果。
基于同样的发明构思,本申请还提供一种背光模组,包括前述实施方式中任一项所述的背光电路。通过采用本申请的背光电路,背光电路通过设置多个PN结呈不少于1行和不少于2列地排布,每一PN结的P区和N区沿列方向布置,且相邻两列PN结的P区和N区沿列方向的排布方向相反,使得在后续布线布局时,走线简单,可降低工艺难度,成本低。此外,也不会增加打件的工艺难度。
基于同样的发明构思,本申请还提供一种显示屏,包括前述实施例中的背光模组。通过采用本申请的背光模组,而背光模组采用本申请的背光电路,背光电路通过设置多个PN结呈不少于1行和不少于2列地排布,每一PN结的P区和N区沿列方向布置,且相邻两列PN结的P区和N区沿列方向的排布方向相反,使得在后续布线布局时,走线简单,可降低工艺难度,成本低。此外,也不会增加打件的工艺难度。
基于同样的发明构思,本申请还提供一种电子设备,包括前述实施例中的显示屏。通过采用本申请的显示屏,显示屏采用本申请的背光模组,而背光模组采用本申请的背光电路,背光电路通过设置多个PN结呈不少于1行和不少于2列地排布,每一PN结的P区和N区沿列方向布置,且相邻两列PN结的P区和N区沿列方向的排布方向相反,使得在后续布线布局时,走线简单,可降低工艺难度,成本低。此外,也不会增加打件的工艺难度。
附图说明
图1为一种实施例的背光电路的结构示意图。
图2为一种实施例的背光电路的结构示意图。
图3为一种实施例的背光电路的结构示意图。
图4为一种实施例的背光电路的结构示意图。
图5为一种实施例的背光电路的结构示意图。
附图标记说明:
10-发光二极管;
21-第一走线,22-第二走线,23-第三走线。
具体实施方式
为了便于理解本申请,下面将参照相关附图对本申请进行更全面的描述。附图中给出了本申请的较佳实施方式。但是,本申请可以以许多不同的形式来实现,并不限于本文所描述的实施方式。相反地,提供这些实施方式的目的是使对本申请的公开内容理解的更加透彻全面。
除非另有定义,本文所使用的所有的技术和科学术语与属于本申请的技术领域的技术人员通常理解的含义相同。本文中在本申请的说明书中所使用的术语只是为了描述具体的实施方式的目的,不是旨在于限制本申请。
目前Mini-LED(Mini-light-emitting diode)背光行业中,通常会将背光分成很多区,而每区会又由多颗灯组成。以一区来看,每颗LED的排布方式,将影响走线布局及后续打件的便利性等。目前的LED的排布在走线布局时,会使得走线非常复杂,增加工艺难度和成本。
因此,如何简化走线布局,降低工艺难度和成本是亟需解决的问题。
基于此,本申请希望提供一种能够解决上述技术问题的方案,其详细内容将在后续实施例中得以阐述。
请参考图1至图5,本申请实施例提供一种背光电路,包括多个串联的PN结,PN结用于与发光二极管10连接。
其中,多个PN结呈不少于1行和不少于2列地排布,每一PN结的P区和N区沿列方向布置,且相邻两列PN结的P区和N区沿列方向的排布方向相反。
如图1所示,PN结的数量为两个,两个PN结呈1行(R1)2列(C1、C2)排布。
如图2所示,PN结的数量为三个,三个PN结呈1行(R1)3列(C1、C2、C3)排布。
如图3所示,PN结的数量为四个,四个PN结呈2行(R1、R2)2列(C1、C2)排布。
如图4所示,PN结的数量为六个,六个PN结呈2行(R1、R2)3列(C1、C2、C3)排布。
如图5所示,PN结的数量为八个,八个PN结呈2行(R1、R2)4列(C1、C2、C3、C4)排布。
图1至图5仅示出了几种可能的PN结的排布方式,可以理解的,PN结的数量不限于以上几种,排布方式也不限于以上几种。
从图1至图5还可看出,每个PN结的P区和N区均沿列方向布置,相邻列的PN结的P区和N区沿列方向的排布方向是相反的。其中,图1和图2的第1列C1和第2列C2的PN结的P区和N区沿列方向的排布方向相反。图2的第2列C2和第3列C3的PN结的P区和N区沿列方向的排布方向相反。后续图3至图5中也是如此,不再赘述。
结合图1至图5,在后续进行走线布局时,走线只需沿列方向延伸,不需要弯折到其他位置,走线简单。在进行打件时,将发光二极管10的P电极和PN结的P区连接,发光二极管10的N电极和PN结的N区连接。由于相邻列的PN结的P区和N区的排布方向相反,打件时,只需在相邻列将发光二极管10进行旋转即可,操作简单。具体操作可为将PN结的P区和N区排布方向相同列先进行打件,再将排布方向相反的列进行打件,如图5中,先在第1列C1和第3列C3进行打件,再旋转发光二极管10后在第2列C2和第4列C4进行打件。当然,也可逐列的进行打件。
需要说明的是,本申请中的发光二极管10可以是mini LED(迷你发光二极管)也可以是Micro LED(微型发光二极管)。
本申请通过设置多个PN结呈不少于1行和不少于2列地排布,每一PN结的P区和N区沿列方向布置,且相邻两列PN结的P区和N区沿列方向的排布方向相反,使得在后续布线布局时,走线简单,可降低工艺难度,成本低。此外,也不会增加打件的工艺难度。
请参考图1至图5,多个PN结呈阵列排布,在行方向和列方向上,多个PN结的P区和N区均依次排布。换而言之,多个PN结阵列排布,将PN结的P区和N区各作为1个单元,多个单元也是阵列排布。
如图1和图2所示,第1行R1分为第1子行R11和第2子行R12,图1的2个PN结和图2的3个PN结的P区和N区分别位于第1子行R11和第二子行R12。图3至图5也是类似的,第2行R2分为第3子行R21和第4子行R22,多个PN结的P区和N区分别位于第1子行R11至第4子行R22。
阵列排布具有良好的规律性,即可方便走线布局,也可方便打件,且打件后形成的多个发光二极管10疏密程度相同,发光效果均匀,便于实现良好的显示效果。
一种实施例中,请参考图1至图5,该背光电路还包括扫描线SCAN,扫描线SCAN沿行方向延伸,扫描线SCAN用于提供扫描信号。奇数列沿逐渐远离扫描线SCAN的方向的PN结的P区和N区依次排布,偶数列沿逐渐远离扫描线SCAN的方向的PN结的N区和P区依次排布,第一行第一列的PN结的P区与扫描线SCAN电连接。
其中,该背光电路包括第一走线21,第一走线21连接第一行第一列的PN结的P区与扫描线SCAN。对于PN结而言,扫描信号从P区输入,扫描线SCAN沿行方向延伸,能方便的与PN结连接,结合奇数列和偶数列的PN结的P区和N区的排布方式,能使得第一走线21的距离短,走线简单。
一种实施例中,请参考图1至图5,背光电路还包括数据线DATA,数据线DATA沿列方向延伸,数据线DATA用于提供数据信号。串联的多个PN结中的最后一个PN结的N区与数据线DATA电连接。
其中,该背光电路包括第二走线22和第三走线23,第二走线22连接在多个PN结之间,在扫描信号的传输路径方向上,第一个PN结的P区通过第一走线21与扫描线SCAN连接,上一PN结的N区与下一PN结的P区通过第二走线22连接,最后一个PN结的N区通过第三走线23与数据线DATA连接。根据PN结的数量不同,第二走线22的数量不同,不做具体限定。
对于PN结而言,数据信号从N区输入,数据线DATA沿列方向延伸,能方便的与PN结连接,结合奇数列和偶数列的PN结的P区和N区的排布方式,能使得第三走线23的距离短,走线简单。
一种实施例中,请参考图2和图4,奇数列距离扫描线SCAN最远的一个的PN结的N区和数据线DATA电连接。图2和图4中第3列C3的距离扫描线SCAN最远的一个(图2中为第1行R1,图4中为第2行R2)的PN结的N区和数据线DATA电连接。
一种实施例中,请参考图1至图5,奇数列距离扫描线SCAN最远的一个的PN结的N区和同一行下一偶数列的PN结的P区电连接。图1和图2中第1列C1的距离扫描线SCAN最远的一个(即第1行R1)的PN结的N区与第1行R1第2列C2的PN结的P区通过第二走线22连接。图3至图5中第1列C1距离扫描线SCAN最远的一个(即第2行R2)的PN结的N区与第2行R2第2列C2的PN结的P区通过第二走线22连接。图5中第3行C3距离扫描线SCAN最远的一个(即第2行R2)的PN结的N区与第2行R2第4列C4的PN结的P区通过第二走线22连接。
同时,在相邻的两列之间,只有一条第二走线22连接两个PN结,同一行相邻两列之间的其余PN结开路。
如此设置,便可实现奇数列和偶数列的PN结的连接,或者奇数列的PN结与数据线DATA连接,走线布局简单。
一种实施例中,请参考图1、图3和图5,偶数列的距离扫描线SCAN最近的一个PN结的N区与数据线DATA电连接。图1和图3中第2列C2的距离扫描线SCAN最近的一个(即第1行R1)PN结的N区通过第三走线23与数据线DATA连接。图5中第4列C4的距离扫描线SCAN最近的一个(即第1行R1)PN结的N区通过第三走线23与数据线DATA连接。
一种实施例中,请参考图2、图4和图5,偶数列的距离扫描线SCAN最近的一个PN结的N区与同一行下一奇数列的P区电连接。图2、图4和图5中第2列C2的距离扫描线SCAN最近的一个(即第1行R1)PN结的N区与第1行第3列的PN结的P区通过第二走线22连接。
如此设置,便可实现偶数列和奇数列的PN结的连接,或者偶数列的PN结与数据线DATA连接,走线布局简单。
结合图1至图5,以及奇数列偶数列的相关实施例的连接方式,可知,多个PN结形成首尾依次串联连接的蛇形结构,整体走线简单。如图4所示,在未设置相邻列的PN结的P区和N区排布方向相反时,第1列C1至第3列C3的PN结的排布完全相同,此时,第1列C1和第2列C2的第二走线22的常规的走线方式为从第2行R2第1列C1的PN结的N区弯折到第1行R1第2列C2的PN结的P区。通过设置本申请的PN结的排布方式后,连接相邻两列的第二走线22不需要再进行弯折,而是可以直接沿列方向延伸即可,走线简单,可降低工艺难度和成本。
一种实施例中,请参考图3至图5,多个PN结不少于2行,同一列中相邻的两个PN结的P区和N区电连接。图3至图5中示出了多个PN结为2行,即第1行R1和第2行R2布局,图3中为2列,图4中为3列,图4中为4列。在图3至图5中,每列中相邻两行的PN结亦通过第二走线22连接。通过设置多个PN结不少于2行,并且每列的相邻两个PN结电连接,使得同时串联的PN结的数量较多,便于实现对更大发光面积进行统一驱动。
本申请实施例还提供一种背光模组,包括前述任一实施例中的背光电路。该背光模组还可包括基板、扩散板、导光板等,其具体结构不做过多限定。
本实施例的背光模组,通过采用本申请的背光电路,背光电路通过设置多个PN结呈不少于1行和不少于2列地排布,每一PN结的P区和N区沿列方向布置,且相邻两列PN结的P区和N区沿列方向的排布方向相反,使得在后续布线布局时,走线简单,可降低工艺难度,成本低。此外,也不会增加打件的工艺难度。
本申请实施例还提供一种显示屏,包括前述实施例中的背光模组。该显示屏可为液晶显示屏,还可包括液晶显示模组等,背光模组用于为液晶显示模组提供背光,以进行显示。
本实施例的显示屏,通过采用本申请的背光模组,而背光模组采用本申请的背光电路,背光电路通过设置多个PN结呈不少于1行和不少于2列地排布,每一PN结的P区和N区沿列方向布置,且相邻两列PN结的P区和N区沿列方向的排布方向相反,使得在后续布线布局时,走线简单,可降低工艺难度,成本低。此外,也不会增加打件的工艺难度。
本申请实施例还提供一种电子设备,包括前述实施例中的显示屏。该电子设备可为电视、电脑、监控设备、安防设备、广告展览设备等。
本实施例的电子设备,通过采用本申请的显示屏,显示屏采用本申请的背光模组,而背光模组采用本申请的背光电路,背光电路通过设置多个PN结呈不少于1行和不少于2列地排布,每一PN结的P区和N区沿列方向布置,且相邻两列PN结的P区和N区沿列方向的排布方向相反,使得在后续布线布局时,走线简单,可降低工艺难度,成本低。此外,也不会增加打件的工艺难度。
应当理解的是,本实用新型的应用不限于上述的举例,对本领域普通技术人员来说,可以根据上述说明加以改进或变换,所有这些改进和变换都应属于本实用新型所附权利要求的保护范围。

Claims (10)

1.一种背光电路,其特征在于,包括:
多个串联的PN结,所述PN结用于与发光二极管连接;
其中,多个所述PN结呈不少于1行和不少于2列地排布,每一所述PN结的P区和N区沿列方向布置,且相邻两列所述PN结的P区和N区沿列方向的排布方向相反。
2.如权利要求1所述的背光电路,其特征在于,所述背光电路还包括扫描线,所述扫描线沿行方向延伸,奇数列沿逐渐远离所述扫描线的方向的所述PN结的P区和N区依次排布,偶数列沿逐渐远离所述扫描线的方向的所述PN结的N区和P区依次排布,第一行第一列的所述PN结的P区与所述扫描线电连接。
3.如权利要求2所述的背光电路,其特征在于,所述背光电路还包括数据线,所述数据线沿列方向延伸,串联的多个所述PN结中的最后一个所述PN结的N区与所述数据线电连接。
4.如权利要求3所述的背光电路,其特征在于,奇数列距离所述扫描线最远的一个的所述PN结的N区和所述数据线电连接,或者,奇数列距离所述扫描线最远的一个的所述PN结的N区和同一行下一偶数列的所述PN结的P区电连接,同一行相邻两列之间的其余所述PN结开路。
5.如权利要求4所述的背光电路,其特征在于,偶数列的距离扫描线最近的一个所述PN结的N区与所述数据线电连接,或者,偶数列的距离扫描线最近的一个所述PN结的N区与同一行下一奇数列的所述PN结的P区电连接。
6.如权利要求3所述的背光电路,其特征在于,多个所述PN结不少于2行,同一列中相邻的两个所述PN结的P区和N区电连接。
7.如权利要求1所述的背光电路,其特征在于,多个所述PN结呈阵列排布,在行方向和列方向上,多个所述PN结的P区和N区均依次排布。
8.一种背光模组,其特征在于,包括如权利要求1至7任一项所述的背光电路。
9.一种显示屏,其特征在于,包括如权利要求8所述的背光模组。
10.一种电子设备,其特征在于,包括如权利要求9所述的显示屏。
CN202120646709.4U 2021-03-30 2021-03-30 背光电路、背光模组、显示屏和电子设备 Active CN214541525U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202120646709.4U CN214541525U (zh) 2021-03-30 2021-03-30 背光电路、背光模组、显示屏和电子设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202120646709.4U CN214541525U (zh) 2021-03-30 2021-03-30 背光电路、背光模组、显示屏和电子设备

Publications (1)

Publication Number Publication Date
CN214541525U true CN214541525U (zh) 2021-10-29

Family

ID=78266885

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202120646709.4U Active CN214541525U (zh) 2021-03-30 2021-03-30 背光电路、背光模组、显示屏和电子设备

Country Status (1)

Country Link
CN (1) CN214541525U (zh)

Similar Documents

Publication Publication Date Title
CN104934005B (zh) 显示面板及显示装置
US10229650B2 (en) Array substrate and display device
US11837608B2 (en) Array substrate and display panel
CN111243496B (zh) 一种像素电路及其驱动方法、显示装置
CN113223420B (zh) 一种显示面板及显示装置
CN113126375B (zh) 显示模组及显示装置
CN109345956A (zh) 显示面板和显示装置
CN112785962B (zh) 显示面板及显示装置
CN109637352B (zh) 一种显示面板和显示装置
CN111402754A (zh) 一种显示面板和显示装置
CN109192121A (zh) 显示面板和显示装置
CN111445862B (zh) 显示面板和显示装置
CN110010054B (zh) 一种栅极驱动电路、显示面板、显示装置
US20230094945A1 (en) Array substrate and display panel
CN214541525U (zh) 背光电路、背光模组、显示屏和电子设备
CN112992879B (zh) 阵列基板、背光模组及显示面板
US6864941B2 (en) Display apparatus characterized by wiring structure
CN102044208B (zh) 显示设备
US20230326394A1 (en) Display panel and display apparatus
CN112114709B (zh) 显示面板及其驱动方法、显示装置
WO2021253397A1 (zh) 显示模组和显示装置
US20240036795A1 (en) Distributed sop display panel and display system
CN113327920B (zh) 阵列基板及显示面板
CN113539101B (zh) 一种阵列基板、显示面板及显示装置
CN111965913B (zh) 窄边框电子纸显示装置

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant