CN211979647U - 一种大数据云存储系统 - Google Patents

一种大数据云存储系统 Download PDF

Info

Publication number
CN211979647U
CN211979647U CN202020534811.0U CN202020534811U CN211979647U CN 211979647 U CN211979647 U CN 211979647U CN 202020534811 U CN202020534811 U CN 202020534811U CN 211979647 U CN211979647 U CN 211979647U
Authority
CN
China
Prior art keywords
disk
dram
circuit board
flash
pcram
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN202020534811.0U
Other languages
English (en)
Inventor
刘伟
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hua Xu Js Cangzhou Intellectual Property Service Co ltd
Original Assignee
Hua Xu Js Cangzhou Intellectual Property Service Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hua Xu Js Cangzhou Intellectual Property Service Co ltd filed Critical Hua Xu Js Cangzhou Intellectual Property Service Co ltd
Priority to CN202020534811.0U priority Critical patent/CN211979647U/zh
Application granted granted Critical
Publication of CN211979647U publication Critical patent/CN211979647U/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Memory System Of A Hierarchy Structure (AREA)

Abstract

本实用新型提供一种大数据云存储系统,包括:磁盘存储子系统,由多个磁盘存储器组成;闪存存储子系统,由多个闪存类FLASH组成;主存控制器,分别与磁盘存储子系统中的所有磁盘存储器和闪存存储子系统中的所有FLASH连接;DRAM缓存存储器以及PCRAM,DRAM一端与主存控制器相连,接收来自主存控制器发出的的数据请求,一端与磁盘存储子系统中的所有磁盘存储器直接相连,从磁盘存储器中读取数据,还有一端与PCRAM通过直接的数据通路连接,从而读写PCRAM,PCRAM与磁盘存储器和DRAM通过数据通路直接连接,从而直接读写DRAM,并且与磁盘存储器通过向磁盘存储器写入数据的通路通信,与闪存存储子系统中的所有FLASH通过数据写入通路连接。

Description

一种大数据云存储系统
技术领域
本实用新型涉及一种数据存储系统,尤其涉及一种大数据云存储系统。
背景技术
大数据云存储在现有的数据存储中起着极其重要的作用,数据的重要性在智能化技术发展过程中重要性不断提高。在存储系统的发展过程中,由于DRAM速度快,单位价格高,一般作为主存储器使用,磁盘容量大,速度慢,每位价格相对低很多,其保存数据持久,一般可以达到几年,是当前的最主流的持久存储设备,因此传统存储器中使用磁盘作为后备存储器,FLASH被发现后,其速度快且没有机械运动,功率较小,同时由于其DRAM速度相差几个数量级,并且是以数据块为单位进行读写和擦除操作,无法作为主存部分使用,因此一般作为缓存技术。SSD位价格极为昂贵,其作为辅助存储器大规模使用还有一段距离。而大数据存储器对于高性能的追求是极为苛刻的,对于大容量DRAM的需求增加,而DRAM本身固有的尺寸限制,与小22nm的单元制造工艺很难实现,单位密度受到限制,PCRAM的出现解决了DRAM容量小的缺陷,但是访问延迟较高,可写次数小,仍然会导致大数据存储器的性能劣化。单纯的使用PCRAM代替DRAM作为大数据存储器不是可行的,需要开发新的存储系统获得最佳的容量和最小的延迟。
发明内容
为了克服现有技术存在的结构的问题,本实用新型提供一种大数据云存储系统。
本实用新型通过以下技术方案实现上述目的:
一种大数据云存储系统,包括:
磁盘存储子系统,由多个磁盘存储器组成;
闪存存储子系统,由多个闪存类FLASH组成;
主存控制器,分别与磁盘存储子系统中的所有磁盘存储器和闪存存储子系统中的所有 FLASH连接;
DRAM缓存存储器以及PCRAM,DRAM一端与主存控制器相连,接收来自主存控制器发出的的数据请求,一端与磁盘存储子系统中的所有磁盘存储器直接相连,从磁盘存储器中读取数据,还有一端与PCRAM通过直接的数据通路连接,从而读写PCRAM,PCRAM与磁盘存储器和 DRAM通过数据通路直接连接,从而直接读写DRAM,并且与磁盘存储器通过向磁盘存储器写入数据的通路通信,与闪存存储子系统中的所有FLASH通过数据写入通路连接。
优选的,所述磁盘存储器为硬盘或光盘。
优选的,所述主存控制器包括机壳和置于机壳内的控制电路板,所述控制电路板上设有用于连接磁盘存储器或FLASH的第一接口。
优选的,所述机壳包括基础机壳和多个可扩展机壳,所述控制电路板包括基础电路板和多个可扩展电路板,所述基础电路板设于基础机壳中,所述可扩展电路板一一设于多个可扩展机壳内,所述基础电路板上设有控制器,多个第一接口和用于连接可扩展电路板的第二接口,所述可扩展电路板上设有多个第一接口和用于连接可扩展电路板或基础电路板的第二接口。
优选的,为了缓解DRAM和PCRAM之间读写数据延迟,在DRAM的高地址区域单独设立缓冲区,将从DRAM中移除的数据首先转移到这块缓冲区,DRAM继续工作,然后选择合适时机写回到PCRAM中。
本实用新型的有益效果:设置一个大的PCRAM存储器和一个用于作为缓存器的DRAM,用于缓解较大的访问延迟,由操作系统完成对磁盘的数据读写,形成一种混合的主存系统方案,从而将DRAM的高速特点和PCRAM的大容量特性融合,提高系统的性能。
根据下文结合附图对本实用新型具体实施例的详细描述,本领域技术人员将会更加明了本实用新型的上述以及其他目的、优点和特征。
附图说明
后文将参照附图以示例性而非限制性的方式详细描述本实用新型的一些具体实施例。附图中相同的附图标记标示了相同或类似的部件或部分。本领域技术人员应该理解,这些附图未必是按比例绘制的。本实用新型的目标及特征考虑到如下结合附图的描述将更加明显,附图中:
附图1为根据本实用新型实施例的大数据云存储系统结构示意图。
具体实施方式
下面结合附图对本实用新型的具体实施方式进行详细说明,但并不用来限制本实用新型的保护范围。
本实用新型实施例中,参见图1所示的一种大数据云存储系统,包括:磁盘存储子系统,由多个磁盘存储器组成,其中,磁盘存储器优选为硬盘或光盘;闪存存储子系统,由多个闪存类FLASH组成;主存控制器,分别与磁盘存储子系统中的所有磁盘存储器和闪存存储子系统中的所有FLASH连接,主存控制器包括机壳和置于机壳内的控制电路板,控制电路板上设有用于连接磁盘存储器或FLASH的第一接口,对应于硬盘,第一接口可以为SATA口或SAS口,对应于FLASH,第一接口可以为M2接口。机壳包括基础机壳和多个可扩展机壳,控制电路板包括基础电路板和多个可扩展电路板,基础电路板设于基础机壳中,可扩展电路板一一设于多个可扩展机壳内,基础电路板上设有控制器,多个第一接口和用于连接可扩展电路板的第二接口,可扩展电路板上设有多个第一接口和用于连接可扩展电路板或基础电路板的第二接口,第二接口用于与可扩展电路连接的存储器上的数据发送到主存控制器上的作用,选用比较灵活;DRAM缓存存储器以及PCRAM,DRAM一端与主存控制器相连,接收来自主存控制器发出的的数据请求,一端与磁盘存储子系统中的所有磁盘存储器直接相连,从磁盘存储器中读取数据,还有一端与PCRAM通过直接的数据通路连接,从而读写PCRAM,PCRAM与磁盘存储器和DRAM通过数据通路直接连接,从而直接读写DRAM,并且与磁盘存储器通过向磁盘存储器写入数据的通路通信,与闪存存储子系统中的所有FLASH通过数据写入通路连接。
本实施例中,为了缓解DRAM和PCRAM之间读写数据延迟,在DRAM的高地址区域单独设立了一个缓冲区,将从DRAM中移除的数据首先转移到这块缓冲区,DRAM继续工作,然后选择合适时机写回到PCRAM中。
本实施例通过设置一个大的PCRAM存储器和一个用于作为缓存器的DRAM,用于缓解较大的访问延迟,由操作系统完成对磁盘的数据读写,形成一种混合的主存系统方案,从而将DRAM 的高速特点和PCRAM的大容量特性融合,提高系统的性能。
以上对本实用新型实施例所提供的技术方案进行了详细介绍,本文中应用了具体个例对本实用新型实施例的原理以及实施方式进行了阐述,以上实施例的说明只适用于帮助理解本实用新型实施例的原理;同时本领域的一般技术人员,根据本实用新型的实施例,在具体实施方式以及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本实用新型的限制。

Claims (5)

1.一种大数据云存储系统,其特征在于包括:
磁盘存储子系统,由多个磁盘存储器组成;
闪存存储子系统,由多个闪存类FLASH组成;
主存控制器,分别与磁盘存储子系统中的所有磁盘存储器和闪存存储子系统中的所有FLASH连接;
DRAM缓存存储器以及PCRAM,DRAM一端与主存控制器相连,接收来自主存控制器发出的数据请求,一端与磁盘存储子系统中的所有磁盘存储器直接相连,从磁盘存储器中读取数据,还有一端与PCRAM通过直接的数据通路连接,从而读写PCRAM,PCRAM与磁盘存储器和DRAM通过数据通路直接连接,从而直接读写DRAM,并且与磁盘存储器通过向磁盘存储器写入数据的通路通信,与闪存存储子系统中的所有FLASH通过数据写入通路连接。
2.根据权利要求1所述的一种大数据云存储系统,其特征在于:所述磁盘存储器为硬盘或光盘。
3.根据权利要求1所述的一种大数据云存储系统,其特征在于:所述主存控制器包括机壳和置于机壳内的控制电路板,所述控制电路板上设有用于连接磁盘存储器或FLASH的第一接口。
4.根据权利要求3所述的一种大数据云存储系统,其特征在于:所述机壳包括基础机壳和多个可扩展机壳,所述控制电路板包括基础电路板和多个可扩展电路板,所述基础电路板设于基础机壳中,所述可扩展电路板一一设于多个可扩展机壳内,所述基础电路板上设有控制器,多个第一接口和用于连接可扩展电路板的第二接口,所述可扩展电路板上设有多个第一接口和用于连接可扩展电路板或基础电路板的第二接口。
5.根据权利要求1所述的一种大数据云存储系统,其特征在于:在DRAM的高地址区域单独设立缓冲区。
CN202020534811.0U 2020-04-13 2020-04-13 一种大数据云存储系统 Expired - Fee Related CN211979647U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202020534811.0U CN211979647U (zh) 2020-04-13 2020-04-13 一种大数据云存储系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202020534811.0U CN211979647U (zh) 2020-04-13 2020-04-13 一种大数据云存储系统

Publications (1)

Publication Number Publication Date
CN211979647U true CN211979647U (zh) 2020-11-20

Family

ID=73385397

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202020534811.0U Expired - Fee Related CN211979647U (zh) 2020-04-13 2020-04-13 一种大数据云存储系统

Country Status (1)

Country Link
CN (1) CN211979647U (zh)

Similar Documents

Publication Publication Date Title
US11520660B2 (en) Storage devices hiding parity swapping behavior
US9927999B1 (en) Trim management in solid state drives
US8850128B2 (en) Implementing data storage and dual port, dual-element storage device
US11500727B2 (en) ZNS parity swapping to DRAM
CN111581125A (zh) 高效跟踪脏高速缓存行在二级主存储器的高速缓存中的位置的方法和装置
US11194521B1 (en) Rate limit on the transitions of streams to open
KR102656959B1 (ko) 존 구획 네임스페이스를 갖는 호스트 관리 하드웨어 압축
CN104375578A (zh) 一种高速大容量缓存存储卡
US20220229775A1 (en) Data storage device and operating method thereof
US10254985B2 (en) Power management of storage devices
CN114730247A (zh) 具有数据的最小写入大小的存储设备
US10025664B2 (en) Selective buffer protection
KR102589609B1 (ko) 분할된 저장장치에서의 스냅샷 관리
CN211979647U (zh) 一种大数据云存储系统
US20230297277A1 (en) Combining Operations During Reset
US11847337B2 (en) Data parking for ZNS devices
US20220075524A1 (en) Storage Devices Hiding Parity Swapping Behavior
CN114168067B (zh) 使用虚设虚拟功能的NVMe简单复制命令支持
US11138066B1 (en) Parity swapping to DRAM
US20210333996A1 (en) Data Parking for SSDs with Streams
US11645009B2 (en) Data storage with improved read parallelism
US20240192889A1 (en) De-fragmentation acceleration using overlap table
US20240078184A1 (en) Transparent Host Memory Buffer
US20240168644A1 (en) QoS Optimization By Using Data Tracking Module
WO2023244341A1 (en) Key value data storage device with tiers

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20201120

CF01 Termination of patent right due to non-payment of annual fee