CN211956459U - 一种应用于开源硬件的存储控制电路 - Google Patents
一种应用于开源硬件的存储控制电路 Download PDFInfo
- Publication number
- CN211956459U CN211956459U CN201921485618.6U CN201921485618U CN211956459U CN 211956459 U CN211956459 U CN 211956459U CN 201921485618 U CN201921485618 U CN 201921485618U CN 211956459 U CN211956459 U CN 211956459U
- Authority
- CN
- China
- Prior art keywords
- signal
- storage
- data
- module
- memory
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000003860 storage Methods 0.000 title claims abstract description 202
- 230000015654 memory Effects 0.000 claims abstract description 182
- 238000004891 communication Methods 0.000 claims abstract description 100
- 238000006243 chemical reaction Methods 0.000 claims abstract description 97
- 239000003990 capacitor Substances 0.000 claims description 52
- 238000013500 data storage Methods 0.000 claims description 20
- 230000010355 oscillation Effects 0.000 claims description 13
- 230000014759 maintenance of location Effects 0.000 claims description 3
- 238000012546 transfer Methods 0.000 claims description 3
- 230000005540 biological transmission Effects 0.000 abstract description 64
- 230000006870 function Effects 0.000 abstract description 55
- 230000008054 signal transmission Effects 0.000 description 15
- 230000003993 interaction Effects 0.000 description 13
- 238000010586 diagram Methods 0.000 description 11
- 238000000034 method Methods 0.000 description 9
- 230000008569 process Effects 0.000 description 8
- 230000002457 bidirectional effect Effects 0.000 description 5
- 238000004458 analytical method Methods 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 3
- 238000011161 development Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 230000035945 sensitivity Effects 0.000 description 2
- 230000002159 abnormal effect Effects 0.000 description 1
- 230000003044 adaptive effect Effects 0.000 description 1
- 230000004075 alteration Effects 0.000 description 1
- 238000007405 data analysis Methods 0.000 description 1
- 238000001514 detection method Methods 0.000 description 1
- 238000001914 filtration Methods 0.000 description 1
- 238000012544 monitoring process Methods 0.000 description 1
- 238000011160 research Methods 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 230000006641 stabilisation Effects 0.000 description 1
- 238000011105 stabilization Methods 0.000 description 1
Images
Landscapes
- Storage Device Security (AREA)
Abstract
一种应用于开源硬件的存储控制电路,存储控制电路包括:信号转换模块和存储控制模块;信号转换模块被配置为检测开源硬件是否接入,当开源硬件接入时,接收由开源硬件输出的数据标识信号和第一通信信号;存储控制模块被配置为对数据标识信号的数据格式进行解析得到选择存储信号,根据选择存储信号选择对应的存储器,以获取对应的存储器输出的第二通信信号,且将第一通信信号输出至对应的存储器;信号转换模块还用于对第二通信信号进行转换得到数据驱动信号,并将数据驱动信号上传至开源硬件;所述存储控制电路能够保障开源硬件与存储器之间的高效、安全数据传输功能;通过存储器能够实时存储开源硬件输出的数据,兼容性和可靠性较高。
Description
技术领域
本申请属于电子电路技术领域,尤其涉及一种应用于开源硬件的存储控制电路。
背景技术
随着电路操作系统的快速发展,为了适用于不同类型电子设备以及电路操作系统的自身快速发展,技术人员相继研究并发展了一系列的开源电路硬件;相比于其它类型的电路系统而言,开源电路硬件具有更高的兼容性和可扩展性,技术人员可根据实际电路功能需求对于开源电路硬件的工作状态进行自适应调节,以使得开源电路硬件能够适用于各个工业技术领域中的电路操作系统,满足用户的实际电路功能需求;技术人员能够对于开源电路硬件的工作状态进行任意调节,开源电路硬件能够实现全方位的电路功能,给技术人员带来更佳的使用体验。
然而由于开源电路硬件具有较高的可操控性和数据传输效率,因此开源电路硬件在应用过程中需要写入并读出大量的数据,开源电路硬件需要与外界的电子设备之间实现高效的数据传输功能;然而传统技术中的开源电路硬件只能够与单一的存储设备进行通信,那么当开源电路硬件根据技术人员的实际需求实现不同的电路功能时,所述开源电路硬件具有不同的数据类型,那么传统的存储设备无法对于开源电路硬件输出的数据进行实时存储,导致开源电路硬件输出的数据容易出现丢失;并且存储设备输出的数据无法与开源电路硬件实现数据兼容,这将极大地限制开源电路硬件的数据传输效率,降低数据传输的安全性。
实用新型内容
有鉴于此,本申请实施例提供了一种应用于开源硬件的存储控制电路,旨在解决传统的技术方案无法对于开源电路硬件输出的数据进行安全、有效的存储,并且开源电路硬件的数据传输效率较低,开源电路硬件的数据兼容性较低,无法在各个电路操作系统中实现较佳的数据输入输出的问题。
本申请实施例的第一方面提供了一种应用于开源硬件的存储控制电路,与至少两个存储器连接,所述存储控制电路包括:
被配置为检测开源硬件是否接入,当所述开源硬件接入时,接收由所述开源硬件输出的数据标识信号和第一通信信号的信号转换模块;和
与所述信号转换模块及至少两个所述存储器连接,被配置为对所述数据标识信号的数据格式进行解析得到选择存储信号,并根据所述选择存储信号选择对应的所述存储器,以获取对应的所述存储器输出的第二通信信号,且将所述第一通信信号输出至对应的所述存储器的存储控制模块;
所述信号转换模块还用于对所述第二通信信号进行转换得到数据驱动信号,并将所述数据驱动信号上传至所述开源硬件。
在其中的一个实施例中,所述存储控制电路还包括:
与所述信号转换模块及所述存储控制模块连接,被配置为对所述信号转换模块和所述存储控制模块进行供电的电源模块。
在其中的一个实施例中,所述存储控制模块包括:
与所述信号转换模块连接,被配置为对所述数据标识信号的数据格式进行解析得到所述选择存储信号,以及传输所述第一通信信号及所述第二通信信号的数据识别单元;和
与所述数据识别单元及至少两个所述存储器连接,被配置为根据所述选择存储信号选择对应的所述存储器,与对应的所述存储器建立握手协议,以获取对应的所述存储器输出的第二通信信号,且将所述第一通信信号输出至对应的所述存储器的信号读取单元。
在其中的一个实施例中,所述存储控制电路还包括:
与所述存储控制模块连接,被配置为生成时钟信号的时钟模块;和
与所述存储控制模块连接,被配置为生成复位信号的复位模块。
在其中的一个实施例中,所述数据标识信号的数据格式包括:字节数量和数据传输速率。
在其中的一个实施例中,所述存储控制电路还包括:
与所述存储控制模块连接,被配置为根据用户输出的按键信号生成使能信号的使能模块;
所述存储控制模块用于根据所述使能信号对所述数据标识信号的数据格式进行解析得到选择存储信号,并根据所述选择存储信号选择对应的所述存储器,以获取对应的所述存储器输出的第二通信信号,且将所述第一通信信号输出至对应的所述存储器。
在其中的一个实施例中,所述存储控制电路包括:
与所述信号转换模块连接,被配置为对所述第一通信信号和所述第二通信信号进行存储的数据存储模块。
在其中的一个实施例中,所述存储控制电路还包括:
与所述存储控制模块连接,被配置为生成振荡信号的振荡模块。
在其中的一个实施例中,所述信号转换模块包括:
信号转换芯片、第一电阻、第二电阻、第三电阻、第一电容、第二电容、第三电容以及第四电容;
所述第一电阻的第一端接所述信号转换芯片的电源输入管脚,所述第一电阻的第二端、所述第一电容的第一端以及所述第二电容的第一端共接于第一直流电源,所述第一电容的第二端和所述第二电容的第二端共接于地;
所述信号转换芯片的标识信息输入管脚用于接入所述开源硬件;
所述第二电阻的第一端和所述第三电阻的第一端用于接所述开源硬件,所述第二电阻的第二端、所述第三电阻的第二端以及所述第三电容的第一端共接于所述信号转换芯片的驱动信号输出管脚;
所述信号转换芯片的标识信息输出管脚和所述第四电容的第一端共接于所述存储控制模块,所述第四电容的第二端接地;
所述信号转换芯片的数据读取管脚接所述存储控制模块。
在其中的一个实施例中,所述存储控制模块包括:
存储控制芯片、第四电阻、第五电容以及第六电容;
所述第四电阻的第一端用于接入电压驱动信号,所述第四电阻的第二端和所述第五电容的第一端共接于所述存储控制芯片的电压驱动管脚,所述第五电容的第二端和所述第六电容的第一端共接于地,所述第六电容的第二端接所述存储控制芯片的接地管脚;
所述存储控制芯片的标识信号输入管脚接所述信号转换模块;
所述存储控制芯片的第一串行通信管脚接所述信号转换模块;
所述存储控制芯片的选择控制管脚接所述存储器;
所述存储控制芯片的第二串行通信管脚接所述存储器。
上述的应用于开源硬件的存储控制电路通过信号转换模块能够与开源硬件之间建立电力连接,通过信号转换模块能够实时地获取开源硬件的数据标识信号和第一通信信号,其中数据标识信号包含开源硬件的数据传输形式,第一通信信号包含开源硬件的电路控制信息,根据数据标识信号的数据格式能够选取任意一个或者多个存储器,以使得被选择的存储器的数据存储格式需求能够完全匹配开源硬件的通信格式需求,通过存储器能够实时地存储开源硬件的电路控制信息,保障了存储器输出的信号安全性和可靠性;并且通过信号转换模块将存储器输出的第二通信信号反馈至开源硬件,以实现开源硬件与存储器之间的兼容数据交互功能;从而本实施例根据开源硬件的通信格式需求选择至少一个与开源硬件的数据格式相匹配的存储器,提高了对于开源硬件输出的信号的存储安全性和数据传输效率;并且开源硬件与存储器之间能够实现高效的双向数据传输,以使得开源硬件能够根据技术人员的实际需求实现相应的电路功能,提高了开源硬件的电路控制安全性和稳定性;从而本申请实施例中的存储控制电路能够保障开源硬件适用于各个不同工业技术领域,以提高数据传输的安全性和传输效率,开源硬件能够更高的数据输入输出精确性和兼容性,给用户带来了良好的使用体验。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本申请一实施例提供的应用于开源硬件的存储控制电路的结构示意图;
图2为本申请一实施例提供的应用于开源硬件的存储控制电路的另一种结构示意图;
图3为本申请一实施例提供的存储控制模块的结构示意图;
图4为本申请一实施例提供的应用于开源硬件的存储控制电路的另一种结构示意图;
图5为本申请一实施例提供的应用于开源硬件的存储控制电路的另一种结构示意图;
图6为本申请一实施例提供的应用于开源硬件的存储控制电路的另一种结构示意图;
图7为本申请一实施例提供的应用于开源硬件的存储控制电路的另一种结构示意图;
图8为本申请一实施例提供的信号转换模块的电路结构示意图;
图9为本申请一实施例提供的存储控制模块的电路结构示意图;
图10为本申请一实施例提供的应用于开源硬件的存储控制系统的结构示意图。
具体实施方式
为了使本申请的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本申请进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本申请,并不用于限定本申请。
需要首先说明的是,开源硬件是指与自由及开放原始码软件相同方式设计的计算设备和电子硬件;其中开源硬件集成了多种类型的电子元器件,并且通过开源硬件能够实现多种电路控制功能;并且开源硬件能够根据用户的操作信号执行不同的电路控制功能,开源硬件具有良好的可操控性和电路功能扩展性,以满足用户的实际电路功能;因此开源硬件已经被广泛地适用于各种类型的电子设备。
可选的,本文中的存储器为RAM(Random Access Memory,随机存储器)、 ROM(ReadOnly Memory,只读存储器)或者Flash Memory(闪存存储器);由于本领域中的存储器划分为不同的类型,并且每一种类型的存储器具有特定的数据存储格式,因此每一种类型的存储器可适用于各个不同的工业技术领域,并保持稳定的数据存储功能;本申请实施例中的存储控制电路与本领域不同类型的存储器实现通信功能,并且将开源硬件输出的数据存储在存储器中,以保障开源硬件的数据输入输出安全性和稳定性。
请参阅图1,本申请实施例提供的应用于开源硬件的存储控制电路10的结构示意图,存储控制电路10与至少两个存储器(图1采用201、202…20N表示,其中N为大于或者等于2的正整数)连接,进而本实施例中的存储控制电路10与多个存储器实现数据交互,极大地扩充了数据存储容量;为了便于说明,仅示出了与本实施例相关的部分,详述如下:
上述存储控制电路10包括:信号转换模块101和存储控制模块102,存储控制电路10具有较为简化的电路模块结构。
信号转换模块101被配置为检测开源硬件30是否接入,当开源硬件30接入时,接收由开源硬件30输出的数据标识信号和第一通信信号。
其中信号转换模块101具有连接状态检测功能,当信号转换模块101与开源硬件30建立电力连接后,则信号转换模块101与开源硬件30之间能够实现良好的数据通信功能;通过开源硬件30能够将数据输出至信号转换模块101,其中数据标识信号包括开源硬件30的数据传输格式需求信息,根据数据标识信号能够得到开源硬件30的数据传输格式需求,以使得开源硬件30能够保持最佳的数据传输控制状态;第一通信信号包含开源硬件30的电路控制信息,进而通过第一通信信号能够实时地传递自身的控制数据;因此本实施例通过信号转换模块101能够保持开源硬件30输出的信号稳定性和安全性,开源硬件30与存储控制电路10之间能够保持数据的高效传递,既保障了开源硬件30的数据输入输出安全性,又提高了开源硬件30的通信效率,通过存储控制电路10能够实时地获取开源硬件30的通信信息,适用范围更广。
存储控制模块102与信号转换模块101及至少两个存储器连接,被配置为对数据标识信号的数据格式进行解析得到选择存储信号,并根据选择存储信号选择对应的存储器,以获取对应的存储器输出的第二通信信号,且将第一通信信号输出至对应的存储器。
其中数据标识信号的数据格式能够全面地得到开源硬件的数据传输格式需求,进而根据数据标识信号的数据格式设置存储控制模块102的数据传输状态,以使得开源硬件30适用在各个不同的工业技术领域时,通过存储控制电路10 都能够兼容接入存储控制模块102输出的数据,操作灵活简便。
本实施例中的存储控制模块102能够对于数据标识信号的数据格式进行解析,以得到相应的选择存储信号,选择存储信号具有电路选择控制功能;存储控制模块102根据选择存储信号选择其中一个或者多个存储器,通过选择得到对应的存储器的数据传输格式与开源硬件30的数据传输格式保持匹配,并且被选择的存储器具有较大的数据容量,进而通过一个或者多个存储器能够实时地存储开源硬件30输出的电路控制数据,以保障开源硬件30输出的数据存储安全性和高效性,通过存储器能够完全保留第一通信信号的数据完整性和安全性,以便于技术人员能够通过存储控制模块102实时地提取开源硬件30的通信信息,实现了对于开源硬件30的精确和稳定控制功能;同时存储控制模块102 能够实时获取选择后至少一个存储器输出的第二通信信号;可选的,第二通信信号包含预先存储的通信数据,基于第二通信信号能够驱动电子元器件实现相应的电路控制功能;因此本实施例中的存储控制模块102与存储器之间进行双向数据传输,并且通过存储控制模块102能够保障存储器输出的数据安全性和稳定性,进而通过存储器输出的第二通信信号能够按照技术人员的实际电路功能需求改变电子元器件的工作状态,存储控制电路10与存储器之间具有较高的数据交互性能。
信号转换模块101还用于对第二通信信号进行转换得到数据驱动信号,并将数据驱动信号上传至开源硬件30。
其中信号转换模块101具有信号传输的功能,由于第二通信信号包含大量的通信数据,示例性的,通过信号转换模块101对于第二通信信号进行编码得到数据驱动信号,进而数据驱动信号的数据格式能够完全匹配开源硬件30的数据传输格式需求,信号转换模块101能够将数据驱动信号快速、兼容地输出至开源硬件30,以使得开源硬件30能够实时获取存储器的通信信息,保障了开源硬件30的接入信息的完整性,开源硬件30根据数据驱动信号实现完整的电路功能,提高了存储控制电路10对于开源硬件30的控制精度和控制效率;因此本实施例中的存储控制电路10能够将至少一个存储器输出的通信数据反馈至开源硬件30,以使得开源硬件30具有较高的电路控制精度和控制灵敏性,开源硬件30与存储器之间能够保持兼容、高效的数据交互功能。
在图1示出存储控制电路10的结构示意中,通过信号转换模块101能够与开源硬件30之间保持良好的数据双向传输功能,一方面,通过信号转换模块 101将开源硬件30的数据传输格式需求信息输出至存储控制模块102,进而通过存储控制模块102在多个存储器中选择至少一个与开源硬件30的数据传输格式相匹配的存储器,切换存储控制模块102与存储器之间的信号交互状态,将开源硬件30的电路控制信息存储在切换后的存储器,以保障开源硬件30的电路控制信息的安全性和高效性,通过被选择的存储器能够实现大容量的数据存储功能,开源硬件30具有更高的数据输入输出精确性;并且通过存储控制电路 10能够将存储器自身存储的数据反馈至开源硬件30,以实现开源硬件30的高效和精确控制功能,进而开源硬件30根据存储器输出的通信信息实现相应的电路功能,以满足用户的实际电路功能需求,给用户带来了良好的使用体验;因此本实施例中的存储控制电路10可根据开源硬件30的数据传输格式需求选择至少一个存储器,以实现对于开源硬件30输出的数据的存储安全性和传输高效性,开源硬件30适用于各个不同的工业技术领域时,通过存储器都能够保障开源硬件30的数据传输安全性,提高了开源硬件30的兼容性和使用范围;并且通过存储器输出的通信信息能够实现对于开源硬件30的精确反馈控制,进一步保障开源硬件30的控制灵敏性和简便性,满足了用户的电路控制功能需求;从而有效地解决了传统技术无法保障开源电路硬件的数据传输安全性和高效性,当开源电路硬件适用于在不同的工业技术领域时,开源电路硬件的输入输出过程中容易出现数据丢失和数据失真的现象,降低了开源电路硬件的电路控制安全性和灵活性,难以普遍适用的问题。
作为一种可选的实施方式,图2示出了本实施例提供的存储控制电路10 的另一种结构示意,相比于图1中存储控制电路10的结构示意,图2中的存储控制电路10还包括电源模块103。
电源模块103与信号转换模块101及存储控制模块102连接,被配置为对信号转换模块101和存储控制模块102进行供电。
具体的,电源模块103生成第一电源信号和第二电源信号,通过第一电源信号对信号转换模块101进行供电,通过第二电源信号对存储控制模块102进行供电;因此本实施例通过电源模块103对于信号转换模块101和存储控制模块102分别采用的相应的电源信号,以实现额定上电功能,保障了信号传唤模块101和存储控制模块102的工作稳定性和工作安全性;可选的,第一电源信号的电压和第二电源信号的电压相同或者不相同,进而存储控制电路10的内部电路模块可保持安全、稳定的工作状态,以保障开源硬件30与存储器之间的数据交互兼容性。
因此本实施例通过电源模块103为存储控制电路10的内部电路模块提供额定的电能,存储控制电路10实现信号传输和信号转换功能,给用户带来更佳的使用体验;存储控制电路10采用内部供电的方式,保障了自身供电的安全性和高效性;因此当存储控制电路10适用于不同的工业技术领域中,通过存储控制电路10都能够将开源硬件30输出的电路控制信息输出至至少一个存储器,以实现对于开源硬件30输出的电路控制信息的安全存储功能,通过存储控制电路 10的内部电路模块可保障信号传输的安全性,并实现对于开源硬件30的精确、灵活控制功能,存储控制电路10具有更高的实用价值和信号传输稳定性。
作为一种可选的实施方式,图3示出了本实施例提供的存储控制模块102 的结构示意,请参阅图3,存储控制模块102包括:数据识别单元1021和信号读取单元1022。
其中,数据识别单元1021与信号转换模块101连接,被配置为对数据标识信号的数据格式进行解析得到选择存储信号,以及传输第一通信信号及第二通信信号。
数据识别单元1021具有数据类型分析和数据解析的功能;当信号转换模块 101将数据标识信号输出至数据识别单元1021时,数据识别单元1021能够对于选择存储信号的数据格式进行深度分析,以得到开源硬件30的数据传输格式需求,实现了对于开源硬件30的数据传输状态的精确监控,进而通过数据识别单元1021得到的选择存储信号能够精确地得到开源硬件30的数据传输状态,以便于实现存储器与开源硬件30之间的数据格式匹配功能,提高了开源硬件 30的数据输入输出精度和准确性。
信号读取单元1022与数据识别单元1021及至少两个存储器连接,被配置为根据选择存储信号选择对应的存储器,与对应的存储器建立握手协议,以获取对应的存储器输出的第二通信信号,且将第一通信信号输出至对应的存储器。
其中信号读取单元1022能够实时地读取被选择的存储器预先存储的通信数据,并将开源硬件30输出电路控制控制信息上传至存储器,以保持存储控制电路10的数据传输安全性;因此本实施例通过信号读取单元1022能够根据选择存储信号所确定的选择控制信息,在多个存储器中选择至少一个与开源硬件 30的数据传输格式相匹配的存储器,并且切换使得至少一个存储器与信号读取单元1022实现握手协议,当存储器与信号读取单元1022建立握手协议后,则被选择的存储器与信号读取单元1022之间能够保持高效的数据交互功能,进而信号读取单元1022与被选择的存储器之间能够保持实时的双向数据传递,保障了数据双向传输的精度和抗干扰性;本实施例中的存储控制电路10具有较高的数据传输效率和安全性,通过信号读取单元1022获取的第二通信信号能够实现对于开源硬件30的精确控制功能,以满足用户的实际电路控制需求。
作为一种可选的实施方式,图4示出了本实施例提供的存储控制电路10 的另一种结构示意,相比于图1中存储控制电路10的结构示意,图4中的存储控制电路10还包括:时钟模块104和复位模块105。
其中,时钟模块104与存储控制模块102连接,被配置为生成时钟信号。
时钟模块104将时钟信号输出至存储控制模块102,进而通过时钟信号能够驱动存储控制模块102实现更新状态,以使得存储控制模块102具有较高的信号兼容传输功能和稳定性;存储控制模块102能够将第一通信信号输出至与开源硬件30的数据传输格式相匹配的存储器中,以实现对于电路控制信息的实时存储功能;因此本实施例通过时钟模块104保障了存储控制模块102的工作稳定性和高效性。防止存储控制模块102与存储器之间的数据交互过程出现误差和干扰问题。
可选的,时钟模块104包括时钟芯片,示例性的,时钟芯片的型号为: PCF8563或者PCF8583,进而通过时钟芯片能够为存储控制模块102提供精确的时钟信息,操作简便。
复位模块105与存储控制模块102连接,被配置为生成复位信号。
当复位模块105将复位信号输出至存储控制模块102时,通过复位信号能够驱动存储控制模块102实现电路复位功能,以保障存储控制电路10的自身工作稳定性;进而通过复位模块105能够对于存储控制模块102执行复位操作,进而存储控制电路10能够实现自身状态更新,存储控制电路10能够对于通信信息保持兼容的传输和转换功能,避免存储控制模块102由于长时间运行而导致信号传输过程出现故障的问题;本实施例中的存储控制电路10与存储器之间的数据交互过程具有更高的抗干扰性能。
可选的,复位模块105包括复位芯片,示例性的,复位芯片的型号为: SGM4073或者MAX809;因此通过复位模块105能够保障存储控制模块102 的通信安全性,并且复位模块105具有较为简化的电路结构。
作为一种可选的实施方式,数据标识信号的数据格式包括:字节数量和数据传输速率。
其中字节数量代表数据标识信号的进制数,比如数据标识信号在信号传输通道上进行传输时采用8进制或者2进制等,并且通过字节数量可以获取数据标识信号中的字符长度,以便于存储器能够更加完整地保存第一通信信号中的控制信息。
根据数据标识信号的数据传输速率能够得到开源硬件30的数据输入输出速率,以使得开源硬件30与存储器之间能进行数据的兼容传输,存储器能够完整地获取开源硬件30的电路控制信息,并且通过存储器输出的通信信息对于开源硬件30进行实时控制,防止了开源硬件30与存储器之间进行数据交互时出现失真的现象。
因此本实施例根据数据标识信号的数据格式能够实时、准确地获得开源硬件30的数据传输格式需求,当开源硬件30适用于不同的工业技术领域,并且实现相应的电路功能时,存储控制电路10根据数据标识信号的数据格式选择对应的存储器,将开源硬件30输出的电路控制信息进行传输,保障了存储控制电路10的数据传输安全性和兼容性。
作为一种可选的实施方式,图5示出了本实施例提供的存储控制电路10 的另一种结构示意,相比于图1中存储控制电路10的结构示意,图5中的存储控制电路10还包括使能模块106。
使能模块106与存储控制模块102连接,被配置为根据用户输出的按键信号生成使能信号.
具体的,若使能模块106为接收到按键信号,则不输出使能信号。
存储控制模块102用于根据使能信号对数据标识信号的数据格式进行解析得到选择存储信号,并根据选择存储信号选择对应的存储器,以获取对应的存储器输出的第二通信信号,且将第一通信信号输出至对应的存储器。
其中使能信号包含用户的功能选择信息,并且使能模块106对于用户的功能选择信息进行信号转换,得到使能信号,根据该使能信号能够实时地改变存储控制电路10的信号传输状态和信号转换状态;当使能模块106将使能信号输出至存储控制模块102时,存储控制模块102能够同步识别使能信号中的电路控制信息,进而存储控制模块102根据使能信号启动对于第一通信信号和第二通信信号的传输过程,以满足用户的实际电路功能需求;因此本实施例中的存储控制模块102具有较高的可操控性和灵活性,根据用户的功能选择信息对于开源硬件30与存储器之间的信号传递过程进行自适应控制,存储控制电路10 根据用户的实际电路需求将开源硬件30输出的电路控制信息输出存储器进行并存储,使能模块106具有较为简化的控制响应过程,给用户带来良好的使用体验。
作为一种可选的实施方式,图6示出了本实施例提供的存储控制电路10 的另一种结构示意,相比于图1中存储控制电路10的结构示意,图6中的存储控制电路10还包括数据存储模块107。
其中,数据存储模块107与信号转换模块连接,被配置为对第一通信信号和第二通信信号进行存储。
数据存储模块107具有较高的数据存储功能,当开源硬件30将电路控制信息输出至信号转换模块101和/或存储器将通信数据输出至信号转换模块101,数据存储模块107能够实时地保存数据存储模块107传输的数据,以保障存储控制电路10的内部数据传输安全性和可靠性,防止第一通信信号和第二通信信号在传输过程中出现丢失或者失真的现象;因此本实施例中的存储控制电路10 的内部具有数据存储功能,用户通过数据存储模块107能够实时获取开源硬件 30的电路控制信息和存储器的通信数据的传输安全性,预防存储控制电路10 在进行数据传输和信号转换的过程中,出现数据异常丢失的现象;存储控制电路10具有更高的数据存储安全性。
作为一种可选的实施方式,图7示出了本实施例提供的存储控制电路10 的另一种结构示意,相比于图1中存储控制电路10的结构示意,图7中的存储控制电路10还包括:振荡模块108。
其中,振荡模块108与存储控制模块102连接,被配置为生成振荡信号。
振荡模块108能够提供预设的振荡频率,以维持存储控制模块102的信号稳定传输功能;当振荡模块108将振荡信号输出至存储控制模块102时,通过振荡信号能够使得存储控制模块102内部的电子元器件实现信号传输,存储控制模块102在各个不同的通信环境中保持精确的信号解析功能,根据数据标识信号的数据格式将电路控制信息传输至对应的存储器中,实现安全的数据存储功能,防止数据溢出;因此本实施例通过振荡模块108保障了存储控制模块102 的信号传输抗干扰性,避免了存储控制电路10的内部数据传输误差;因此本实施例中的存储控制电路10的数据传输稳定性更高,实用价值更强。
作为一种可选的实施方式,图8示出了本实施例提供的信号转换模块101 的电路结构示意,请参阅图8,信号转换模块101包括:信号转换芯片U1、第一电阻R1、第二电阻R2、第三电阻R3、第一电容C1、第二电容C2、第三电容C3以及第四电容C4。
第一电阻R1的第一端接信号转换芯片U1的电源输入管脚,第一电阻R1 的第二端、第一电容C1的第一端以及第二电容C2的第一端共接于第一直流电源,第一电容C1的第二端和第二电容C2的第二端共接于地GND。
可选的,第一直流电源为1V~10V直流电源,如图8所示,信号转换芯片 U1的电源输入管脚包括:第21管脚和第20管脚;通过第一直流电源能够向信号转换芯片U1的电源输入管脚提供稳定的直流电能,并且第一电容C1和第二电容C2能够对于第一直流电源输出的直流电能起到滤波的作用,保障了信号转换芯片U1的工作稳定性。
信号转换芯片U1的标识信息输入管脚用于接入开源硬件30;如图8所示,信号转换芯片U1的标识信息输入管脚为第8管脚,进而开源硬件30将数据标识信号输出至信号转换芯片U1的标识信息输入管脚,以使得信号转换芯片U1 获取开源硬件30的数据传输格式需求。
第二电阻R2的第一端和第三电阻R3的第一端用于接开源硬件30,第二电阻R2的第二端、第三电阻R3的第二端以及第三电容C3的第一端共接于信号转换芯片U1的驱动信号输出管脚;信号转换芯片U1的驱动信号输出管脚能接入第一通信信号,以及输出数据驱动信号,进而保障开源硬件30的电路控制精度和安全性。
信号转换芯片U1的标识信息输出管脚和第四电容C4的第一端共接于存储控制模块102,第四电容C4的第二端接地GND;其中通过信号转换芯片U1 的标识信息输出管脚将数据标识信号输出至存储控制模块102,通过第四电容C4能够防止数据标识信号在传输过程中受到外界噪声干扰,存储控制电路10 能够实时传输开源硬件30的数据传输格式需求。
信号转换芯片U1的数据读取管脚接存储控制模块102,其中信号转换芯片 U1的数据读取管脚包括第29管脚,通过信号转换芯片U1的数据读取管脚输出第一通信信号以及接入第二通信信号,保障了信号转换模块101与存储控制模块102之间的数据传输高效性和兼容性,存储控制电路10的内部具有更高的信号传输稳定性。
可选的,信号转换芯片U1的型号为:GB042-34P-OS-H10;因此本实施例通过信号转换芯片U1与开源硬件30之间实现了兼容的信号传输功能,信号传输的效率较高;通过信号转换芯片U1不仅能够实现开源硬件30输出的电路控制信息的实时传输,而且将存储器存储的通信数据进行转换后,快速地传输至开源硬件30,以实现开源硬件30的电路控制功能,信号转换芯片U1与开源硬件30之间具有更佳的信息交互效率,提高了存储控制电路10的控制稳定性和数据传输精确性。
作为一种可选的实施方式,图9示出了本实施例提供的存储控制模块102 的电路结构示意,请参阅图9,存储控制模块102包括:存储控制芯片U2、第四电阻R4、第五电容C5以及第六电容C6。
第四电阻R4的第一端用于接入电压驱动信号,第四电阻R4的第二端和第五电容C5的第一端共接于存储控制芯片U2的电压驱动管脚RST_n,第五电容 C5的第二端和第六电容C6的第一端共接于地GND,第六电容C6的第二端接存储控制芯片U6的接地管脚VDDi。
通过电源驱动信号能够驱动存储控制芯片U2的内部电能保持稳定,进而存储控制芯片U2能够维持在稳定、安全的工作状态,并且存储控制芯片U2能够维持信号的兼容传输和信号格式判断功能,提高了存储控制芯片U2的信号传输效率。
存储控制芯片U2的标识信号输入管脚CMD接信号转换模块101;进而信号转换模块101将数据标识信号输出至存储控制芯片U2的标识信号输入管脚 CMD,存储控制芯片U2能够精确地判断数据标识信号的数据格式,以保障开源硬件30与存储器之间的数据传输兼容性和稳定性。
存储控制芯片U2的第一串行通信管脚接信号转换模块101,信号转换模块101将第一通信信号输出至存储控制芯片U2的第一串行通信管脚;如图9所示,存储控制芯片U2的第一串行通信管脚包括:DATA0、DATA1以及DATA2。
存储控制芯片U2的选择控制管脚接存储器;如图9所示,存储控制芯片 U2的选择控制管脚包括:VSF1和VSF2。
存储控制芯片U2的第二串行通信管脚接存储器;如图9所示,存储控制芯片U2的第二串行通信管脚包括:VSF3和VSF4。
当存储控制芯片U2对于数据标识信号的数据格式进行判断后,通过存储控制芯片U2的选择控制管脚对于多个存储器进行选择,以得到至少一个与第一通信信号的数据传输格式相匹配的存储器,存储控制芯片U2的第二串行通信管脚将第一通信信号输出至对应的存储器,且读取对应的存储器存储的第二通信信号,存储控制芯片U2与存储器之间具有较高的数据交互效率。
可选的,存储控制芯片U2的型号为:BGA169-20-1414;进而本实施例通过存储控制芯片U2能够将开源硬件30输出的电路控制信息输出至存储器中,以实现对于电路控制信息的安全、兼容保存,同时通过存储控制芯片U2能够将存储器输出的第二通信信号反馈至开源硬件30,保障了开源硬件30与存储器之间的数据交互精确性和效率,简化了存储控制电路10的电路结构,降低了数据传输成本。
图10示出了本实施例提供的应用于开源硬件的存储控制系统100的结构示意,存储控制系统100用于与开源硬件121连接,其中存储控制系统100包括如上所述的存储控制电路130和至少两个存储器(图10采用111、112…11M 表示,其中M为大于或者等于2的正整数);当存储控制系统100接入开源硬件121时,通过存储控制系统100能够将开源硬件121输出的电源控制信息上传至至少一个存储器,以进行数据存储;同时通过存储器输出的数据对于开源硬件121实现电路控制,极大地保障了开源硬件121的通信兼容性以及数据输入输出安全性,实用价值较高。
综上所述,本申请实施例中的存储控制电路根据开源硬件的数据传输格式需求来选择相应的存储器,并且利用了多个存储器来扩充数据存储容量,保障了对于开源硬件的数据存储精确性;通过存储器来存储开源硬件输出的电路控制信息,保障了开源硬件的数据输入输出安全性,兼容性较强,以使得开源硬件能够适用于各个不同的工业技术领域,并维持自身的高效数据传输;这将对于本申请中开源硬件的数据传输安全性具有积极的促进作用,将产生重要的实际生产价值。
在本文对各种器件、电路、装置、系统和/或方法描述了各种实施方式。阐述了很多特定的细节以提供对如在说明书中描述的和在附图中示出的实施方式的总结构、功能、制造和使用的彻底理解。然而本领域中的技术人员将理解,实施方式可在没有这样的特定细节的情况下被实施。在其它实例中,详细描述了公知的操作、部件和元件,以免使在说明书中的实施方式难以理解。本领域中的技术人员将理解,在本文和所示的实施方式是非限制性例子,且因此可认识到,在本文公开的特定的结构和功能细节可以是代表性的且并不一定限制实施方式的范围。
在整个说明书中对“各种实施方式”、“在实施方式中”、“一个实施方式”或“实施方式”等的引用意为关于实施方式所述的特定特征、结构或特性被包括在至少一个实施方式中。因此,短语“在各种实施方式中”、“在一些实施方式中”、“在一个实施方式中”或“在实施方式中”等在整个说明书中的适当地方的出现并不一定都指同一实施方式。此外,特定特征、结构或特性可以在一个或多个实施方式中以任何适当的方式组合。因此,关于一个实施方式示出或描述的特定特征、结构或特性可全部或部分地与一个或多个其它实施方式的特征、结构或特性进行组合,而没有假定这样的组合不是不合逻辑的或无功能的限制。任何方向参考(例如,加上、减去、上部、下部、向上、向下、左边、右边、向左、向右、顶部、底部、在…之上、在…之下、垂直、水平、顺时针和逆时针)用于识别目的以帮助读者理解本公开内容,且并不产生限制,特别是关于实施方式的位置、定向或使用。
虽然上面以某个详细程度描述了某些实施方式,但是本领域中的技术人员可对所公开的实施方式做出很多变更而不偏离本公开的范围。连接参考(例如,附接、耦合、连接等)应被广泛地解释,并可包括在元件的连接之间的中间构件和在元件之间的相对运动。因此,连接参考并不一定暗示两个元件直接连接/ 耦合且彼此处于固定关系中。“例如”在整个说明书中的使用应被广泛地解释并用于提供本公开的实施方式的非限制性例子,且本公开不限于这样的例子。意图是包含在上述描述中或在附图中示出的所有事务应被解释为仅仅是例证性的而不是限制性的。可做出在细节或结构上的变化而不偏离本公开。
以上仅为本申请的较佳实施例而已,并不用以限制本申请,凡在本申请的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本申请的保护范围之内。
Claims (9)
1.一种应用于开源硬件的存储控制电路,与至少两个存储器连接,其特征在于,所述存储控制电路包括:
被配置为检测开源硬件是否接入,当所述开源硬件接入时,接收由所述开源硬件输出的数据标识信号和第一通信信号的信号转换模块;和
与所述信号转换模块及至少两个所述存储器连接,被配置为对所述数据标识信号的数据格式进行解析得到选择存储信号,并根据所述选择存储信号选择对应的所述存储器,以获取对应的所述存储器输出的第二通信信号,且将所述第一通信信号输出至对应的所述存储器的存储控制模块;
所述信号转换模块还用于对所述第二通信信号进行转换得到数据驱动信号,并将所述数据驱动信号上传至所述开源硬件;
所述存储控制模块包括:
存储控制芯片、第四电阻、第五电容以及第六电容;
所述第四电阻的第一端用于接入电压驱动信号,所述第四电阻的第二端和所述第五电容的第一端共接于所述存储控制芯片的电压驱动管脚,所述第五电容的第二端和所述第六电容的第一端共接于地,所述第六电容的第二端接所述存储控制芯片的接地管脚;
所述存储控制芯片的标识信号输入管脚接所述信号转换模块;
所述存储控制芯片的第一串行通信管脚接所述信号转换模块;
所述存储控制芯片的选择控制管脚接所述存储器;
所述存储控制芯片的第二串行通信管脚接所述存储器。
2.根据权利要求1所述的存储控制电路,其特征在于,所述存储控制电路还包括:
与所述信号转换模块及所述存储控制模块连接,被配置为对所述信号转换模块和所述存储控制模块进行供电的电源模块。
3.根据权利要求1所述的存储控制电路,其特征在于,所述存储控制模块包括:
与所述信号转换模块连接,被配置为对所述数据标识信号的数据格式进行解析得到所述选择存储信号,以及传输所述第一通信信号及所述第二通信信号的数据识别单元;和
与所述数据识别单元及至少两个所述存储器连接,被配置为根据所述选择存储信号选择对应的所述存储器,与对应的所述存储器建立握手协议,以获取对应的所述存储器输出的第二通信信号,且将所述第一通信信号输出至对应的所述存储器的信号读取单元。
4.根据权利要求1所述的存储控制电路,其特征在于,所述存储控制电路还包括:
与所述存储控制模块连接,被配置为生成时钟信号的时钟模块;和
与所述存储控制模块连接,被配置为生成复位信号的复位模块。
5.根据权利要求1所述的存储控制电路,其特征在于,所述数据标识信号的数据格式包括:字节数量和数据传输速率。
6.根据权利要求1所述的存储控制电路,其特征在于,所述存储控制电路还包括:
与所述存储控制模块连接,被配置为根据用户输出的按键信号生成使能信号的使能模块;
所述存储控制模块用于根据所述使能信号对所述数据标识信号的数据格式进行解析得到选择存储信号,并根据所述选择存储信号选择对应的所述存储器,以获取对应的所述存储器输出的第二通信信号,且将所述第一通信信号输出至对应的所述存储器。
7.根据权利要求1所述的存储控制电路,其特征在于,所述存储控制电路包括:
与所述信号转换模块连接,被配置为对所述第一通信信号和所述第二通信信号进行存储的数据存储模块。
8.根据权利要求1所述的存储控制电路,其特征在于,所述存储控制电路还包括:
与所述存储控制模块连接,被配置为生成振荡信号的振荡模块。
9.根据权利要求1所述的存储控制电路,其特征在于,所述信号转换模块包括:
信号转换芯片、第一电阻、第二电阻、第三电阻、第一电容、第二电容、第三电容以及第四电容;
所述第一电阻的第一端接所述信号转换芯片的电源输入管脚,所述第一电阻的第二端、所述第一电容的第一端以及所述第二电容的第一端共接于第一直流电源,所述第一电容的第二端和所述第二电容的第二端共接于地;
所述信号转换芯片的标识信息输入管脚用于接入所述开源硬件;
所述第二电阻的第一端和所述第三电阻的第一端用于接所述开源硬件,所述第二电阻的第二端、所述第三电阻的第二端以及所述第三电容的第一端共接于所述信号转换芯片的驱动信号输出管脚;
所述信号转换芯片的标识信息输出管脚和所述第四电容的第一端共接于所述存储控制模块,所述第四电容的第二端接地;
所述信号转换芯片的数据读取管脚接所述存储控制模块。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201921485618.6U CN211956459U (zh) | 2019-09-06 | 2019-09-06 | 一种应用于开源硬件的存储控制电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201921485618.6U CN211956459U (zh) | 2019-09-06 | 2019-09-06 | 一种应用于开源硬件的存储控制电路 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN211956459U true CN211956459U (zh) | 2020-11-17 |
Family
ID=73166083
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201921485618.6U Expired - Fee Related CN211956459U (zh) | 2019-09-06 | 2019-09-06 | 一种应用于开源硬件的存储控制电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN211956459U (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114238929A (zh) * | 2021-12-20 | 2022-03-25 | 深圳市德仪电子科技有限公司 | 一种内置运放的mcu芯片及其在变频系统中的应用 |
-
2019
- 2019-09-06 CN CN201921485618.6U patent/CN211956459U/zh not_active Expired - Fee Related
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114238929A (zh) * | 2021-12-20 | 2022-03-25 | 深圳市德仪电子科技有限公司 | 一种内置运放的mcu芯片及其在变频系统中的应用 |
CN114238929B (zh) * | 2021-12-20 | 2022-09-13 | 深圳市德仪电子科技有限公司 | 一种内置运放的mcu芯片及其在变频系统中的应用 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103139059B (zh) | 煤矿机电设备数据采集解析网关 | |
CN103957198A (zh) | 一种传感数据接收转换方法及系统 | |
CN211956459U (zh) | 一种应用于开源硬件的存储控制电路 | |
CN202003259U (zh) | 数据管理装置 | |
CN103841724A (zh) | 一种led并联灯具控制系统及其并联灯具控制电路 | |
CN106773969A (zh) | 一种多路同步触发控制电路 | |
CN109815183A (zh) | 兼容多种信号源的通讯电路及信号传输设备 | |
CN215818194U (zh) | 电口模块 | |
CN101465047A (zh) | 智能遥控器及其控制方法 | |
CN210518267U (zh) | 低速率的电平转换电路 | |
CN209543327U (zh) | 兼容多种信号源的通讯电路及信号传输设备 | |
CN101131666A (zh) | 接触式智能卡仿真卡 | |
CN204389714U (zh) | 一种基于sht2x芯片实现温湿度检测的气象监测仪 | |
CN103327191A (zh) | 基于音频通讯的ZigBee网络协调系统及手机移动监控方法 | |
CN102721148A (zh) | 空调控制方法 | |
CN203149829U (zh) | 基于pwm信号调制的双红外发射管增强电路 | |
CN106708652B (zh) | 无奇偶校验控制器与有奇偶校验伺服器的串口通信方法 | |
CN205427836U (zh) | 一种通讯接口电路 | |
CN106843035A (zh) | 一种控制智能设备的方法和系统 | |
CN205247381U (zh) | 一种绝对值伺服驱动器rs485通讯电路 | |
CN218450561U (zh) | 一种支持USB3.0的WiFi6模组 | |
CN204740357U (zh) | 一种基于gprs通信的远程气象监测系统 | |
CN218213857U (zh) | 一种多功能物联网智能装置 | |
CN216350790U (zh) | 基于二总线网络的加速度传感器 | |
CN216748486U (zh) | 一种能回传多种信息的二总线设备 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20201117 |