CN211457436U - 一种驱动电路、芯片、负载驱动电路及照明装置 - Google Patents

一种驱动电路、芯片、负载驱动电路及照明装置 Download PDF

Info

Publication number
CN211457436U
CN211457436U CN201921907438.2U CN201921907438U CN211457436U CN 211457436 U CN211457436 U CN 211457436U CN 201921907438 U CN201921907438 U CN 201921907438U CN 211457436 U CN211457436 U CN 211457436U
Authority
CN
China
Prior art keywords
pin
chip
power
driving circuit
pins
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201921907438.2U
Other languages
English (en)
Inventor
邵蕴奇
徐勇
王光亮
崔莹
李锐
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Looall Electronics Co ltd
Original Assignee
Shanghai Looall Electronics Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Looall Electronics Co ltd filed Critical Shanghai Looall Electronics Co ltd
Priority to CN201921907438.2U priority Critical patent/CN211457436U/zh
Application granted granted Critical
Publication of CN211457436U publication Critical patent/CN211457436U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Semiconductor Integrated Circuits (AREA)

Abstract

本实用新型公开了一种驱动电路、芯片、负载驱动电路及照明装置,属于驱动电路领域。针对现有技术中存在的线路复杂,需要跳线等问题,本方案提供了一种驱动电路、芯片、负载驱动电路及照明装置,所述驱动电路包括至少一组相对应的第一端和第二端,还包括至少一个功率端,功率端输出功率电流用于驱动外部负载,第一端、第二端、第一端与第二端之间至少一个接收激励信号,在所述功率端产生与激励信号呈单调变化关系的电流。通过驱动电路构成的芯片包含至少一功率引脚、一芯片地、至少一第一引脚和/或至少一第二引脚,通过对芯片引脚的优化配置,用于负载驱动电路和照明装置,实现电路简单,减少跳线,降低电路和装置的成本。

Description

一种驱动电路、芯片、负载驱动电路及照明装置
技术领域
本实用新型涉及驱动电路领域,更具体地说,涉及一种驱动电路、芯片、负载驱动电路及照明装置。
背景技术
现有的大功率LED照明驱动电路,一个线性恒流驱动芯片的额定功率通常无法满足使用需求,经常需要使用多个线性恒流驱动芯片并联组成多芯片并联LED照明电路以扩展功率。
现有的多芯片并联LED照明电路中,线性恒流驱动芯片保证了流过每个发光二极管的电流为恒流。考虑到线性恒流驱动芯片的散热,多个线性恒流驱动芯片通常贴片焊接在同一个单面覆铜的铝基板上,使得多芯片导线交叉点都需要通过跳线来实现,增加了成本和电路板面积,同时降低了多芯片并联LED照明电路的可靠性,容易产生短路。且由于进行工作外围电路多种多样,常见的如:电流设定电路、环路补偿电路、滤波电路、检测电路和异常保护电路等,相应地,多组芯片对应的外围电路也需要一起使用,这导致外围电路非常复杂。如何改进现有外围电路复杂的问题,是迫切需要进行解决的。
发明内容
1.要解决的技术问题
针对现有技术中存在的线路复杂,需要跳线,功耗高等问题,本发明提供了一种驱动电路、芯片、负载驱动电路及照明装置。本实用新型中的驱动电路它可以实现减少驱动电路的跳线,通过设计的驱动电路和对应芯片,使得应用电路更加简单,成本更加低廉。
本发明还提供了一种芯片,通过芯片引脚的合理设计,在使用本方案的时候外部的整体线路跳线更少,降低了工艺的负载度,以及设计和制造的成本,针对于负载驱动电路和照明装置,基于驱动电路和芯片整体的成本降低。
2.技术方案
本实用新型的目的通过以下技术方案实现。
一种驱动电路,包括至少一组相对应的第一端和第二端,还包括至少一个功率端,功率端输出功率电流用于驱动外部负载,第一端、第二端、第一端与第二端之间至少一个接收激励信号,所述的激励信号为电压信号、电流信号、或者电压信号和电流信号的组合,所述功率端产生与激励信号呈单调变化关系的电流。
更进一步的,所述第一端通过电气连接部连接第二端,所述电气连接部为一导线、一个电阻或多个电阻的组合、一个晶体管或多个晶体管的组合三种情况中的至少一种。
更进一步的,功率端的电流通过压控电流源或电流镜产生,压控电流源或电流镜从第一端和/或第二端采样激励信号。
一种级连驱动电路,包括一个首驱动电路、一个尾驱动电路和n个中间驱动电路,所述的首驱动电路、尾驱动电路和中间驱动电路为基于上述任一所述的驱动电路,n为自然数,首驱动电路、尾驱动电路和中间驱动电路对应的功率端分别并联;
首驱动电路的第二端连接第一个中间驱动电路的第一端,前一个中间驱动电路的第二端和后一个中间驱动电路的第一端依次串接,最后一个中间驱动电路的第二端连接尾驱动电路的第一端,构成电气通路;每一个驱动电路获得电气通路上的激励信号,并在功率端输出电流。
一种芯片,所述芯片采用上述任一所述驱动电路,所述芯片包括芯片地。
更进一步的,至少一个功率引脚,功率引脚内部连接驱动电路对应的功率端;以及,
至少一个第一引脚,每个第一引脚内部连接驱动电路对应的第一端
和/或
包括至少一个第二引脚,每个第二引脚内部连接驱动电路对应的第二端。
更进一步的,当所述芯片同时包括第一引脚和第二引脚时,第一引脚和对应的第二引脚之间的几何连线为第一几何连线,若干组第一引脚和第二引脚构成若干条第一几何连线,每一条第一几何连线和其它的第一几何连线中的至少一条互不交叉;
当有一个功率引脚时,所述的功率引脚为第一功率引脚,第一功率引脚设置在所有第一几何连线的一侧;
当有两个功率引脚时,一个功率引脚为所述第一功率引脚,另一个为第二功率引脚,第一功率引脚和第二功率引脚分别内部连接驱动电路两个功率端,第一功率引脚和第二功率引脚分别设置在所有第一几何连线的两侧;
当芯片的驱动电路有三个以上功率端时,所述芯片包括至少一个中间功率引脚和/或对应的至少一个辅助中间功率引脚;
同时包括中间功率引脚和辅助中间功率引脚时,每一组中间功率引脚和辅助中间功率引脚共同连接芯片内部的一个功率端,中间功率引脚和对应的辅助中间功率引脚构成一条第二几何连线,若干组中间功率引脚和对应的辅助中间功率引脚构成若干条第二几何连线,所有第二几何连线中的至少一条与所有第一几何连线中的至少一条互不交叉,第一功率引脚和第二功率引脚之间构成第三几何连线,第二几何连线与第三几何连线交叉。
更进一步的,还包括第一跳线引脚和/或第二跳线引脚,第一跳线引脚和/或第二跳线引脚连接芯片地或者悬空,同时包括第一跳线引脚和第二跳线引脚时,第一跳线引脚和第二跳线引脚之间构成第四几何连线;
第四几何连线与所有第一几何连线中的至少一条互不交叉;
当存在中间功率引脚和对应的辅助中间功率引脚构成至少一条第二几何连线时候,第四几何连线与所有第二几何连线中的至少一条互不交叉;
当存在第一功率引脚和第二功率引脚之间构成第三几何连线的时候,第四几何连线与第三几何连线交叉。
更进一步的,所述芯片还包括至少一部分产生激励信号的激励电路。
一种负载驱动电路,
包括一个首芯片、一个尾芯片和n个中间芯片,所述的首芯片、尾芯片和中间芯片为上述任意一个所述的芯片,n为自然数,
首芯片、尾芯片和中间芯片的芯片地并联;首芯片、尾芯片和中间芯片对应的功率引脚分别并联,用于驱动外部的负载;
所述的中间芯片包括至少一组第一引脚和第二引脚,首芯片包括至少一个第二引脚,尾芯片包括至少一个第一引脚,首芯片的第二引脚连接第一个中间芯片的第一引脚,前一个中间芯片的第二引脚和后一个中间芯片的第一引脚依次串接,最后一个中间芯片的第二引脚连接尾芯片的第一引脚,构成电气通路;所述的激励信号对电气通路上所有芯片内的驱动电路的第一端和第二端产生激励。
更进一步的,首芯片的第二跳线引脚与芯片地相连,
和/或
尾芯片的第二跳线引脚悬空或接地。
更进一步的,所述的负载包括至少一个LED单元组,所述的LED单元组由一个LED或多个LED组成。
一种照明装置,包括上述任一所述的驱动电路、级连驱动电路、芯片或负载驱动电路。
前述的压控电流源,其功能为接收输入电压信号,产生一或多个与输入电压信号成单调变化关系的电流信号,以下也是如此。
前述的电流镜,其功能为接收输入电流信号,产生一或多个与输入电流信号成单调变化关系的电流信号,以下也是如此。
前述的单调变化关系包括正单调变化和反单调变化,正单调变化指当输入信号增加时,输出信号随之增加,或者输入信号减小时,输出信号随之减小;反单调变化指当输入信号增加时,输出信号随之减小,或者输入信号减小时,输出信号随之增加。例如将输出信号配置为输入信号的一次函数。以下也是如此。
3.有益效果
相比于现有技术,本实用新型的优点在于:
本方案通过对芯片内部电路的合理配置,通过激励信号激励电气通路上所有的第一端IM和第二端IO,有效的对整体的负载电路,特别是LED负载驱动电路进行驱动,在实际连线的时候,尽可能少的避免跳线的情况,最理想的情况下,可以做到无跳线,使得基于本驱动电路和芯片的整体应用层的设计更加简单,所耗费的材料成本、生产成本以及人工成本都大大降低,整体应用板的紧凑度好,更加适合市场需求。
附图说明
图1为本实用新型的驱动电路的一种结构示意图;
图2为本实用新型的驱动电路的另一种结构示意图;
图3为本实用新型的驱动电路的再一种结构示意图;
图4为本实用新型的级联驱动电路的一种结构示意图;
图5为本实用新型的级联驱动电路的另一种结构示意图;
图6为本实用新型的级联驱动电路的再一种结构示意图;
图7为本实用新型的芯片的一种结构示意图;
图8为本发明的芯片的另一种结构示意图;
图9为本实用新型的芯片的再一种结构示意图;
图10为本实用新型的用于说明引脚排布位置的关于几何连线的一种示意图;
图11为本实用新型的用于说明引脚排布位置的关于几何连线的另一种示意图;
图12为本实用新型的负载驱动电路的一种结构示意图;
图13为本实用新型的负载驱动电路的第二种结构示意图;
图14为本实用新型的负载驱动电路的第三种结构示意图;
图15为本实用新型的负载附加结构示意图。
具体实施方式
下面结合说明书附图和具体的实施例,对本实用新型作详细描述。
实施例
下述描述的内容,描述没有限制性,在不背离本发明的精神或者基本特征的情况下,能够以其他的具体形式实现本发明。附图中所示的也只是本发明创造的实施方式之一,实际的结构并不局限于此,权利要求中的任何附图标记不应限制所涉及的权利要求。所以,如果本领域的技术人员受其启示,在不脱离本创造宗旨的情况下,不经创造性的设计出与该技术方案相似的结构方式及实施例,均应属于本专利的保护范围。“包括”一词不排除其他元件或步骤,在元件前的“一个”一词不排除包括“多个”该元件。产品权利要求中陈述的多个元件也可以由一个元件通过软件或者硬件来实现。第一,第二等词语用来表示名称,而并不表示任何特定的顺序。
本方案提出了相应的驱动电路,包括至少一组相对应的第一端和第二端,还包括至少一个功率端,输出至少一路功率电流驱动外部负载,第一端、第二端、第一端与第二端之间至少一个接收激励信号,所述的激励信号为电压信号、电流信号、或者电压信号和电流信号的组合,所述功率端产生与激励信号呈单调变化关系的电流。在实际工作中,第一端用以检测各类外部信号并使之反映到所述第二端,第一端通过电气连接部连接第二端,所述电气连接部为一导线、一个电阻或多个电阻串联、一个晶体管或多个晶体管的组合三种情况中的至少一种。
实施例1
如图1所示,本发明的一种驱动电路的结构,包括第一端IM和第二端IO,其中,IM和IO短路连接,此时的电气连接部为一导线,IO完全反映了IM的信号,二者为相同的电压信号VOM,VOM为外部施加的激励信号,压控电流源VI1、VI2和VI3从第一端和/或第二端采样激励信号VOM,在功率端D1、D2和DN上分别产生与VOM呈单调变化关系的电流,即,当电压信号VOM增大的时候,功率端D1、D2和DN的电流均增大,反之,当电压信号VOM减小的时候,功率端D1、D2和DN的电流均减小。
实施例2
如图2所示,本发明的另一种驱动电路的结构,包括第一端IM和第二端IO,其中,IM和IO之间通过一个电阻连接,或者采用由多个电阻串并联组合连接,在IM和IO两端施加激励信号,在第一端和第二端之间形成电压差值,即电阻R两端产生电压信号VD,压控电流源VIA-1、VIA-2和VIA-3从第一端和/或第二端采样电压信号VD,在功率端D1、D2和DN上分别产生与VD呈单调变化关系的电流,即,当电压信号VD增大的时候,功率端D1、D2和DN的电流均增大,反之,当电压信号VD减小的时候,功率端D1、D2和DN的电流均减小。图2也可以解释为,电阻R和压控电流源VIA-1、VIA-2和VIA-3构成了电流镜,激励信号在第一端和第二端流过电流信号IR,电阻R检测电流信号IR,形成电压差VD后,再经由压控电流源VIA-1、VIA-2和VIA-3在功率端D1、D2和DN上产生与IR成单调变化关系的电流,即当电流IR增大时,功率端D1、D2和DN上的电流均增大,反之,当电压IR减小的时,功率端D1、D2和DN上的电流均减小。
实施例3
如图3所示,本发明的再一种驱动电路的结构,包括第一端IM和第二端IO,其中,IM和IO之间的电气部为电流镜的输入端IA,IA可以由一个或多个晶体管构成,当激励信号在IA上产生电流时,功率端D1、D2和DN的电流通过电流镜的输出端IA-1、IA-2和IA-3转换,输出与IA呈单调变化关系的电流,即当电流IA增大时,功率端D1、D2和DN输出的电流均增大,反之,当电流IA减小的时候,功率端D1、D2和DN输出的电流均减小。
对实施例1及其对应的图1、实施例2及其对应的图2和实施例3及其对应的图3,仅仅说明了功率端电流与第一端和第二端的信号之间的单调变化关系,并非限定具体实施电路,本领域的技术人员利用任何其它方案实现相同的效果,并未脱离本发明的保护范围。另外,为了更好的理解上述实施例,补充说明如下:
实际产品设计中,功率端D1、D2和D3的电流也可以由其它信号或者电路控制,例如采样与温度有关的信号,当温度超过预定值时,直接或者间接地降低或关断D1、D2和D3的电流,避免发热。
功率端的数量不受3个限制,可以为一个、两个或多个,另外,在某些应用中,部分功率端需要通过与之连接的中间功率端和辅助的功率端输出,如图1、图2和3中的DN和DN1。
根据需要,可以有多组第一端和第二端,接收多个激励信号,由多组压控电流源或电流镜转换激励信号在功率端产生电流,功率端也可以有多组,每组可以为一个或多个,多组激励信号和多组或者多个功率端的数量可以设计为多种对应模式,不受本发明的实施例限制。
上述实施例的有益效果为:通过上述的实施例,功率端的电流可以由施加在第一端、第二端、第一端与第二端之间的电压信号、电流信号和/或二者组合信号中的任意一种激励信号控制,通过上述的电路形式,可以直接在电路方面有选择地进行相应的构建,获得对应的驱动电路、级联驱动电路、芯片以及负载驱动电路。
实施例4
如图4所示,基于上述的驱动电路,可以设计相应的级连驱动电路,包括,一个首驱动电路、一个尾驱动电路和一个中间驱动电路,其中,所有的驱动电路对应的功率端并联;第一端IM和第二端IO依次串联,首驱动电路的第二端IO连接中间驱动电路的第一端IM,中间驱动电路的第二端IO连接尾驱动电路的第一端IM,尾驱动电路的第二端IO悬空,构成以首驱动电路的第一端IM起,尾驱动电路的第二端IO止的电气通路,该电气通路上的所有的第一端IM和第二端IO串接在一起接收激励信号;激励信号A1是一个电路单元,其输出为电压一端连接在电气通路一端,另一端接地,在每一个驱动电路的第一端IM和第二端IO上产生相同的激励电压信号,每一个驱动电路按照图1所述的工作原理,于各功率端产生与激励信号呈单调变化关系的电流。
实施例5
如图5,另一种结构的级连驱动电路,包括,一个首驱动电路、一个尾驱动电路和一个中间驱动电路,其中,所有的驱动电路对应的功率端并联;第一端IM和第二端IO依次串联,首驱动电路的第二端连接中间驱动电路的第一端,中间驱动电路的第二端连接尾驱动电路的第一端,构成以首驱动电路的第一端起,尾驱动电路的第二端止的电气通路,该电气通路上的所有的第一端IM和第二端IO串接在一起接收激励信号;激励信号S1是一个电路单元,其输出可以为电压信号,也可以为电流信号,或者二者的组合,并联在电气通路两端,在每一个驱动电路的第一端IM和第二端IO上产生激励电流和激励电压,每一个驱动电路按照图2所述的工作原理,于各功率端产生与激励信号呈单调变化关系的电流。
在具体应用中,激励信号也可以由多个电路单元产生,如图6给出了分散配置的方案的另一种结构示意图,在图5的基础上增加了电压源V2分别进行相应的设置,当然,还有更多的变化,主要根据需求和方案进行适应性的配置,例如用一电流源交替并联在每一个驱动电路的第一端和第二端上,可以交替改变每一个驱动电路的功率端的电流。
实施例4及其对应的图4、实施例5及其对应的图5和图6,也可以不包含中间驱动电路,或者包含更多级的驱动电路。
实际应用中,激励信号可以被设计成与母线电压相关,使各个驱动电路的功率端电流形状跟随母线电压形状,这在由市电供电的应用中可以优化功率因数;再例如,该输出信号也可以被设计为受CPU等装置控制,实现预设的功能。
对应的,进行相应的设计,将上述电路运用于芯片中,所述芯片采用上述任一所述驱动电路,所述芯片包括芯片地。
芯片配置为两侧设置有引脚的形式,也可以设置为其它类型的封装结构,如两个相邻侧甚至是三侧或四侧设置有引脚的形式;
其中芯片结构上包括至少一个功率引脚,功率引脚内部连接驱动电路对应的功率端;以及,
至少一个第一引脚,每个第一引脚内部连接驱动电路对应的第一端
和/或
包括至少一个第二引脚,每个第二引脚内部连接驱动电路对应的第二端。
具体的引脚方式可以根据需求进行设置,作为一个整体电路的首芯片时候,可以只有第二引脚,没有第一引脚,作为一个整体电路的尾芯片的时候,可以只有第一引脚,没有第二引脚,中间芯片有第一引脚和第二引脚。
实施例6
针对于上述驱动电路的实施例,不同设计的引脚分别适用于整体电路中不同位置的芯片,图7中的芯片设置适用于一个驱动负载的级连电路的首芯片,图8中适用于中间芯片,图9适用于尾芯片。
图7中,是一种结构的芯片的示意图,包括一第二引脚IO、一第一功率引脚D1、一第二功率引脚D2、一中间功率引脚DN和一第二跳线引脚JP2,共5个引脚。该芯片内包含部分或者全部激励电路,理论上,如果芯片内包含了全部的激励电路,则该芯片的第一引脚IM可以只存在与芯片内部而不必由芯片引脚引出,实际上,通常需要设计部分激励电路在外面以便灵活地使用芯片,故图7中未给出上述5个引脚之外的其余引脚,其余的引脚配置可以根据实际情况设计。
图8中,是另一种结构芯片的示意图,包括一第一跳线引脚JP1、一第二跳线引脚JP2、一第一引脚IM、一第二引脚IO、一第一功率引脚D1、一第二功率引脚D2、一中间功率引脚DN和一辅助中间功率引脚DN1;一第一跳线引脚JP1和一第二跳线引脚JP2、第一引脚IM和第二引脚IO、中间功率端和辅助中间功率引脚组成三组引脚,且三组引脚分别构成的几何连线互不交叉,这有利于多个芯片级联时的电路板级的铜箔走线。关于几何连线,本说明书另外部分有详细描述。
图9的芯片结构,是采用图4所示的级联驱动电路形式时,尾芯片的第二引脚IO是悬空的,该引脚可以被省略;采用图5和图6所示的级联驱动电路形式时,尾芯片的第二引脚IO需要连接芯片地,也可以连接固定电平,通过芯片内部设置,该引脚也可以被省略;另外,本发明设置的第一跳线引脚和第二跳线引脚,其目的之一是为了在电路板上利用它连接各个级联驱动电路对应的芯片之间的芯片地,这适用于在电路板上连接不同芯片的芯片地受限制的场合,例如单面布线的电路板或芯片封装下面有散热金属不利于走线的应用,中间芯片特别需要这一功能,但尾芯片可以不用该功能,换言之,尾芯片的第二跳线引脚可以不被使用,因此,该引脚也可以被省略。图9中,包括一第一跳线引脚JP1、一第一引脚IM、一中间功率引脚DN、一辅助中间功率引脚DN1、一第一功率引脚D1和一第二功率引脚D2,未给出第二引脚IO和第二跳线引脚JP2,在芯片引脚数量受限的时候,有必要省略这两个引脚。
当然,尾芯片也可以采用和中间芯片相同的引脚设置,也包含第二跳线引脚JP2和第二引脚IO,此时,尾芯片的IO可以连接芯片地或配置为固定电平,这既可以通过外部电路实现,,也可以通过改变尾芯片的第二跳线引脚JP2的连接方式来实现,当配置尾芯片的第二跳线引脚JP2连接芯片地时,芯片内部识别该该状态,不改变第二引脚IO的状态,此时该芯片适用于首芯片或中间芯片;当配置尾芯片的第二跳线引脚JP2悬空时,芯片内部识别该该状态,在芯片内部设置第二引脚IO连接到芯片地或者固定电平,此时该芯片适用于首芯片或中间芯片。
前述的悬空,指该引脚不与其它电信号连接,或者即使连接,也并不影响电路功能,以下也是如此。
图7、图8和图9仅仅给出了较简单的一种芯片引脚设计的思路,实际设计的时候,可以根据需求另行优化,例如,为了减少芯片种类,将首芯片和尾芯片都设计为中间芯片的形式。
芯片还可以设置有散热片HT,HT也可以作为一个引脚,通常为了减少使用的引脚数量,将图7、图8和图9中的散热片、第一跳线引脚和第二跳线引脚中的至少一个配置为芯片地。
本实施例中,芯片设置有三个功率引脚,当然具体的,只要保证一个以上功率引脚都符合本发明的方案,例如可以不设置中间功率引脚DN和辅助中间功率引脚DN1。
第一引脚IM、第二引脚IO,中间功率引脚DN和辅助中间功率引脚DN1都可以配置为更多组。
当芯片作为首芯片设计,并且首芯片省略掉第一跳线引脚、第一引脚、第一中间功率引脚中的一个或多个的时候,以及当芯片作为尾芯片设计,并且尾芯片省略掉第二跳线引脚、第二引脚中的一个或多个的同时,不改变与中间芯片相对应的引脚排列顺序,依然可以维持多个芯片级联时,此时也没有跳线,依然可以实现本方案的技术效果。图7、图8和图9中,芯片的外形,可以采用双列直插的封装外形,例如SOP-8或者带有散热片的ESOP-8,这三个图中,引脚上标注的序号和引脚的位置顺序,是一种较优化设计实施方式。当然,本领域的技术人员应当知道,还有其它不脱离本发明范围的优化设计方式。
关于芯片引脚排布,本发明有一个特定的设置,为了更好的描述芯片引脚排布的位置关系,引入“几何连线”一词,所述几何连线是虚拟的,并非实际存在的任何连线,其具体含义为:
几何连线的定义如下:将芯片焊接在一个平面电路板上,在该电路板上不超出芯片塑封体以及芯片引脚占用的平面范围内,虚拟一个任意形状线段,该线段的一端从芯片的一个引脚开始,另一端终止于芯片的另一个引脚,所述线段定义为几何连线。如图10所示,线段A、线段B、线段C和线段D是几何连线,线段E不是几何连线,几何连线A和几何连线B互不交叉,几何连线A、几何连线C和几何连线D之间互不交叉,几何连线B和几何连线C互相交叉,几何连线B和几何连线D互相交叉。
下面以双列直插的封装为例,对本发明关于芯片引脚排列的实施方案进行描述,如图11。
当芯片包括第一引脚IM和第二引脚IO时,第一引脚IM和对应的第二引脚IO之间的几何连线为第一几何连线,若干组第一引脚和第二引脚构成若干条第一几何连线,每一条第一几何连线和其它的第一几何连线中的至少一条互不交叉,如图11,第一组第一引脚IM与第二引脚IO之间的几何连线、第二组第一引脚IM2与第二引脚IO2之间的几何连线,互不交叉;
当有一个功率引脚时,所述的功率引脚为第一功率引脚D1,第一功率引脚D1设置在所有第一几何连线的一侧,如图11,第一功率引脚D1设置在所有第一几何连线的右上侧,所有第一几何连线包括第一组第一引脚IM与第二引脚IO之间的几何连线、第二组第一引脚IM2与第二引脚IO2之间的几何连线。当有两个功率引脚时,一个功率引脚为所述第一功率引脚D1,另一个为第二功率引脚D2,第一功率引脚D1和第二功率D2引脚分别内部连接驱动电路两个功率端,第一功率引脚D1和第二功率引脚D2分别设置在所有第一几何连线的两侧,如图11,所有第一几何连线包括:第一组第一引脚IM与第二引脚IO之间的几何连线、第二组第一引脚IM2与第二引脚IO2之间的几何连线,第一功率引脚D1和第二功率引脚D2分别位于所有第一几何连线的两侧:右上侧和左下侧。
当芯片的驱动电路有三个或三个以上功率端时,所述芯片包括至少一个中间功率引脚和/或对应的至少一个辅助中间功率引脚;同时包括中间功率引脚和辅助中间功率引脚时,每一组中间功率引脚和辅助中间功率引脚共同连接芯片内部的一个功率端,中间功率引脚和对应的辅助中间功率引脚构成一条第二几何连线,若干组中间功率引脚和对应的辅助中间功率引脚构成若干条第二几何连线,所有第二几何连线中的至少一条与所有第一几何连线中的至少一条互不交叉,第一功率引脚D1和第二功率引脚D2之间构成第三几何连线,所有的第二几何连线与第三几何连线交叉;图11中,有两组第二几何连线,分别为:第一组,中间功率引脚DN和对应的辅助中间功率引脚DN1之间的几何连线;第二组,中间功率引脚DM和对应的辅助中间功率引脚DM1之间的几何连线。
图11中,芯片同时包括第一跳线引脚JP1和第二跳线引脚JP2时,第一跳线引脚JP1和第二跳线引脚JP2之间构成第四几何连线,第四几何连线与所有第一几何连线中的至少一条互不交叉;
当存在中间功率引脚和对应的辅助中间功率引脚构成至少一条第二几何连线时候,第四几何连线与所有第二几何连线中的至少一条互不交叉;
当存在第一功率引脚和第二功率引脚之间构成第三几何连线的时候,第四几何连线与第三几何连线交叉。
上述方案中对几何连线设计为互不交叉,有利于多个级联的芯片在电路板上的覆铜走线,实现了不用跳线电阻也能够连通的效果,本领域的技术人员应当知道,至少有两条线互不交叉时候,就可以省略至少一条跳线,越多的线互不交叉,其省略的跳线越多,可以降低更多的成本,当然,最理想的方式是,所有的线之间都互不交叉,具体的会根据实际情况进行相应的设计。
以上针对图11的描述,可以简化为图8,当第一几何连线和第二几何连线都是一组的时候,可以简化为图8形式。
通过上述对引脚的限制性设计,可以保证,多个芯片在级连的时候需要跳线的情况更少甚至没有,具体的在应用电路中可以看出。
实施例7
下面针对具体实施例对本发明的负载驱动电路作具体说明。
包括一个首芯片、一个尾芯片和n个中间芯片,所述的首芯片、尾芯片和中间芯片使用上述任一实施方式的芯片,n为自然数;
首芯片、尾芯片和中间芯片的芯片地并联;首芯片、尾芯片和中间芯片对应的功率引脚分别并联,用于驱动外部的负载;
所述的中间芯片包括至少一组第一引脚和第二引脚,首芯片包括至少一个第二引脚,尾芯片包括至少一个对应的第一引脚,首芯片的第二引脚连接第一个中间芯片对应的第一引脚,前一个中间芯片对应的第二引脚和后一个中间芯片对应的第一引脚依次串接,最后一个中间芯片对应的第二引脚连接尾芯片对应的第一引脚,构成电气通路;所述的激励信号对电气通路上所有芯片内的驱动电路的第一端和第二端产生激励;
所述的负载为至少一个LED单元组,所述的LED单元组由一或多个单颗LED串并联组成;
本实施例以n=1个中间芯片为例进行描述:
图12中,每个芯片包括一个功率引脚D1、两组第一引脚IM和第二引脚IO,激励信号1和激励信号2分别激励两个电气通路,每个电气通路由位于每个芯片上的第一引脚IM和与之对应的第二引脚IO依次串接构成。
两组第一引脚IM和第二引脚IO之间的几何连线互不交叉。
从电路图可以明显看出,该负载驱动电路由多个芯片级联构成,级联的芯片之间没有跳线,并且只有其中的一个芯片,首芯片,连接有产生激励信号的激励电路。
图13中,每个芯片包括第一功率引脚D1、第二功率引脚D2、第一跳线引脚JP1(与芯片地GND共用一个引脚,此处标识为GND)、第二跳线引脚JP2(此处第二跳线引脚悬空,未予以标识)和一组第一引脚IM、第二引脚IO,激励信号激励电气通路,电气通路由位于每个芯片上的第一引脚IM和与之对应的第二引脚IO依次串接构成。
第一引脚IM和第二引脚IO之间的几何连线,第一跳线引脚(GND)和悬空的第二跳线引脚构成的几何连线互不交叉;同时均与第一功率引脚D1和第二功率引脚D2构成的几何连线交叉。
从电路图可以明显看出,该负载驱动电路由多个芯片级联而成,级联的芯片之间没有跳线,并在其中的一个芯片,首芯片,连接有产生激励信号的激励电路。
图12和图13中的芯片上都包含一个散热片,与第一跳线引脚共同连接到芯片地,并且,首芯片和中间芯片采用相同的引脚设计方式,激励电路至少一部分未包含在芯片内部,尾芯片的第二跳线引脚和第二引脚IO在实施例中均未与外部器件进行电气连接,在芯片引脚设计方面可以省略。
图14中,中间芯片包括第一功率引脚D1、第二功率引脚D2、中间功率端DN和在芯片内部与之短路连接的辅助中间功率引脚DN1,一个第一跳线引脚JP1、一个第二跳线引脚JP2、第一引脚IM和第二引脚IO;
首芯片内部集成了产生激励信号的激励电路,与中间芯片相比,不包括第一跳线引脚JP1、第一引脚IM和辅助中间功率引脚DN1;
尾芯片采用与中间芯片相同的引脚设计方式,其第二引脚IO和第二跳线引脚JP2均连接芯片地。
首芯片内的激励电路产生激励信号,激励电气通路,电气通路由位于每个芯片上的驱动电路上的第一端与第二端依次串接构成。
第一引脚IM和第二引脚IO构成的几何连线、第一跳线引脚JP1和第二跳线引脚JP2构成的几何连线、中间功率引脚DN和辅助中间功率引脚DN1构成的几何连线,三者之间互不交叉;同时均与第一功率引脚D1和第二功率引脚D2构成的几何连线交叉。
从电路图可以明显看出,该负载驱动电路由多个芯片级联而成,级联的芯片之间没有跳线,并在其中的一个芯片,首芯片,集成了产生激励信号的激励电路。当在两个或两个以上中间芯片时候,其连接方式类似,只需要将所有中间芯片都放在中间连接就可以,在此不多赘述。
上述的LED单元至少包含一LED,优选的,可以被配置有与LED并联的储能电容,以降低LED的电流纹波,优选的,可以被配置有与之串联的电流源,以降低LED的电流纹波,优选的,单个或全部的每一个LED单元可以被配置有单向开关,单向开关可以为二极管等方案,用以阻断储能电容对LED之外的电气通路放电。
如图15所示,负载LED单元包括三个LED,分别为LED1、LED2和LEDN,在每一个LED上面串联一电流源,对应分别为I1、I2和IN,LED和对应的电流源的串联支路两端并联有储能电容,分别为C1、C2和CN,并且在LED、对应的电流源和对应的储能电容的组合之外串联有阻断二极管D1、D2和DN。
上述的驱动电路、芯片以及应用可以设置在照明装置中,只要是包括上述方案的照明装置,都在我们的保护范围之内。

Claims (13)

1.一种驱动电路,包括至少一组相对应的第一端和第二端,还包括至少一个功率端,功率端输出功率电流用于驱动外部负载,其特征在于,第一端、第二端、第一端与第二端之间至少一个接收激励信号,所述的激励信号为电压信号、电流信号、或者电压信号和电流信号的组合,所述功率端产生与激励信号呈单调变化关系的电流。
2.根据权利要求1所述的驱动电路,其特征在于,所述第一端通过电气连接部连接第二端,所述电气连接部为一导线、一个电阻或多个电阻的组合、一个晶体管或多个晶体管的组合三种情况中的至少一种。
3.根据权利要求1或2所述的驱动电路,其特征在于,功率端的电流通过压控电流源或电流镜产生,压控电流源或电流镜从第一端和/或第二端采样激励信号。
4.一种级连驱动电路,其特征在于,包括一个首驱动电路、一个尾驱动电路和n个中间驱动电路,所述的首驱动电路、尾驱动电路和中间驱动电路为基于权利要求1-3任一所述的驱动电路,n为自然数,首驱动电路、尾驱动电路和中间驱动电路对应的功率端分别并联;
首驱动电路的第二端连接第一个中间驱动电路的第一端,前一个中间驱动电路的第二端和后一个中间驱动电路的第一端依次串接,最后一个中间驱动电路的第二端连接尾驱动电路的第一端,构成电气通路;每一个驱动电路获得电气通路上的激励信号,并在功率端输出电流。
5.一种芯片,其特征在于,所述芯片采用权利要求1-3任一所述驱动电路,所述芯片包括芯片地。
6.根据权利要求5所述的芯片,其特征在于,至少一个功率引脚,功率引脚内部连接驱动电路对应的功率端;以及,
至少一个第一引脚,每个第一引脚内部连接驱动电路对应的第一端
和/或
包括至少一个第二引脚,每个第二引脚内部连接驱动电路对应的第二端。
7.根据权利要求6所述的芯片,其特征在于,当所述芯片同时包括第一引脚和第二引脚时,第一引脚和对应的第二引脚之间的几何连线为第一几何连线,若干组第一引脚和第二引脚构成若干条第一几何连线,每一条第一几何连线和其它的第一几何连线中的至少一条互不交叉;
当有一个功率引脚时,所述的功率引脚为第一功率引脚,第一功率引脚设置在所有第一几何连线的一侧;
当有两个功率引脚时,一个功率引脚为所述第一功率引脚,另一个为第二功率引脚,第一功率引脚和第二功率引脚分别内部连接驱动电路两个功率端,第一功率引脚和第二功率引脚分别设置在所有第一几何连线的两侧;
当芯片的驱动电路有三个以上功率端时,所述芯片包括至少一个中间功率引脚和/或对应的至少一个辅助中间功率引脚;
同时包括中间功率引脚和辅助中间功率引脚时,每一组中间功率引脚和辅助中间功率引脚共同连接芯片内部的一个功率端,中间功率引脚和对应的辅助中间功率引脚构成一条第二几何连线,若干组中间功率引脚和对应的辅助中间功率引脚构成若干条第二几何连线,所有第二几何连线中的至少一条与所有第一几何连线中的至少一条互不交叉,第一功率引脚和第二功率引脚之间构成第三几何连线,第二几何连线与第三几何连线交叉。
8.根据权利要求7所述的芯片,其特征在于,还包括第一跳线引脚和/或第二跳线引脚,第一跳线引脚和/或第二跳线引脚连接芯片地或者悬空,同时包括第一跳线引脚和第二跳线引脚时,第一跳线引脚和第二跳线引脚之间构成第四几何连线;
第四几何连线与所有第一几何连线中的至少一条互不交叉;
当存在中间功率引脚和对应的辅助中间功率引脚构成至少一条第二几何连线时候,第四几何连线与所有第二几何连线中的至少一条互不交叉;
当存在第一功率引脚和第二功率引脚之间构成第三几何连线的时候,第四几何连线与第三几何连线交叉。
9.根据权利要求5所述的芯片,其特征在于,所述芯片还包括至少一部分产生激励信号的激励电路。
10.一种负载驱动电路,其特征在于,
包括一个首芯片、一个尾芯片和n个中间芯片,所述的首芯片、尾芯片和中间芯片为权利要求5-9任一所述的芯片,n为自然数,
首芯片、尾芯片和中间芯片的芯片地并联;首芯片、尾芯片和中间芯片对应的功率引脚分别并联,用于驱动外部的负载;
所述的中间芯片包括至少一组第一引脚和第二引脚,首芯片包括至少一个第二引脚,尾芯片包括至少一个第一引脚,首芯片的第二引脚连接第一个中间芯片的第一引脚,前一个中间芯片的第二引脚和后一个中间芯片的第一引脚依次串接,最后一个中间芯片的第二引脚连接尾芯片的第一引脚,构成电气通路;所述的激励信号对电气通路上所有芯片内的驱动电路的第一端和第二端产生激励。
11.根据权利要求10所述的负载驱动电路,其特征在于,首芯片的第二跳线引脚与芯片地相连,
和/或
尾芯片的第二跳线引脚悬空或接地。
12.根据权利要求10所述的负载驱动电路,其特征在于,所述的负载包括至少一个LED单元组,所述的LED单元组由一个LED或多个LED组成。
13.一种照明装置,其特征在于,包括权利要求1-3任一所述的驱动电路、权利要求4所述的级连驱动电路、权利要求5-9任一所述的芯片或权利要求10-12任一所述的负载驱动电路。
CN201921907438.2U 2019-11-05 2019-11-05 一种驱动电路、芯片、负载驱动电路及照明装置 Active CN211457436U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201921907438.2U CN211457436U (zh) 2019-11-05 2019-11-05 一种驱动电路、芯片、负载驱动电路及照明装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201921907438.2U CN211457436U (zh) 2019-11-05 2019-11-05 一种驱动电路、芯片、负载驱动电路及照明装置

Publications (1)

Publication Number Publication Date
CN211457436U true CN211457436U (zh) 2020-09-08

Family

ID=72300272

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201921907438.2U Active CN211457436U (zh) 2019-11-05 2019-11-05 一种驱动电路、芯片、负载驱动电路及照明装置

Country Status (1)

Country Link
CN (1) CN211457436U (zh)

Similar Documents

Publication Publication Date Title
JP4908709B2 (ja) 照明用の格子構造ledアレイ
EP1149510B1 (en) A led array employing a specifiable lattice relationship
US11201585B2 (en) Versatile flexible circuit interconnection for flexible solar modules
US20120268008A1 (en) LED Circuits and Assemblies
CA2765740A1 (en) Continuous step driver
JP2016029665A (ja) 半導体チップおよびそれを用いた発光装置、ディスプレイ装置
JP2004296205A (ja) Led調光点灯装置及び照明器具
EP2832183A1 (en) Led lighting system
JP2006228529A (ja) 照明器具
CN108633132A (zh) 用于控制机动车辆的光源的装置和方法
EP3025562A2 (en) Power supply for led lighting system
CN211457436U (zh) 一种驱动电路、芯片、负载驱动电路及照明装置
CN112788811A (zh) 一种驱动电路、芯片、负载驱动电路及照明装置
TWI523577B (zh) 發光裝置
CN216435444U (zh) 驱动芯片、驱动芯片组件及显示装置
CN102230585B (zh) 一种用来取代t5直管荧光灯的led灯管
CN211481550U (zh) 具有调节电阻值功能的led恒流驱动ic及封装器件
CN201600874U (zh) 具整合驱动机制的全彩led显示模块
US20110018457A1 (en) AC LED device for eliminating harmonic current
CN220984529U (zh) 一种芯片、集成电路以及led驱动系统
KR101309683B1 (ko) Led 형광램프
US11761613B1 (en) Lamp
CN217935452U (zh) 一种集成功率模块以及包括其的电源、车辆
JP3105302U (ja) 定電流化led基板
US9348351B2 (en) Switch circuit

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant
EE01 Entry into force of recordation of patent licensing contract

Assignee: Shanghai Lingang Financial Leasing Co.,Ltd.

Assignor: SHANGHAI LOOALL ELECTRONICS Co.,Ltd.

Contract record no.: X2022980015095

Denomination of utility model: A drive circuit, chip, load drive circuit and lighting device

Granted publication date: 20200908

License type: Exclusive License

Record date: 20220913

EE01 Entry into force of recordation of patent licensing contract
PE01 Entry into force of the registration of the contract for pledge of patent right

Denomination of utility model: A drive circuit, chip, load drive circuit and lighting device

Effective date of registration: 20220915

Granted publication date: 20200908

Pledgee: Shanghai Lingang Financial Leasing Co.,Ltd.

Pledgor: SHANGHAI LOOALL ELECTRONICS Co.,Ltd.

Registration number: Y2022980015288

PE01 Entry into force of the registration of the contract for pledge of patent right