CN210896555U - 双面led显示设备及其显示控制电路和显示信号分发板卡 - Google Patents

双面led显示设备及其显示控制电路和显示信号分发板卡 Download PDF

Info

Publication number
CN210896555U
CN210896555U CN201922352038.6U CN201922352038U CN210896555U CN 210896555 U CN210896555 U CN 210896555U CN 201922352038 U CN201922352038 U CN 201922352038U CN 210896555 U CN210896555 U CN 210896555U
Authority
CN
China
Prior art keywords
display
display signal
sided
double
led lamp
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201922352038.6U
Other languages
English (en)
Inventor
吴瑞彬
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Qstech Co Ltd
Original Assignee
Guangzhou Shiyuan Electronics Thecnology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Guangzhou Shiyuan Electronics Thecnology Co Ltd filed Critical Guangzhou Shiyuan Electronics Thecnology Co Ltd
Priority to CN201922352038.6U priority Critical patent/CN210896555U/zh
Application granted granted Critical
Publication of CN210896555U publication Critical patent/CN210896555U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Abstract

本实用新型涉及一种双面LED显示设备及其显示控制电路和显示信号分发板卡。双面LED显示设备的显示控制电路包括显示信号处理电路和至少一个显示信号分发电路,每个显示信号分发电路包括第一FPGA芯片和两个LED灯板驱动接口,所述第一FPGA芯片分别与所述两个LED灯板驱动接口连接;所述显示信号处理电路用于将融合显示信号与坐标信息发送至每个显示信号分发电路;每个所述第一FPGA芯片根据所述坐标信息对融合显示信号进行截取,得到该双面显示的两个LED灯板所对应的待显示信号,并将待显示信号通过所述两个LED灯板驱动接口发送至对应连接的所述双面显示的两个LED灯板显示。本实用新型通过单显示控制电路实现对双面LED显示屏的控制,保证双面显示画面的同步一致性。

Description

双面LED显示设备及其显示控制电路和显示信号分发板卡
技术领域
本实用新型涉及LED显示技术领域,特别是涉及一种双面LED显示设备及其显示控制电路和显示信号分发板卡。
背景技术
LED显示屏(LED display)由LED灯珠组成的点阵组成,通过控制电路控制LED灯珠的亮灭来显示文字、图片和视频等内容。常规的LED显示屏仅能进行单面显示,随着LED显示技术的不断发展,为了充分利用展显示空间,人们发明了双面LED显示屏。
现有的双面LED显示屏包括正面显示屏、背面显示屏、第一视频信号控制电路和第二视频信号控制电路,正面显示屏和背面显示屏是两个独立的显示屏,正面显示屏与第一视频信号控制电路电连接,背面显示屏与第二视频信号控制电路电连接,该种双面LED显示屏必须保证两个视频信号控制电路输出同步信号,才能使画面显示同步,其控制电路复杂且操作难度大、显示屏厚重且制造成本高。
实用新型内容
基于此,本实用新型提供了一种双面LED显示设备及其显示控制电路和显示信号分发板卡,实现了单显示控制电路对双面显示屏的信号控制,保证双面显示画面的同步一致性,降低制造成本,使显示设备更轻薄。
第一方面,本实用新型提供了一种双面LED显示设备的显示控制电路,包括:
显示信号处理电路和至少一个显示信号分发电路,其中,每个显示信号分发电路包括第一FPGA芯片和两个LED灯板驱动接口,所述第一FPGA芯片分别与所述两个LED灯板驱动接口连接,所述两个LED灯板驱动接口中,每个LED灯板驱动接口用于对应连接双面显示的两个LED灯板中的一个LED灯板;
所述显示信号处理电路用于将融合显示信号与坐标信息发送至每个显示信号分发电路,其中,所述融合显示信号由多路显示信号融合而成;
每个所述第一FPGA芯片根据所述坐标信息对所述融合显示信号进行截取,得到该双面显示的两个LED灯板所对应的待显示信号,并将所述待显示信号通过所述两个LED灯板驱动接口发送至对应连接的所述双面显示的两个LED灯板显示。
可选的,所述显示信号处理电路包括:控制芯片、解码芯片、第二FPGA芯片和显示信号输出端口,所述显示信号输出端口用于与所述至少一个显示信号分发电路连接;
所述控制芯片包括第一输出端,所述第一输出端与所述解码芯片连接,用于输出显示融合指令和坐标信息至所述解码芯片;
所述解码芯片用于根据所述显示融合指令融合多路显示信号,并将融合后的融合显示信号和坐标信息发送至所述第二FPGA芯片;
所述第二FPGA芯片与所述显示信号输出端口连接,用于将所述坐标信息和融合显示信号通过所述显示信号输出端口发送至所述至少一个显示信号分发电路。
可选的,所述显示信号输出端口的数量为至少两个,每个显示信号输出端口用于与至少一组对应的显示信号分发电路连接;
所述控制芯片还包括第二输出端,所述第二输出端与所述第二FPGA芯片连接,用于输出分发控制信号至所述第二FPGA芯片;
所述解码芯片还用于根据所述显示融合指令融合多路显示信号并分割,再将分割后的融合显示信号和坐标信息发送至第二FPGA芯片;
所述第二FPGA芯片与所述至少两个显示信号输出端口分别连接,用于根据所述分发控制信号,将分割后的融合显示信号通过所述至少两个显示信号输出端口发送至该分割后的融合显示信号对应的至少一组显示信号分发电路。
可选的,所述显示信号分发电路还包括第一缓存芯片;所述第一FPGA芯片还与所述第一缓存芯片连接,用于将所述显示信号处理电路发送的融合显示信号缓存至所述第一缓存芯片。
可选的,所述显示信号处理电路还包括第二缓存芯片;所述第二FPGA芯片还与所述第二缓存芯片连接,用于将所述解码芯片发送的所述融合显示信号缓存至所述第二缓存芯片。
可选的,所述显示信号处理电路还包括输入端,所述输入端用于接收外部设备输入的显示融合指令、坐标信息和分发控制信号。
第二方面,本实用新型提供了一种双面LED显示设备的显示信号分发板卡,包括:如上述第一方面所述的显示信号分发电路。
可选的,所述显示信号分发板卡包括相对设置的第一插接面和第二插接面,所述第一插接面和第二插接面均设置有用于与双面显示的两个LED灯板分别连接的插座。
第三方面,本实用新型提供了一种双面LED显示设备,包括:箱体框架、显示信号处理板卡、至少一个显示信号分发板卡和至少一对双面显示的两个LED灯板;
所述显示信号处理板卡包括如第一方面所述的显示信号处理电路,所述显示信号分发板卡包括如第一方面所述的显示信号分发电路;
所述显示信号处理板卡与所述至少一个显示信号分发板卡电连接,每个所述显示信号分发板卡与一对双面显示两个LED灯板分别电连接;
所述箱体框架包括至少一个箱体子框架,每个所述箱体子框架内可拆卸式地固定有一个所述显示信号分发卡板;
所述箱体子框架包括分别位于箱体子框架两侧的第一安装面和第二安装面;
所述双面显示的两个LED灯板分别可拆卸式地固定于所述第一安装面和第二安装面。
可选的,所述显示信号分发卡板包括相对设置的第一插接面和第二插接面,所述第一插接面和第二插接面均设置有用于与双面显示的两个LED灯板分别连接的对插母座;
所述双面显示的两个LED灯板设置有与所述对插母座对应的对插公座。
在本实用新型的实施例中,通过一个显示信号分发电路实现了一对双面LED显示屏的统一控制,并且,显示信号处理电路将融合显示信号与坐标信息发送至每个显示信号分发电路,显示信号分发电路根据坐标信息截取融合显示信号发送至两个LED显示屏,保证了双面LED显示屏画面显示的同步性,同时降低了制造成本,减少了占用空间,能够实现多种画面显示模式。
为了更好地理解和实施,下面结合附图详细说明本实用新型的技术方案。
附图说明
图1为本实用新型一个实施例中显示控制电路的结构示意图;
图2为本实用新型一个实施例中显示信号处理电路的结构示意图;
图3为本实用新型一个实施例中融合多路HDMI显示信号的示意图;
图4为本实用新型另一个实施例中显示信号处理电路的结构示意图;
图5为本实用新型一个实施例中显示信号分发板卡的结构示意图;
图6为本实用新型一个实施例中双面LED显示设备的整体结构示意图;
图7为本实用新型一个实施例中双面LED显示设备的正面组装结构示意图;
图8为本实用新型一个实施例中双面LED显示设备的侧面组装结构示意图。
具体实施方式
下面结合附图和实施例对本实用新型作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本实用新型,而非对本实用新型的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本实用新型相关的部分而非全部内容。
在本实用新型的描述中,需要理解的是,术语“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶部”、“底部”“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本实用新型和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本实用新型的限制。
需要说明的是,当元件被称为“固定于”另一个元件,它可以是直接在另一个元件上或者也可以存在居中的元件。当一个元件被认为是“连接”另一个元件,它可以是直接连接到另一个元件或者可能同时存在居中元件。
下面给出几个具体的实施例,用于详细介绍本申请的技术方案。下面这几个具体的实施例可以相互结合,对于相同或相似的概念或过程可能在某些实施例不再赘述。
请参阅图1,图1为本申请一个实施例中显示控制电路的结构示意图,本实施例提供的显示控制电路包括显示信号处理电路1和至少一个显示信号分发电路2。
所述显示电分发电路2包括接收端口21、第一FPGA芯片22和两个灯板驱动接口23,所述接收端口21与所述第一FPGA芯片22连接,所述第一FPGA芯片22分别与所述两个灯板驱动接口23连接,所述两个LED灯板驱动接口23中,每个LED灯板驱动接口23用于对应连接双面显示的两个LED灯板中的一个LED灯板(图未示出)。
所述显示信号处理电路1用于将融合显示信号与坐标信息发送至每个显示信号分发电路2,其中,所述融合显示信号由多路显示信号融合而成。
具体地,该显示信号为显示信号处理电路1从信号输入端口接收的多路显示信号,显示信号可分为视频信号、图像信号和音频信号等,在本申请实施例中,由于视频信号的处理更为复杂,因而针对视频信号进行处理和双面显示。
每个所述第一FPGA芯片22通过接收端口21接收所述融合显示信号和坐标信息,根据所述坐标信息对所述融合显示信号进行截取,得到该显示信号分发电路所对应的待显示信号,并将所述待显示信号通过所述两个LED灯板驱动接口23发送至对应连接的所述双面显示的两个LED灯板显示。
其中,坐标信息是指示第一FPGA芯片22如何截取融合显示信号的信息,坐标信息内包括第一FPGA芯片22的标识信息(或显示信号分发电路2的标识信息)、截取融合显示信号时对应的起始坐标和显示宽度。
具体地,第一FPGA芯片22根据坐标信息内的第一FPGA芯片22的标识信息,从该坐标信息内获取到与所述第一FPGA芯片22对应的起始坐标和显示宽度,例如:当前第一FPGA芯片22的id为1,则其从坐标信息内能够获取到(id=1,第一起始坐标,第一显示宽度,第二起始坐标,第二显示宽度),其第一起始坐标和第一显示宽度用于获取当前双面灯板中的一个灯板的显示画面,其第二起始坐标和第二显示宽度用于获取当前双面灯板中的另一个灯板的显示画面。
本实施例的双面LED显示设备的显示控制电路的工作原理为:
显示信号处理电路1将坐标信息发送至每个显示信号分发电路2,每个显示信号分发电路2根据坐标信息获取该显示信号分发电路所连接的一对双面显示LED灯板所对应的显示画面的起始坐标和显示宽度。
显示信号处理电路1将由多路显示信号融合而成的融合显示信号发送至每个显示信号分发电路2。在本申请实施例中,融合显示信号为融合后的视频数据,其中,该融合后的视频数据至少包括一个图象帧,每个图像帧由至少两个初始图像帧拼接融合而成,初始图像帧源于多路视频信号。
每个显示信号分发电路2通过接收端口21接收到融合显示信号和显示坐标后,发送至第一FPGA芯片22,第一FPGA芯片22根据坐标信息内对应的起始坐标和显示宽度对融合显示信号进行截取,得到该显示信号分发电路对应的待显示信号,并将所述待显示信号通过所述两个LED灯板驱动接口23发送至对应连接的所述双面显示的两个LED灯板显示。
在本申请的实施例中,通过一个显示控制电路即可实现对双面LED显示屏的统一控制,保证了画面显示的同步一致性,其中的显示信号分发电路能够根据坐标信息截取融合显示信号发送至两个LED显示屏显示,实现多种画面显示模式。
在一个可选的实施例中,请参阅图2,图2为本实用新型一个实施例中显示信号处理电路的结构示意图。本实施例提供的显示控制电路包括显示信号处理电路1包括控制芯片11、解码芯片12、第二FPGA芯片13和显示信号输出端口14。
控制芯片11包括第一输出端111,所述第一输出端111与解码芯片12连接,用于输出显示融合指令和坐标信息至解码芯片12,其中,显示融合指令通过外部设备3输入至所述控制芯片111,该外部设备3可以为安装上位机软件的外部设备,其具体设备型号在此不做限制。
解码芯片12包括多个HDMI信号输入端口121,多路显示信号分别通过HDMI信号输入端口121输入至解码芯片12,解码芯片12根据显示融合指令融合多路显示信号,并将融合后的融合显示信号和坐标信息发送至第二FPGA芯片13。
第二FPGA芯片13与显示信号输出端口14连接,用于将坐标信息和融合显示信号通过显示信号输出端口14发送至至少一个显示信号分发电路2。
具体地,请参阅图3,图3为本实用新型一个实施例中融合多路HDMI显示信号的示意图。图3中A,B,C,D表示多路显示信号,在本实施例中,多路显示信号为四路视频数据,将四路视频数据输入解码芯片12中,解码芯片12根据显示融合指令融合四路视频数据。首先,解码芯片12将四路视频数据分别进行解码,将视频数据A解码为(A1,A2,...,An),其中,A1至An为视频数据A解码后形成的n个初始图像帧。同样地,将视频数据B、C和D解码为(B1,B2,...,Bn)、(C1,C2,...,Cn)和(D1,D2,...,Dn);之后,解码芯片12将解码后的初始图像帧进行拼接,拼接的方式可以根据视频数据的时间轴,将时间轴上对应的初始图像帧进行拼接。例如:将A1、B1、C1和D1拼接融合,得到图像帧A1B1C1D1。以此类推,得到融合后的视频数据(A1B1C1D1,A2B2C2D2,...,AnBnCnDn),即为融合显示信号。
需指出的是,图3中所示出的融合显示信号仅为根据当前输入显示融合指令得到的结果,输入不同的显示融合指令,解码芯片输出的融合显示信号也不相同,用户可在安装上位机软件的外部设备上进行显示融合指令的修改,以输出需要的融合显示信号。
在另一个可选的实施例中,请参阅图4,图4为本实用新型一个实施例中显示信号处理电路的结构示意图。本实施例提供的显示控制电路与图1、图2所对应的实施例提供的显示控制电路的不同之处在于,本实施例提供的显示控制电路的显示信号输出端口14为至少两个,每个显示信号输出端口14与至少一组对应的显示信号分发电路2连接。
控制芯片11还包括第二输出端113,第二输出端112与第二FPGA13芯片连接,用于输出分发控制信号至第二FPGA芯片13。
解码芯片12还用于根据显示融合指令融合多路显示信号并分割,再将分割后的融合显示信号和坐标信息发送至第二FPGA芯片13。
第二FPGA芯片13与至少两个显示信号输出端口14分别连接,用于根据分发控制信号,将分割后的融合显示信号通过至少两个显示信号输出端口14发送至该分割后的融合显示信号对应的至少一组显示信号分发电路2。
具体地,以图3中所示出的融合后的视频数据(A1B1C1D1,A2B2C2D2,...,AnBnCnDn)为例,解码芯片12根据显示融合指令再将其每帧图像A1B1C1D1至AnBnCnDn进行分割,本实施例中采用四个显示信号输出端口14,因而将融合后的视频数据分割为四份,分别通过四个不同的显示信号输出端口14分别发送至对应的至少一组显示信号分发电路。例如:A1B1C1D1被分割为A11B11C11D11、A12B12C12D12、A13B13C13D13和A14B14C14D14,依次分割后,最终得到四份分割后的融合显示信号,分别为(A11B11C11D11,A21B21C21D21,...,An1Bn1Cn1Dn1),(A12B12C12D12,A22B22C22D22,...,An2Bn2Cn2Dn2),(A13B13C13D13,A23B23C23D23,...,An3Bn3Cn3Dn3)和(A14B14C14D14,A24B24C24D24,...,An4Bn4Cn4Dn4)。将分割后的融合显示信号和坐标信息发送至第二FPGA芯片,第二FPGA芯片根据分发控制信号,将四份分割后的融合显示信号分别通过不同的显示信号输出端口14发送至该分割后的融合显示信号对应的至少一组显示信号分发电路2。
通过设置多个显示信号输出端口,能够使本实施例中的显示控制电路适应显示海量数据、分辨率要求高的情况,提高视频数据传输的速度。
在一个可选的实施例中,请同时参阅图1、图2和图4,显示信号分发电路2还包括第一缓存芯片24,第一FPGA芯片22还与第一缓存芯片24连接,用于将显示信号处理电路发送的融合显示信号缓存至第一缓存芯片24。显示信号处理电路1还包括第二缓存芯片15,第二FPGA芯片13还与第二缓存芯片15连接,用于将解码芯片12发送的融合显示信号缓存至所述第二缓存芯片。
请同时参阅图1和图5,图1为本申请一个实施例中显示控制电路的结构示意图,图5为本实用新型一个实施例中显示信号分发板卡的结构示意图。
本实施例中的显示信号分发板卡4包括显示信号分发电路2。
在一个可选的实施例中,显示信号分发板卡4包括相对设置的第一插接面41和第二插接面42,所述第一插接面41和第二插接面42均设置有用于与双面显示的两个LED灯板分别连接的插座43。
通过插座与双面显示的两个LED灯板连接,有利于减少双面LED显示屏的厚度,便于安装和维护。
请同时参阅图5至图8,图5为本实用新型一个实施例中显示信号分发板卡的结构示意图,图6为本实用新型一个实施例中双面LED显示设备的结构示意图,图7为本实用新型一个实施例中双面LED显示设备的正面组装结构示意图,图8为本实用新型一个实施例中双面LED显示设备的侧面组装结构示意图。
本实施例中的双面LED显示设备5包括箱体框架51、显示信号处理板卡52、至少一个显示信号分发板卡4和至少一对双面显示的两个LED灯板53;
显示信号处理板卡52包括显示信号处理电路1,显示信号分发卡板4包括显示信号分发电路2。
显示信号处理板卡52与至少一个显示信号分发板卡4电连接,每个显示信号分发板卡4与一对双面显示两个LED灯板53分别电连接。
显示信号处理板卡52位于双面LED显示设备5的下边框内,箱体框架51包括至少一个箱体子框架511,每个箱体子框架511内可拆卸式地固定有一个显示信号分发卡板4;箱体子框架511包括分别位于箱体子框架511两侧的第一安装面512和第二安装面513;所述双面显示的两个LED灯板53分别可拆卸式地固定于所述第一安装面512和第二安装面513。
在一个可选的实施例中,显示信号分发卡板4包括相对设置的第一插接面41和第二插接面42,所述第一插接面41和第二插接面42均设置有用于与双面显示的两个LED灯板53分别连接的对插母座43。双面显示的两个LED灯板53设置有与所述对插母座43对应的对插公座531。
本实用新型提供的双面LED显示屏箱体框架的对称结构设计,实现了单箱体的两侧双面显示,同时利用对插母座和对插公座的配合设计,使显示信号分发卡板分别与双面显示的两个LED灯板连接,降低了LED显示屏的厚度,有利于双面LED显示屏的轻薄化发展,也给日常的维修及更换带来了便捷。同时其内部的显示信号分发卡板结构简单、减少了不必要的结构和复杂的连线,进一步提高了安装的简便性。
以上所述实施例仅表达了本实用新型的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对本实用新型专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本实用新型构思的前提下,还可以做出若干变形和改进,这些都属于本实用新型的保护范围。

Claims (10)

1.一种双面LED显示设备的显示控制电路,其特征在于,包括:
显示信号处理电路和至少一个显示信号分发电路,其中,每个显示信号分发电路包括第一FPGA芯片和两个LED灯板驱动接口,所述第一FPGA芯片分别与所述两个LED灯板驱动接口连接,所述两个LED灯板驱动接口中,每个LED灯板驱动接口用于对应连接双面显示的两个LED灯板中的一个LED灯板;
所述显示信号处理电路用于将融合显示信号与坐标信息发送至每个显示信号分发电路,其中,所述融合显示信号由多路显示信号融合而成;
每个所述第一FPGA芯片根据所述坐标信息对所述融合显示信号进行截取,得到该双面显示的两个LED灯板所对应的待显示信号,并将所述待显示信号通过所述两个LED灯板驱动接口发送至对应连接的所述双面显示的两个LED灯板显示。
2.根据权利要求1所述的双面LED显示设备的显示控制电路,其特征在于,所述显示信号处理电路包括:
控制芯片、解码芯片、第二FPGA芯片和显示信号输出端口,所述显示信号输出端口用于与所述至少一个显示信号分发电路连接;
所述控制芯片包括第一输出端,所述第一输出端与所述解码芯片连接,用于输出显示融合指令和坐标信息至所述解码芯片;
所述解码芯片用于根据所述显示融合指令融合多路显示信号,并将融合后的融合显示信号和坐标信息发送至所述第二FPGA芯片;
所述第二FPGA芯片与所述显示信号输出端口连接,用于将所述坐标信息和融合显示信号通过所述显示信号输出端口发送至所述至少一个显示信号分发电路。
3.根据权利要求2所述的双面LED显示设备的显示控制电路,其特征在于:
所述显示信号输出端口的数量为至少两个,每个显示信号输出端口用于与至少一组对应的显示信号分发电路连接;
所述控制芯片还包括第二输出端,所述第二输出端与所述第二FPGA芯片连接,用于输出分发控制信号至所述第二FPGA芯片;
所述解码芯片还用于根据所述显示融合指令融合多路显示信号并分割,再将分割后的融合显示信号和坐标信息发送至第二FPGA芯片;
所述第二FPGA芯片与所述至少两个显示信号输出端口分别连接,用于根据所述分发控制信号,将分割后的融合显示信号通过所述至少两个显示信号输出端口发送至该分割后的融合显示信号对应的至少一组显示信号分发电路。
4.根据权利要求1至3任意一项所述的双面LED显示设备的显示控制电路,其特征在于:所述显示信号分发电路还包括第一缓存芯片;
所述第一FPGA芯片还与所述第一缓存芯片连接,用于将所述显示信号处理电路发送的融合显示信号缓存至所述第一缓存芯片。
5.根据权利要求2或3所述的双面LED显示设备的显示控制电路,其特征在于:所述显示信号处理电路还包括第二缓存芯片;
所述第二FPGA芯片还与所述第二缓存芯片连接,用于将所述解码芯片发送的所述融合显示信号缓存至所述第二缓存芯片。
6.根据权利要求3所述的双面LED显示设备的显示控制电路,其特征在于:
所述显示信号处理电路还包括输入端,所述输入端用于接收外部设备输入的显示融合指令、坐标信息和分发控制信号。
7.一种双面LED显示设备的显示信号分发板卡,其特征在于:包括如权利要求1至6任一项所述的显示信号分发电路。
8.根据权利要求7所述的双面LED显示设备的显示信号分发板卡,其特征在于:
所述显示信号分发板卡包括相对设置的第一插接面和第二插接面,所述第一插接面和第二插接面均设置有用于与双面显示的两个LED灯板分别连接的插座。
9.一种双面LED显示设备,其特征在于,包括:
箱体框架、显示信号处理板卡、至少一个显示信号分发板卡和至少一对双面显示的两个LED灯板;
所述显示信号处理板卡包括如权利要求1至6任一项所述的显示信号处理电路,所述显示信号分发板卡包括如权利要求1至6任一项所述的显示信号分发电路;
所述显示信号处理板卡与所述至少一个显示信号分发板卡电连接,每个所述显示信号分发板卡与一对双面显示两个LED灯板分别电连接;
所述箱体框架包括至少一个箱体子框架,每个所述箱体子框架内可拆卸式地固定有一个所述显示信号分发卡板;
所述箱体子框架包括分别位于箱体子框架两侧的第一安装面和第二安装面;
所述双面显示的两个LED灯板分别可拆卸式地固定于所述第一安装面和第二安装面。
10.根据权利要求9所述的双面LED显示设备,其特征在于:
所述显示信号分发卡板包括相对设置的第一插接面和第二插接面,所述第一插接面和第二插接面均设置有用于与双面显示的两个LED灯板分别连接的对插母座;
所述双面显示的两个LED灯板设置有与所述对插母座对应的对插公座。
CN201922352038.6U 2019-12-23 2019-12-23 双面led显示设备及其显示控制电路和显示信号分发板卡 Active CN210896555U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201922352038.6U CN210896555U (zh) 2019-12-23 2019-12-23 双面led显示设备及其显示控制电路和显示信号分发板卡

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201922352038.6U CN210896555U (zh) 2019-12-23 2019-12-23 双面led显示设备及其显示控制电路和显示信号分发板卡

Publications (1)

Publication Number Publication Date
CN210896555U true CN210896555U (zh) 2020-06-30

Family

ID=71319353

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201922352038.6U Active CN210896555U (zh) 2019-12-23 2019-12-23 双面led显示设备及其显示控制电路和显示信号分发板卡

Country Status (1)

Country Link
CN (1) CN210896555U (zh)

Similar Documents

Publication Publication Date Title
TWI376143B (en) Video signal processing device and display
WO2016091082A1 (zh) 多屏拼接显示处理方法和设备
CN106993150B (zh) 一种兼容超高清视频输入的视频图像处理系统及方法
CN206807643U (zh) 基于arm架构的4k图像拼接显示装置及显示系统
CN110706604A (zh) 一种沉浸式全视景led球幕显示及控制系统
CN204681493U (zh) 一种4k多屏拼接处理器
CN112335254A (zh) 电子装置及其控制方法
CN102779020A (zh) 超高清液晶显示设备
TW201426689A (zh) 顯示裝置、顯示系統以及具有該顯示系統的電子裝置
CN211207311U (zh) 基于显示器的一屏多显技术
CN102497526B (zh) 一种同一链路显示多路视频的方法及系统
JP2013097379A (ja) ビデオフォーマット変換を有するタイミング制御部、その方法、並びにディスプレイシステム
CN102572463A (zh) 视频信号处理装置、视频信号处理方法和计算机程序
CN211956055U (zh) 拼接式液晶显示屏
US8525927B1 (en) Method for enlarging 4K2K resolution and 4K2K resolution enlarging system using same
CN210896555U (zh) 双面led显示设备及其显示控制电路和显示信号分发板卡
CN215581438U (zh) 一种多点分配的vbyone信号传输矩阵装置
CN210466363U (zh) 基于显示器的图像无限切割拼接技术
CN213483283U9 (zh) 一种led显示屏播控一体机
CN210777623U (zh) 一种沉浸式全视景led球幕显示及控制系统
CN202093425U (zh) 超高清液晶显示设备
CN114005374B (zh) 拼接屏显示装置
CN213339619U (zh) 一种多屏显示器驱动装置
WO2023082367A1 (zh) 拼接屏显示装置
CN220324123U (zh) 液晶驱动板、液晶显示模组及液晶显示系统

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant
TR01 Transfer of patent right
TR01 Transfer of patent right

Effective date of registration: 20220704

Address after: 710086 floor 12, northwest regional headquarters of Shiyuan Co., Ltd., north of Fengdong 2nd Road and east of FengHao Avenue, Fengdong new town, Xi'an City, Shaanxi Province

Patentee after: QSTECH Co.,Ltd.

Address before: 510530 No. 6, Yun Po four road, Whampoa District, Guangzhou, Guangdong.

Patentee before: GUANGZHOU SHIYUAN ELECTRONICS Co.,Ltd.