CN210536666U - FastLIN总线接口设备 - Google Patents

FastLIN总线接口设备 Download PDF

Info

Publication number
CN210536666U
CN210536666U CN201922440285.1U CN201922440285U CN210536666U CN 210536666 U CN210536666 U CN 210536666U CN 201922440285 U CN201922440285 U CN 201922440285U CN 210536666 U CN210536666 U CN 210536666U
Authority
CN
China
Prior art keywords
fastlin
bus
bus interface
processor module
interface module
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201922440285.1U
Other languages
English (en)
Inventor
谢乐寅
刘矗
莫莽
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Tosun Technology Ltd
Original Assignee
Shanghai Tosun Technology Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Tosun Technology Ltd filed Critical Shanghai Tosun Technology Ltd
Priority to CN201922440285.1U priority Critical patent/CN210536666U/zh
Application granted granted Critical
Publication of CN210536666U publication Critical patent/CN210536666U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Information Transfer Systems (AREA)

Abstract

本实用新型涉及一种FastLIN总线接口设备,本FastLIN总线接口设备包括:处理器模块、与所述处理器模块电性相连的USB接口模块、FastLIN总线接口模块;其中所述处理器模块适于通过USB接口模块连接上位机;以及所述处理器模块还适于通过FastLIN总线接口模块连接FastLIN总线,即实现上位机与FastLIN总线之间信息交互;本实用新型通过处理器模块作为中转站分别通过USB接口模块连接上位机和FastLIN总线接口模块连接FastLIN总线,能够将FastLIN总线报文及信号呈现在上位机上,或者通过上位机将所需的报文、信号发送到FastLIN总线上,或者在网络节点开发时模拟整个网络环境,进行虚拟仿真、半实物仿真、实物仿真,能够克服传统LIN总线传输速率满足不了需求的问题。

Description

FastLIN总线接口设备
技术领域
本实用新型涉及一种LIN总线传输领域,尤其涉及一种FastLIN总线接口设备。
背景技术
由于LIN总线传输速率达不到需求,因此FastLIN总线作为一种新型现场总线技术,主要应用于汽车、工控等领域,为了便于FastLIN总线系统的开发、调试,能够将FastLIN总线报文及信号呈现在PC端软件,或者通过上位机将所需的报文、信号发送到FastLIN总线上,或者在网络节点开发时模拟整个网络环境,进行虚拟仿真、半实物仿真、实物仿真,提高传输速率。
因此,亟需开发一种新的FastLIN总线接口设备,以解决上述问题。
实用新型内容
本实用新型的目的是提供一种FastLIN总线接口设备,以解决如何实现上位机和FastLIN总线之间信息交互的问题。
为了解决上述技术问题,本实用新型提供了一种FastLIN总线接口设备,其包括:处理器模块、与所述处理器模块电性相连的USB接口模块、FastLIN总线接口模块;其中所述处理器模块适于通过USB接口模块连接上位机;以及所述处理器模块还适于通过FastLIN总线接口模块连接FastLIN总线,即实现上位机与FastLIN总线之间信息交互。
进一步,所述USB接口模块适于通过一高速USB数据传输芯片与处理器模块进行数据传输。
进一步,所述FastLIN总线接口模块包括:与所述处理器模块电性相连的数字隔离器、与所述数字隔离器电性相连的FastLIN收发器;所述FastLIN收发器适于连接FastLIN总线;所述FastLIN收发器适于与FastLIN总线进行信息交互,并通过所述数字隔离器与处理器模块进行数据传输。
进一步,所述FastLIN总线接口模块还包括:与所述FastLIN收发器电性相连的开关电路;所述开关电路适于控制FastLIN总线接口模块工作在主节点模式或从节点模式。
进一步,所述开关电路包括:与所述处理器模块电性相连的MOS管,与所述FastLIN收发器电性相连的继电器;所述处理器模块适于通过控制MOS管驱动继电器动作,以控制FastLIN总线接口模块工作在主节点模式或从节点模式。
进一步,所述FastLIN总线接口设备还包括:线性稳压电路;所述线性稳压电路适于通过一线性稳压器进行稳压。
本实用新型的有益效果是,本实用新型通过处理器模块作为中转站分别通过USB接口模块连接上位机和FastLIN总线接口模块连接FastLIN总线,能够将FastLIN总线报文及信号呈现在上位机上,或者通过上位机将所需的报文、信号发送到FastLIN总线上,或者在网络节点开发时模拟整个网络环境,进行虚拟仿真、半实物仿真、实物仿真,能够克服传统LIN总线传输速率满足不了需求的问题。
附图说明
下面结合附图和实施例对本实用新型进一步说明。
图1是本实用新型的FastLIN总线接口设备的原理框图;
图2-1是本实用新型的处理器模块的第一部分的电路图;
图2-2是本实用新型的处理器模块的第二部分的电路图;
图2-3是本实用新型的处理器模块的第三部分的电路图;
图2-4是本实用新型的处理器模块的第四部分的电路图;
图2-5是本实用新型的处理器模块的第五部分的电路图;
图3是本实用新型的高速USB数据传输芯片的电路图;
图4-1是本实用新型的FastLIN总线接口模块中数字隔离器的电路图;
图4-2是本实用新型的FastLIN总线接口模块中FastLIN收发器的电路图;
图4-3是本实用新型的开关电路的第一部分的电路图;
图4-4是本实用新型的开关电路的第二部分的电路图;
图5是本实用新型的线性稳压器的电路图。
图中:高速USB数据传输芯片U2、MOS管U5、线性稳压器U6。
具体实施方式
现在结合附图对本实用新型作进一步详细的说明。这些附图均为简化的示意图,仅以示意方式说明本实用新型的基本结构,因此其仅显示与本实用新型有关的构成。
实施例1
图1是本实用新型的FastLIN总线接口设备的原理框图;
图2-1是本实用新型的处理器模块的第一部分的电路图;
图2-2是本实用新型的处理器模块的第二部分的电路图;
图2-3是本实用新型的处理器模块的第三部分的电路图;
图2-4是本实用新型的处理器模块的第四部分的电路图;
图2-5是本实用新型的处理器模块的第五部分的电路图。
在本实施例中,如图1、图2-1、图2-2、图2-3、图2-4、图2-5所示,本实施例提供了一种FastLIN总线接口设备,其包括:处理器模块、与所述处理器模块电性相连的USB接口模块、FastLIN总线接口模块;其中所述处理器模块适于通过USB接口模块连接上位机;以及所述处理器模块还适于通过FastLIN总线接口模块连接FastLIN总线,即实现上位机与FastLIN总线之间信息交互。
在本实施例中,处理器模块可以采用但不限于是STM32F407VET6。
在本实施例中,上位机可以采用但不限于包括:工控机、PC、车载ECU系统。
在本实施例中,本实施例通过处理器模块作为中转站分别通过USB接口模块连接上位机和FastLIN总线接口模块连接FastLIN总线,能够将FastLIN总线报文及信号呈现在上位机上,或者通过上位机将所需的报文、信号发送到FastLIN总线上,或者在网络节点开发时模拟整个网络环境,进行虚拟仿真、半实物仿真、实物仿真,能够克服传统LIN总线传输速率满足不了需求的问题。
图3是本实用新型的高速USB数据传输芯片的电路图。
在本实施例中,作为一种可选实施方式,如图3所示,所述USB接口模块适于通过一高速USB数据传输芯片U2与处理器模块进行数据传输,能够实现数据高速传输。
在本实施例中,高速USB数据传输芯片U2可以采用但不限于是USB3300高速USB数据传输芯片U2。
图4-1是本实用新型的FastLIN总线接口模块中数字隔离器的电路图;
图4-2是本实用新型的FastLIN总线接口模块中FastLIN收发器的电路图。
在本实施例中,作为一种可选实施方式,如图4-1、图4-2所示,所述FastLIN总线接口模块包括:与所述处理器模块电性相连的数字隔离器、与所述数字隔离器电性相连的FastLIN收发器;所述FastLIN收发器适于连接FastLIN总线;所述FastLIN收发器适于与FastLIN总线进行信息交互,并通过所述数字隔离器与处理器模块进行数据传输。
在本实施例中,通过采用数字隔离器能够避免信号干扰,提高数据传输的完整性。
在本实施例中,作为一种可选实施方式,如图4-1、图4-2所示, FastLIN总线接口模块中数字隔离器U7可以采用但不限于是ADUM1201数字隔离器,FastLIN收发器U8可以采用但不限于是TLE72593GEXUMA3型FastLIN收发器,能够克服传统LIN收发器(例如TJA1028型LIN收发器)传输速率低的问题。
图4-3是本实用新型的开关电路的第一部分的电路图;
图4-4是本实用新型的开关电路的第二部分的电路图。
在本实施例中,作为一种可选实施方式,如图4-3、图4-4所示,所述FastLIN总线接口模块还包括:与所述FastLIN收发器电性相连的开关电路;所述开关电路适于控制FastLIN总线接口模块工作在主节点模式或从节点模式,即控制FastLIN收发器U8的工作模式。
在本实施例中,作为一种可选实施方式,所述开关电路包括:与所述处理器模块电性相连的MOS管U5,与所述FastLIN收发器电性相连的继电器(在本实施例中可以采用但不限于是HFD4型继电器);所述处理器模块适于通过控制MOS管U5驱动继电器动作,以控制FastLIN总线接口模块工作在主节点模式或从节点模式。
在本实施例中,MOS管U5可以采用但不限于是A2SHB型MOS管U5。
在本实施例中,开关电路的LIN端接FastLIN收发器、LIN_SIGNAL端接FastLIN总线、MasterModeSel端接继电器,即通过继电器控制MasterModeSel端导通时,FastLIN总线接口模块工作在从节点模块,MasterModeSel端断开时,FastLIN总线接口模块工作在主节点模块。
图5是本实用新型的线性稳压器的电路图。
在本实施例中,作为一种可选实施方式,如图5所示,所述FastLIN总线接口设备还包括:线性稳压电路;所述线性稳压电路适于通过一线性稳压器U6进行稳压。
在本实施例中,线性稳压器U6可以采用但不限于是L78M05CDT-TR线性稳压器U6。
综上所述,本实用新型通过处理器模块作为中转站分别通过USB接口模块连接上位机和FastLIN总线接口模块连接FastLIN总线,能够将FastLIN总线报文及信号呈现在上位机上,或者通过上位机将所需的报文、信号发送到FastLIN总线上,或者在网络节点开发时模拟整个网络环境,进行虚拟仿真、半实物仿真、实物仿真,能够克服传统LIN总线传输速率满足不了需求的问题。
以上述依据本实用新型的理想实施例为启示,通过上述的说明内容,相关工作人员完全可以在不偏离本项实用新型技术思想的范围内,进行多样的变更以及修改。本项实用新型的技术性范围并不局限于说明书上的内容,必须要根据权利要求范围来确定其技术性范围。

Claims (6)

1.一种FastLIN总线接口设备,其特征在于,包括:
处理器模块、与所述处理器模块电性相连的USB接口模块、FastLIN总线接口模块;其中
所述处理器模块适于通过USB接口模块连接上位机;以及
所述处理器模块还适于通过FastLIN总线接口模块连接FastLIN总线,即
实现上位机与FastLIN总线之间信息交互。
2.如权利要求1所述的FastLIN总线接口设备,其特征在于,
所述USB接口模块适于通过一高速USB数据传输芯片与处理器模块进行数据传输。
3.如权利要求1所述的FastLIN总线接口设备,其特征在于,
所述FastLIN总线接口模块包括:与所述处理器模块电性相连的数字隔离器、与所述数字隔离器电性相连的FastLIN收发器;
所述FastLIN收发器适于连接FastLIN总线;
所述FastLIN收发器适于与FastLIN总线进行信息交互,并通过所述数字隔离器与处理器模块进行数据传输。
4.如权利要求3所述的FastLIN总线接口设备,其特征在于,
所述FastLIN总线接口模块还包括:与所述FastLIN收发器电性相连的开关电路;
所述开关电路适于控制FastLIN总线接口模块工作在主节点模式或从节点模式。
5.如权利要求4所述的FastLIN总线接口设备,其特征在于,
所述开关电路包括:与所述处理器模块电性相连的MOS管,与所述FastLIN收发器电性相连的继电器;
所述处理器模块适于通过控制MOS管驱动继电器动作,以控制FastLIN总线接口模块工作在主节点模式或从节点模式。
6.如权利要求1所述的FastLIN总线接口设备,其特征在于,
所述FastLIN总线接口设备还包括:线性稳压电路;
所述线性稳压电路适于通过一线性稳压器进行稳压。
CN201922440285.1U 2019-12-30 2019-12-30 FastLIN总线接口设备 Active CN210536666U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201922440285.1U CN210536666U (zh) 2019-12-30 2019-12-30 FastLIN总线接口设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201922440285.1U CN210536666U (zh) 2019-12-30 2019-12-30 FastLIN总线接口设备

Publications (1)

Publication Number Publication Date
CN210536666U true CN210536666U (zh) 2020-05-15

Family

ID=70609358

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201922440285.1U Active CN210536666U (zh) 2019-12-30 2019-12-30 FastLIN总线接口设备

Country Status (1)

Country Link
CN (1) CN210536666U (zh)

Similar Documents

Publication Publication Date Title
CN110909460B (zh) 车联网v2x仿真测试方法、装置、设备和存储介质
CN101065740B (zh) USB便携式(On-The-Go)控制器
CN106371847B (zh) Windows xp系统下CPCI总线RS422通信驱动方法及系统
CN112764872B (zh) 计算机设备、虚拟化加速设备、远程控制方法及存储介质
GB1467726A (en) Interfaces for data transmission systems
KR920016971A (ko) 컴퓨터 시스템 및 이를 위한 그래픽 디스플레이를 제어하기 위한 시스템 및 방법
CN103003808A (zh) 用于访问PCI Express 兼容设备的资源的系统和方法
JP2021101356A (ja) 機器インタラクション方法、装置、機器、システム及び媒体
WO2017051171A1 (en) Private access to human interface devices
CN111267111B (zh) 一种机器人控制方法、装置及系统
CN210536666U (zh) FastLIN总线接口设备
CN109683470A (zh) 一种软硬件自适应匹配方法、装置及驱动装置
CN210518379U (zh) Lin总线接口设备
CN211015073U (zh) Can总线接口设备
CN101561663B (zh) 一种运动控制系统及其控制方法
CN103678244A (zh) 一种不使用应用处理器的智能设备
CN103246620A (zh) 一种基于usb设备的数据交换方法
CN210776676U (zh) Canfd总线接口设备
CN112131160B (zh) 工作模式切换电路、工作模式切换方法和机器人
CN114827268A (zh) 远程调试方法和设备
CN113064833A (zh) 一种单片机仿真方法、系统、装置、设备及存储介质
CN112966335A (zh) 接口仿真装置和自动驾驶仿真测试平台
US7983168B2 (en) One or more multiport systems to facilitate servicing of asynchronous communications events
CN109144223B (zh) 一种触摸屏时钟输出方法、移动终端及存储介质
CN114968097A (zh) 一种存储器及其数据操作方法

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant