CN209879498U - 一种m.2硬盘双口转接卡 - Google Patents
一种m.2硬盘双口转接卡 Download PDFInfo
- Publication number
- CN209879498U CN209879498U CN201921125645.2U CN201921125645U CN209879498U CN 209879498 U CN209879498 U CN 209879498U CN 201921125645 U CN201921125645 U CN 201921125645U CN 209879498 U CN209879498 U CN 209879498U
- Authority
- CN
- China
- Prior art keywords
- interface
- resistor
- port
- capacitor
- pcie
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Landscapes
- Power Sources (AREA)
Abstract
本实用新型提供一种M.2硬盘双口转接卡,包括电源、时钟扩展IC电路、第一M.2连接器、第二M.2连接器、PCIe X8金手指电路,其中:时钟扩展IC电路、第一M.2连接器、第二M.2连接器、PCIe X8金手指电路均与电源连接;第一M.2连接器、第二M.2连接器、PCIe X8金手指电路指均与时钟扩展IC电路连接;第一M.2连接器、第二M.2连接器均与PCIe X8金手指电路连接。本实用新型提供的M.2硬盘双口转接卡,通过设置第一M.2连接器和第二M.2连接器,第一M.2连接器和第二M.2连接器能够分别接一个SSD固态硬盘,增加了SSD固态硬盘安装的接口,增大了SSD固态硬盘的安装密度。
Description
技术领域
本实用新型涉及电子设备技术领域,尤其涉及一种M.2硬盘双口转接卡。
背景技术
随着信息技术的发展,个人数据业务及数据财产的安全性越来越受到人们的重视,存储性服务器中承担数据存储功能的主要部件也由机械HDD向SSD(Solid StateDrives固态硬盘)转换。非易失性存储器的传输规范(简称NVMe)的固态硬盘具有延时低、传输性能高和功耗低等优势,大幅提高了数据的读取和存储速度,被普遍的应用于服务器领域。
M.2接口固态硬盘现在普通使用的是NVMe协议,是基于PCIe的协议。现在服务器主板中没有M.2的硬盘接口,或是有少量M.2的硬盘接口,因此需要安装多个M.2接口固态硬盘,那么只有使用PCI-E转单个M.2的接口卡来连接。但是由于服务器主板的PCI-E接口有限,还要满足其它设备的要求,并且M.2接口固态硬盘使用PCI-E的带宽为PCI-E 3.0X2或X4,因此单接口的M.2转接卡会极大浪费服务器主板的PCI-E接口资源。因此,针对现有技术存在缺陷,需要改进。
实用新型内容
本实用新型提供一种M.2硬盘双口转接卡,以解决现有单接口的M.2转接卡浪费服务器主板的PCI-E接口资源的问题。
本实用新型提供一种M.2硬盘双口转接卡,包括电源、时钟扩展IC电路、第一M.2连接器、第二M.2连接器、PCIe X8金手指电路,其中:
时钟扩展IC电路、第一M.2连接器、第二M.2连接器、PCIe X8金手指电路均与电源连接;
第一M.2连接器、第二M.2连接器、PCIe X8金手指电路指均与时钟扩展IC电路连接;
第一M.2连接器、第二M.2连接器均与PCIe X8金手指电路连接。
可选择地,时钟扩展IC电路包括PI6C20400BLE芯片、电阻R10、电阻R14、电阻R19、电阻R20、电阻R13、电阻R17、电阻R27、电阻R25、电阻R26、电阻R24、电阻R8、电阻R11、电阻R12、电阻R15、电阻R18、电阻R16、电阻R9、电阻R5、电阻R28、电阻R22、电阻R23,其中:
PI6C20400BLE芯片的1引脚、2引脚、3引脚、5引脚、11引脚、28引脚、18引脚、24引脚均与电源连接;
PI6C20400BLE芯片的2引脚、3引脚均与PCIe X8金手指电路连接;
PI6C20400BLE芯片的4引脚接地;
电阻R10的一端与电源连接,另一端与电阻R14的一端连接,电阻R14的另一端接地;
电阻R19的一端与电源连接,另一端与PCIe X8金手指电路连接;
电阻R20的一端与PI6C20400BLE芯片的14引脚连接,另一端与PCIe X8金手指电路连接;
电阻R13的一端与电源连接,另一端与PCIe X8金手指电路连接;
电阻R17的一端与PCIe X8金手指电路连接,另一端与PI6C20400BLE芯片的13引脚连接;
电阻R27的一端与PI6C20400BLE芯片的15引脚连接,另一端与电源连接;
电阻R25的一端与PI6C20400BLE芯片的16引脚连接,另一端与电源连接;
电阻R26的一端与PI6C20400BLE芯片的17引脚连接,另一端与电源连接;
电阻R24的一端与PI6C20400BLE芯片的21引脚连接,另一端与电源连接;
电阻R8的一端与PI6C20400BLE芯片的23引脚连接,另一端与第一M.2连接器连接;
电阻R11的一端与PI6C20400BLE芯片的22引脚连接,另一端与第一M.2连接器连接;
电阻R12的一端与PI6C20400BLE芯片的20引脚连接,另一端与第二M.2连接器连接;
电阻R15的一端与PI6C20400BLE芯片的19引脚连接,另一端与第二M.2连接器连接;
电阻R18的一端与第二M.2连接器连接,另一端接地;
电阻R16的一端与第二M.2连接器连接,另一端接地;
电阻R9的一端与第一M.2连接器连接,另一端接地;
电阻R5的一端与第一M.2连接器连接,另一端接地;
电阻R28的一端与PI6C20400BLE芯片的17引脚连接,另一端接地;
电阻R22的一端与PI6C20400BLE芯片的25引脚连接,另一端接地;
电阻R23的一端与PI6C20400BLE芯片的26引脚连接,另一端接地;
PI6C20400BLE芯片的27引脚接地。
可选择地,时钟扩展IC电路还包括第一电源滤波电路,第一电源滤波电路包括电容C5、电容C7、电容C6、电容C8、电容C11、电容C12、电容C14、电容C16、电容C13、电容C15、电容C20、电容C19,其中:
电容C5的一端与电源连接,另一端接地;
电容C7的一端与电源连接,另一端接地;
电容C6的一端与电源连接,另一端接地;
电容C8的一端与电源连接,另一端接地;
电容C11的一端与电源连接,另一端接地;
电容C12的一端与电源连接,另一端接地;
电容C14的一端与电源连接,另一端接地;
电容C16的一端与电源连接,另一端接地;
电容C13的一端与电源连接,另一端接地;
电容C15的一端与电源连接,另一端接地;
电容C20的一端与电源连接,另一端接地;
电容C19的一端与电源连接,另一端接地。
可选择地,时钟扩展IC电路还包括第二电源滤波电路,第二电源滤波电路包括,其中:
电容C9的一端与电源连接,另一端接地;
电容C10的一端与电源连接,另一端接地。
可选择地,第一M.2连接器包括第一M.2接口、电阻R4、电阻R6、发光二极管D1、电阻R21、电容C4、电容C2、电容C18、电容C17、电容C22、电容C21,其中:
第一M.2接口的1引脚、3引脚、9引脚、15引脚、21引脚、27引脚、33引脚、39引脚、45引脚、51引脚、57引脚、71引脚、73引脚、75引脚均接地;
第一M.2接口的70引脚、72引脚、74引脚、2引脚、4引脚、12引脚、14引脚、16引脚、18引脚均与电源连接;
电阻R4的一端与第一M.2接口的52引脚连接,另一端接地;
电阻R6的一端与第一M.2接口的38引脚连接,另一端接地;
发光二极管D1的负极与第一M.2接口的10引脚连接,另一端与电阻R21的一端连接,电阻R21的另一端与电源连接;
电阻R8与第一M.2接口的55引脚连接;
电阻R11与第一M.2接口的53引脚连接;
第一M.2接口的49引脚、47引脚、43引脚、41引脚、37引脚、35引脚、31引脚、29引脚、25引脚、23引脚、19引脚、17引脚、13引脚、11引脚、7引脚、5引脚均与PCIe X8金手指电路连接;
第一M.2接口的50引脚与PCIe X8金手指电路连接;
电容C4的一端与电源连接,另一端接地;
电容C2的一端与电源连接,另一端接地;
电容C18的一端与电源连接,另一端接地;
电容C17的一端与电源连接,另一端接地;
电容C22的一端与电源连接,另一端接地;
电容C21的一端与电源连接,另一端接地。
可选择地,第二M.2连接器包括第二M.2接口、电阻R32、电阻R35、发光二极管D2、电阻R29、电容C24、电容C23、电容C34、电容C33、电容C42、电容C41,其中:
第二M.2接口的1引脚、3引脚、9引脚、15引脚、21引脚、27引脚、33引脚、39引脚、45引脚、51引脚、57引脚、71引脚、73引脚、75引脚均接地;
第二M.2接口的70引脚、72引脚、74引脚、2引脚、4引脚、12引脚、14引脚、16引脚、18引脚均与电源连接;
电阻R32的一端与第二M.2接口的52引脚连接,另一端接地;
电阻R35的一端与第二M.2接口的38引脚连接,另一端接地;
发光二极管D2的负极与第二M.2接口的10引脚连接,另一端与电阻R29的一端连接,电阻R29的另一端与电源连接;
电阻R12与第二M.2接口的55引脚连接;
电阻R15与第二M.2接口的53引脚连接;
第二M.2接口的49引脚、47引脚、43引脚、41引脚、37引脚、35引脚、31引脚、29引脚、25引脚、23引脚、19引脚、17引脚、13引脚、11引脚、7引脚、5引脚均与PCIe X8金手指电路连接;
第二M.2接口的50引脚与PCIe X8金手指电路连接;
电容C24的一端与电源连接,另一端接地;
电容C23的一端与电源连接,另一端接地;
电容C34的一端与电源连接,另一端接地;
电容C33的一端与电源连接,另一端接地;
电容C41的一端与电源连接,另一端接地;
电容C42的一端与电源连接,另一端接地。
可选择地,PCIe X8金手指电路包括PCIe X8接口、电阻R43和电阻R44,其中:
PCIe X8接口的B1口、B2口、B8口、B10口、A2口、A3口、A9口、A10口均与电源连接;
PCIe X8接口的B4口、B7口、B13口、B16口、B18口、B21口、B22口、B25口、B26口、B29口、B32口、B35口、B36口、B39口、B40口、B43口、B44口、B47口、B49口、A4口、A12口、A15口、A18口、A20口、A23口、A24口、A27口、A28口、A31口、A34口、A37口、A38口、A41口、A42口、A45口、A46口、A49口均接地;
PCIe X8接口的B5口与电阻R17连接;
PCIe X8接口的B6口与电阻R20连接;
PCIe X8接口的B14口与第一M.2接口的49引脚连接;
PCIe X8接口的B15口与第一M.2接口的47引脚连接;
PCIe X8接口的B19口与第一M.2接口的37引脚连接;
PCIe X8接口的B20口与第一M.2接口的35引脚连接;
PCIe X8接口的B23口与第一M.2接口的25引脚连接;
PCIe X8接口的B24口与第一M.2接口的23引脚连接;
PCIe X8接口的B27口与第一M.2接口的13引脚连接;
PCIe X8接口的B28口与第一M.2接口的11引脚连接;
PCIe X8接口的B33口与第二M.2接口的49引脚连接;
PCIe X8接口的B34口与第二M.2接口的47引脚连接;
PCIe X8接口的B37口与第二M.2接口的37引脚连接;
PCIe X8接口的B38口与第二M.2接口的35引脚连接;
PCIe X8接口的B41口与第二M.2接口的25引脚连接;
PCIe X8接口的B42口与第二M.2接口的23引脚连接;
PCIe X8接口的B45口与第二M.2接口的13引脚连接;
PCIe X8接口的B46口与第二M.2接口的11引脚连接;
PCIe X8接口的A11口与第一M.2接口的50引脚、第二M.2接口的50引脚连接;
PCIe X8接口的A13口与PI6C20400BLE芯片的2引脚连接;
PCIe X8接口的A14口与PI6C20400BLE芯片的3引脚连接;
PCIe X8接口的A16口与第一M.2接口的43引脚连接;
PCIe X8接口的A17口与第一M.2接口的41引脚连接;
PCIe X8接口的A21口与第一M.2接口的31引脚连接;
PCIe X8接口的A22口与第一M.2接口的29引脚连接;
PCIe X8接口的A25口与第一M.2接口的19引脚连接;
PCIe X8接口的A26口与第一M.2接口的17引脚连接;
PCIe X8接口的A29口与第一M.2接口的7引脚连接;
PCIe X8接口的A30口与第一M.2接口的5引脚连接;
PCIe X8接口的A35口与第二M.2接口的43引脚连接;
PCIe X8接口的A36口与第二M.2接口的41引脚连接;
PCIe X8接口的A39口与第二M.2接口的31引脚连接;
PCIe X8接口的A40口与第二M.2接口的29引脚连接;
PCIe X8接口的A43口与第二M.2接口的19引脚连接;
PCIe X8接口的A44口与第二M.2接口的17引脚连接;
PCIe X8接口的A47口与第二M.2接口的7引脚连接;
PCIe X8接口的A48口与第二M.2接口的5引脚连接;
电阻R44的一端与PCIe X8接口的B31口连接,电阻R43的一端与PCIe X8接口的B48口连接;
电阻R44的另一端、电阻R43的另一端均与PCIe X8接口的A1口连接。
由以上技术方案可知,本实用新型提供一种M.2硬盘双口转接卡,包括电源、时钟扩展IC电路、第一M.2连接器、第二M.2连接器、PCIe X8金手指电路,其中:时钟扩展IC电路、第一M.2连接器、第二M.2连接器、PCIe X8金手指电路均与电源连接;第一M.2连接器、第二M.2连接器、PCIe X8金手指电路指均与时钟扩展IC电路连接;第一M.2连接器、第二M.2连接器均与PCIe X8金手指电路连接。本实用新型提供的M.2硬盘双口转接卡,通过设置第一M.2连接器和第二M.2连接器,第一M.2连接器和第二M.2连接器能够分别接一个SSD固态硬盘,增加了SSD固态硬盘安装的接口,增大了SSD固态硬盘的安装密度,解决了现有单接口的M.2转接卡浪费服务器主板的PCI-E接口资源的问题。
附图说明
为了更清楚地说明本实用新型具体实施方式或现有技术中的技术方案,下面将对具体实施方式或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本实用新型的一些实施方式,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本实用新型一种M.2硬盘双口转接卡的结构框图之一;
图2为本实用新型一种M.2硬盘双口转接卡的结构框图之二;
图3为本实用新型一种M.2硬盘双口转接卡的结构框图之三;
图4为本实用新型一种M.2硬盘双口转接卡的使用时的结构框图;
图5为本实用新型一种M.2硬盘双口转接卡的电源的电路图;
图6为本实用新型一种M.2硬盘双口转接卡的时钟扩展IC电路的局部电路图之一;
图7为本实用新型一种M.2硬盘双口转接卡的时钟扩展IC电路的第一电源滤波电路的电路图;
图8为本实用新型一种M.2硬盘双口转接卡的时钟扩展IC电路的第二电源滤波电路的电路图;
图9为本实用新型一种M.2硬盘双口转接卡的时钟扩展IC电路的局部电路图之二;
图10为本实用新型一种M.2硬盘双口转接卡的第一M.2连接器的局部电路图之一;
图11为本实用新型一种M.2硬盘双口转接卡的第一M.2连接器的局部电路图之二;
图12为本实用新型一种M.2硬盘双口转接卡的第一M.2连接器的局部电路图之三;
图13为本实用新型一种M.2硬盘双口转接卡的第一M.2连接器的局部电路图之四;
图14为本实用新型一种M.2硬盘双口转接卡的第二M.2连接器的局部电路图之一;
图15为本实用新型一种M.2硬盘双口转接卡的第二M.2连接器的局部电路图之二;
图16为本实用新型一种M.2硬盘双口转接卡的第二M.2连接器的局部电路图之三;
图17为本实用新型一种M.2硬盘双口转接卡的第二M.2连接器的局部电路图之四;
图18为本实用新型一种M.2硬盘双口转接卡的PCIe X8金手指电路的电路图。
具体实施方式
下面将结合附图对本实用新型的技术方案进行清楚、完整地描述,显然,所描述的实施例是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
在本实用新型的描述中,需要说明的是,术语“中心”、“上”、“下”、“左”、“右”、“竖直”、“水平”、“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本实用新型和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本实用新型的限制。此外,术语“第一”、“第二”、“第三”仅用于描述目的,而不能理解为指示或暗示相对重要性。
在本实用新型的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,还可以是两个元件内部的连通,可以是无线连接,也可以是有线连接。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本实用新型中的具体含义。
此外,下面所描述的本实用新型不同实施方式中所涉及的技术特征只要彼此之间未构成冲突就可以相互结合。
参见图1至图18,本实用新型提供一种M.2硬盘双口转接卡,包括电源、时钟扩展IC电路、第一M.2连接器、第二M.2连接器、PCIe X8金手指电路,其中:
时钟扩展IC电路、第一M.2连接器、第二M.2连接器、PCIe X8金手指电路均与电源连接;
第一M.2连接器、第二M.2连接器、PCIe X8金手指电路指均与时钟扩展IC电路连接;
第一M.2连接器、第二M.2连接器均与PCIe X8金手指电路连接。
电源实现了将服务器主板的PCI Express槽提供的+12V转为+3.3V,然后供接在M.2硬盘双口转接卡上的SSD固态硬盘使用。
通过PCIe X8金手指电路,能够把M.2硬盘双口转接卡插在服务器主板的PCIExpress槽上,实现和服务器主板的连接。
同时,时钟扩展IC电路实现了将服务器主板PCI Express槽提供的点对点的一路参考时钟扩展为2路时钟并分别送往第一M.2连接器和第二M.2连接器,供接在M.2硬盘双口转接卡上的SSD固态硬盘使用。
可选择地,时钟扩展IC电路包括PI6C20400BLE芯片、电阻R10、电阻R14、电阻R19、电阻R20、电阻R13、电阻R17、电阻R27、电阻R25、电阻R26、电阻R24、电阻R8、电阻R11、电阻R12、电阻R15、电阻R18、电阻R16、电阻R9、电阻R5、电阻R28、电阻R22、电阻R23,其中:
PI6C20400BLE芯片的1引脚、2引脚、3引脚、5引脚、11引脚、28引脚、18引脚、24引脚均与电源连接;
PI6C20400BLE芯片的2引脚、3引脚均与PCIe X8金手指电路连接;
PI6C20400BLE芯片的4引脚接地;
电阻R10的一端与电源连接,另一端与电阻R14的一端连接,电阻R14的另一端接地;
电阻R19的一端与电源连接,另一端与PCIe X8金手指电路连接;
电阻R20的一端与PI6C20400BLE芯片的14引脚连接,另一端与PCIe X8金手指电路连接;
电阻R13的一端与电源连接,另一端与PCIe X8金手指电路连接;
电阻R17的一端与PCIe X8金手指电路连接,另一端与PI6C20400BLE芯片的13引脚连接;
电阻R27的一端与PI6C20400BLE芯片的15引脚连接,另一端与电源连接;
电阻R25的一端与PI6C20400BLE芯片的16引脚连接,另一端与电源连接;
电阻R26的一端与PI6C20400BLE芯片的17引脚连接,另一端与电源连接;
电阻R24的一端与PI6C20400BLE芯片的21引脚连接,另一端与电源连接;
电阻R8的一端与PI6C20400BLE芯片的23引脚连接,另一端与第一M.2连接器连接,用于对时钟进行输出;
电阻R11的一端与PI6C20400BLE芯片的22引脚连接,另一端与第一M.2连接器连接,用于对时钟进行输出;
电阻R12的一端与PI6C20400BLE芯片的20引脚连接,另一端与第二M.2连接器连接,用于对时钟进行输出;
电阻R15的一端与PI6C20400BLE芯片的19引脚连接,另一端与第二M.2连接器连接,用于对时钟进行输出;
电阻R18的一端与第二M.2连接器连接,另一端接地;
电阻R16的一端与第二M.2连接器连接,另一端接地;
电阻R9的一端与第一M.2连接器连接,另一端接地;
电阻R5的一端与第一M.2连接器连接,另一端接地;
电阻R28的一端与PI6C20400BLE芯片的17引脚连接,另一端接地;
电阻R22的一端与PI6C20400BLE芯片的25引脚连接,另一端接地;
电阻R23的一端与PI6C20400BLE芯片的26引脚连接,另一端接地;
PI6C20400BLE芯片的27引脚接地。
可选择地,时钟扩展IC电路还包括第一电源滤波电路,第一电源滤波电路包括电容C5、电容C7、电容C6、电容C8、电容C11、电容C12、电容C14、电容C16、电容C13、电容C15、电容C20、电容C19,其中:
电容C5的一端与电源连接,另一端接地;
电容C7的一端与电源连接,另一端接地;
电容C6的一端与电源连接,另一端接地;
电容C8的一端与电源连接,另一端接地;
电容C11的一端与电源连接,另一端接地;
电容C12的一端与电源连接,另一端接地;
电容C14的一端与电源连接,另一端接地;
电容C16的一端与电源连接,另一端接地;
电容C13的一端与电源连接,另一端接地;
电容C15的一端与电源连接,另一端接地;
电容C20的一端与电源连接,另一端接地;
电容C19的一端与电源连接,另一端接地。
第一电源滤波电路是对电源+3.3V进行滤波处理。
可选择地,时钟扩展IC电路还包括第二电源滤波电路,第二电源滤波电路包括,其中:
电容C9的一端与电源连接,另一端接地;
电容C10的一端与电源连接,另一端接地。
第二电源滤波电路用于对电源+3.3V2进行滤波处理。
可选择地,第一M.2连接器包括第一M.2接口、电阻R4、电阻R6、发光二极管D1、电阻R21、电容C4、电容C2、电容C18、电容C17、电容C22、电容C21,其中:
第一M.2接口的1引脚、3引脚、9引脚、15引脚、21引脚、27引脚、33引脚、39引脚、45引脚、51引脚、57引脚、71引脚、73引脚、75引脚均接地;
第一M.2接口的70引脚、72引脚、74引脚、2引脚、4引脚、12引脚、14引脚、16引脚、18引脚均与电源连接;
电阻R4的一端与第一M.2接口的52引脚连接,另一端接地;
电阻R6的一端与第一M.2接口的38引脚连接,另一端接地;
发光二极管D1的负极与第一M.2接口的10引脚连接,另一端与电阻R21的一端连接,电阻R21的另一端与电源连接;
电阻R8与第一M.2接口的55引脚连接;
电阻R11与第一M.2接口的53引脚连接;
第一M.2接口的49引脚、47引脚、43引脚、41引脚、37引脚、35引脚、31引脚、29引脚、25引脚、23引脚、19引脚、17引脚、13引脚、11引脚、7引脚、5引脚均与PCIe X8金手指电路连接;
第一M.2接口的50引脚与PCIe X8金手指电路连接;
电容C4的一端与电源连接,另一端接地;
电容C2的一端与电源连接,另一端接地;
电容C18的一端与电源连接,另一端接地;
电容C17的一端与电源连接,另一端接地;
电容C22的一端与电源连接,另一端接地;
电容C21的一端与电源连接,另一端接地。
电容C18与电容C17形成滤波电路,对+3.3V电源进行滤波。
电容C22与电容C21形成滤波电路,对+3.3V电源进行滤波。
可选择地,第二M.2连接器包括第二M.2接口、电阻R32、电阻R35、发光二极管D2、电阻R29、电容C24、电容C23、电容C34、电容C33、电容C42、电容C41,其中:
第二M.2接口的1引脚、3引脚、9引脚、15引脚、21引脚、27引脚、33引脚、39引脚、45引脚、51引脚、57引脚、71引脚、73引脚、75引脚均接地;
第二M.2接口的70引脚、72引脚、74引脚、2引脚、4引脚、12引脚、14引脚、16引脚、18引脚均与电源连接;
电阻R32的一端与第二M.2接口的52引脚连接,另一端接地;
电阻R35的一端与第二M.2接口的38引脚连接,另一端接地;
发光二极管D2的负极与第二M.2接口的10引脚连接,另一端与电阻R29的一端连接,电阻R29的另一端与电源连接;
电阻R12与第二M.2接口的55引脚连接;
电阻R15与第二M.2接口的53引脚连接;
第二M.2接口的49引脚、47引脚、43引脚、41引脚、37引脚、35引脚、31引脚、29引脚、25引脚、23引脚、19引脚、17引脚、13引脚、11引脚、7引脚、5引脚均与PCIe X8金手指电路连接;
第二M.2接口的50引脚与PCIe X8金手指电路连接;
电容C24的一端与电源连接,另一端接地;
电容C23的一端与电源连接,另一端接地;
电容C34的一端与电源连接,另一端接地;
电容C33的一端与电源连接,另一端接地;
电容C41的一端与电源连接,另一端接地;
电容C42的一端与电源连接,另一端接地。
电容C34与电容C33形成滤波电路,对+3.3V电源进行滤波。
电容C42与电容C41形成滤波电路,对+3.3V电源进行滤波。
可选择地,PCIe X8金手指电路包括PCIe X8接口、电阻R43和电阻R44,其中:
PCIe X8接口的B1口、B2口、B8口、B10口、A2口、A3口、A9口、A10口均与电源连接;
PCIe X8接口的B4口、B7口、B13口、B16口、B18口、B21口、B22口、B25口、B26口、B29口、B32口、B35口、B36口、B39口、B40口、B43口、B44口、B47口、B49口、A4口、A12口、A15口、A18口、A20口、A23口、A24口、A27口、A28口、A31口、A34口、A37口、A38口、A41口、A42口、A45口、A46口、A49口均接地;
PCIe X8接口的B5口与电阻R17连接;
PCIe X8接口的B6口与电阻R20连接;
PCIe X8接口的B14口与第一M.2接口的49引脚连接;
PCIe X8接口的B15口与第一M.2接口的47引脚连接;
PCIe X8接口的B19口与第一M.2接口的37引脚连接;
PCIe X8接口的B20口与第一M.2接口的35引脚连接;
PCIe X8接口的B23口与第一M.2接口的25引脚连接;
PCIe X8接口的B24口与第一M.2接口的23引脚连接;
PCIe X8接口的B27口与第一M.2接口的13引脚连接;
PCIe X8接口的B28口与第一M.2接口的11引脚连接;
PCIe X8接口的B33口与第二M.2接口的49引脚连接;
PCIe X8接口的B34口与第二M.2接口的47引脚连接;
PCIe X8接口的B37口与第二M.2接口的37引脚连接;
PCIe X8接口的B38口与第二M.2接口的35引脚连接;
PCIe X8接口的B41口与第二M.2接口的25引脚连接;
PCIe X8接口的B42口与第二M.2接口的23引脚连接;
PCIe X8接口的B45口与第二M.2接口的13引脚连接;
PCIe X8接口的B46口与第二M.2接口的11引脚连接;
PCIe X8接口的A11口与第一M.2接口的50引脚、第二M.2接口的50引脚连接;
PCIe X8接口的A13口与PI6C20400BLE芯片的2引脚连接;
PCIe X8接口的A14口与PI6C20400BLE芯片的3引脚连接;
PCIe X8接口的A16口与第一M.2接口的43引脚连接;
PCIe X8接口的A17口与第一M.2接口的41引脚连接;
PCIe X8接口的A21口与第一M.2接口的31引脚连接;
PCIe X8接口的A22口与第一M.2接口的29引脚连接;
PCIe X8接口的A25口与第一M.2接口的19引脚连接;
PCIe X8接口的A26口与第一M.2接口的17引脚连接;
PCIe X8接口的A29口与第一M.2接口的7引脚连接;
PCIe X8接口的A30口与第一M.2接口的5引脚连接;
PCIe X8接口的A35口与第二M.2接口的43引脚连接;
PCIe X8接口的A36口与第二M.2接口的41引脚连接;
PCIe X8接口的A39口与第二M.2接口的31引脚连接;
PCIe X8接口的A40口与第二M.2接口的29引脚连接;
PCIe X8接口的A43口与第二M.2接口的19引脚连接;
PCIe X8接口的A44口与第二M.2接口的17引脚连接;
PCIe X8接口的A47口与第二M.2接口的7引脚连接;
PCIe X8接口的A48口与第二M.2接口的5引脚连接;
电阻R44的一端与PCIe X8接口的B31口连接,电阻R43的一端与PCIe X8接口的B48口连接;
电阻R44的另一端、电阻R43的另一端均与PCIe X8接口的A1口连接。
由以上技术方案可知,本实用新型提供一种M.2硬盘双口转接卡,包括电源、时钟扩展IC电路、第一M.2连接器、第二M.2连接器、PCIe X8金手指电路,其中:时钟扩展IC电路、第一M.2连接器、第二M.2连接器、PCIe X8金手指电路均与电源连接;第一M.2连接器、第二M.2连接器、PCIe X8金手指电路指均与时钟扩展IC电路连接;第一M.2连接器、第二M.2连接器均与PCIe X8金手指电路连接。本实用新型提供的M.2硬盘双口转接卡,通过设置第一M.2连接器和第二M.2连接器,第一M.2连接器和第二M.2连接器能够分别接一个SSD固态硬盘,增加了SSD固态硬盘安装的接口,增大了SSD固态硬盘的安装密度,解决了现有单接口的M.2转接卡浪费服务器主板的PCI-E接口资源的问题。
并且,通过PCIe X8金手指电路,能够把M.2硬盘双口转接卡插在服务器主板的PCIExpress槽上,实现和服务器主板的连接。同时,时钟扩展IC电路实现了将服务器主板PCIExpress槽提供的点对点的一路参考时钟扩展为2路时钟并分别送往第一M.2连接器和第二M.2连接器,供接在M.2硬盘双口转接卡上的SSD固态硬盘使用。电源实现了将服务器主板PCI Express槽提供的+12V转为+3.3V,然后供接在M.2硬盘双口转接卡上的SSD固态硬盘使用。
使用时,每一个M.2硬盘双口转接卡只占用服务器主板PCI Express槽子部分,不会影响原有的服务器主板上或背板上安装硬盘的盘位。采用M.2硬盘双口转接卡上M.2连接器的方式使得那些连接硬盘的线缆不在被需要,从而为机箱省下大量的安装空间,使得原本可能因为被线缆干涉而无法安装的配件也可以被合理安装进去,并且增加了散热空间,使得系统散热更为有效,降低了计算机因为过热而产生问题的风险。并增强了机箱的透明性,管理起来更为方便。
以上所述的仅是本实用新型的实施例,方案中公知的具体结构及特性等常识在此未作过多描述。应当指出,对于本领域的技术人员来说,在不脱离本实用新型结构的前提下,还可以作出若干变形和改进。这些也应该视为本实用新型的保护范围,这些都不会影响本实用新型实施的效果和专利的实用性。本实用新型要求的保护范围应当以其权利要求的内容为准,说明书中的具体实施方式等记载可以用于解释权利要求的内容。
Claims (7)
1.一种M.2硬盘双口转接卡,其特征在于,所述一种M.2硬盘双口转接卡包括电源、时钟扩展IC电路、第一M.2连接器、第二M.2连接器、PCIe X8金手指电路,其中:
所述时钟扩展IC电路、所述第一M.2连接器、所述第二M.2连接器、所述PCIe X8金手指电路均与所述电源连接;
所述第一M.2连接器、所述第二M.2连接器、所述PCIe X8金手指电路指均与所述时钟扩展IC电路连接;
所述第一M.2连接器、所述第二M.2连接器均与所述PCIe X8金手指电路连接。
2.如权利要求1所述的M.2硬盘双口转接卡,其特征在于,所述时钟扩展IC电路包括PI6C20400BLE芯片、电阻R10、电阻R14、电阻R19、电阻R20、电阻R13、电阻R17、电阻R27、电阻R25、电阻R26、电阻R24、电阻R8、电阻R11、电阻R12、电阻R15、电阻R18、电阻R16、电阻R9、电阻R5、电阻R28、电阻R22、电阻R23,其中:
所述PI6C20400BLE芯片的1引脚、2引脚、3引脚、5引脚、11引脚、28引脚、18引脚、24引脚均与所述电源连接;
所述PI6C20400BLE芯片的2引脚、3引脚均与所述PCIe X8金手指电路连接;
所述PI6C20400BLE芯片的4引脚接地;
所述电阻R10的一端与所述电源连接,另一端与所述电阻R14的一端连接,所述电阻R14的另一端接地;
所述电阻R19的一端与所述电源连接,另一端与所述PCIe X8金手指电路连接;
所述电阻R20的一端与所述PI6C20400BLE芯片的14引脚连接,另一端与所述PCIe X8金手指电路连接;
所述电阻R13的一端与所述电源连接,另一端与所述PCIe X8金手指电路连接;
所述电阻R17的一端与所述PCIe X8金手指电路连接,另一端与所述PI6C20400BLE芯片的13引脚连接;
所述电阻R27的一端与所述PI6C20400BLE芯片的15引脚连接,另一端与所述电源连接;
所述电阻R25的一端与所述PI6C20400BLE芯片的16引脚连接,另一端与所述电源连接;
所述电阻R26的一端与所述PI6C20400BLE芯片的17引脚连接,另一端与所述电源连接;
所述电阻R24的一端与所述PI6C20400BLE芯片的21引脚连接,另一端与所述电源连接;
所述电阻R8的一端与所述PI6C20400BLE芯片的23引脚连接,另一端与所述第一M.2连接器连接;
所述电阻R11的一端与所述PI6C20400BLE芯片的22引脚连接,另一端与所述第一M.2连接器连接;
所述电阻R12的一端与所述PI6C20400BLE芯片的20引脚连接,另一端与所述第二M.2连接器连接;
所述电阻R15的一端与所述PI6C20400BLE芯片的19引脚连接,另一端与所述第二M.2连接器连接;
所述电阻R18的一端与所述第二M.2连接器连接,另一端接地;
所述电阻R16的一端与所述第二M.2连接器连接,另一端接地;
所述电阻R9的一端与所述第一M.2连接器连接,另一端接地;
所述电阻R5的一端与所述第一M.2连接器连接,另一端接地;
所述电阻R28的一端与所述PI6C20400BLE芯片的17引脚连接,另一端接地;
所述电阻R22的一端与所述PI6C20400BLE芯片的25引脚连接,另一端接地;
所述电阻R23的一端与所述PI6C20400BLE芯片的26引脚连接,另一端接地;
所述PI6C20400BLE芯片的27引脚接地。
3.如权利要求2所述的M.2硬盘双口转接卡,其特征在于,所述时钟扩展IC电路还包括第一电源滤波电路,所述第一电源滤波电路包括电容C5、电容C7、电容C6、电容C8、电容C11、电容C12、电容C14、电容C16、电容C13、电容C15、电容C20、电容C19,其中:
所述电容C5的一端与所述电源连接,另一端接地;
所述电容C7的一端与所述电源连接,另一端接地;
所述电容C6的一端与所述电源连接,另一端接地;
所述电容C8的一端与所述电源连接,另一端接地;
所述电容C11的一端与所述电源连接,另一端接地;
所述电容C12的一端与所述电源连接,另一端接地;
所述电容C14的一端与所述电源连接,另一端接地;
所述电容C16的一端与所述电源连接,另一端接地;
所述电容C13的一端与所述电源连接,另一端接地;
所述电容C15的一端与所述电源连接,另一端接地;
所述电容C20的一端与所述电源连接,另一端接地;
所述电容C19的一端与所述电源连接,另一端接地。
4.如权利要求3所述的M.2硬盘双口转接卡,其特征在于,所述时钟扩展IC电路还包括第二电源滤波电路,所述第二电源滤波电路包括,其中:
所述电容C9的一端与所述电源连接,另一端接地;
所述电容C10的一端与所述电源连接,另一端接地。
5.如权利要求4所述的M.2硬盘双口转接卡,其特征在于,所述第一M.2连接器包括第一M.2接口、电阻R4、电阻R6、发光二极管D1、电阻R21、电容C4、电容C2、电容C18、电容C17、电容C22、电容C21,其中:
所述第一M.2接口的1引脚、3引脚、9引脚、15引脚、21引脚、27引脚、33引脚、39引脚、45引脚、51引脚、57引脚、71引脚、73引脚、75引脚均接地;
所述第一M.2接口的70引脚、72引脚、74引脚、2引脚、4引脚、12引脚、14引脚、16引脚、18引脚均与电源连接;
所述电阻R4的一端与所述第一M.2接口的52引脚连接,另一端接地;
所述电阻R6的一端与所述第一M.2接口的38引脚连接,另一端接地;
所述发光二极管D1的负极与所述第一M.2接口的10引脚连接,另一端与所述电阻R21的一端连接,所述电阻R21的另一端与所述电源连接;
所述电阻R8与所述第一M.2接口的55引脚连接;
所述电阻R11与所述第一M.2接口的53引脚连接;
所述第一M.2接口的49引脚、47引脚、43引脚、41引脚、37引脚、35引脚、31引脚、29引脚、25引脚、23引脚、19引脚、17引脚、13引脚、11引脚、7引脚、5引脚均与所述PCIe X8金手指电路连接;
所述第一M.2接口的50引脚与所述PCIe X8金手指电路连接;
所述电容C4的一端与所述电源连接,另一端接地;
所述电容C2的一端与所述电源连接,另一端接地;
所述电容C18的一端与所述电源连接,另一端接地;
所述电容C17的一端与所述电源连接,另一端接地;
所述电容C22的一端与所述电源连接,另一端接地;
所述电容C21的一端与所述电源连接,另一端接地。
6.如权利要求5所述的M.2硬盘双口转接卡,其特征在于,所述第二M.2连接器包括第二M.2接口、电阻R32、电阻R35、发光二极管D2、电阻R29、电容C24、电容C23、电容C34、电容C33、电容C42、电容C41,其中:
所述第二M.2接口的1引脚、3引脚、9引脚、15引脚、21引脚、27引脚、33引脚、39引脚、45引脚、51引脚、57引脚、71引脚、73引脚、75引脚均接地;
所述第二M.2接口的70引脚、72引脚、74引脚、2引脚、4引脚、12引脚、14引脚、16引脚、18引脚均与电源连接;
所述电阻R32的一端与所述第二M.2接口的52引脚连接,另一端接地;
所述电阻R35的一端与所述第二M.2接口的38引脚连接,另一端接地;
所述发光二极管D2的负极与所述第二M.2接口的10引脚连接,另一端与所述电阻R29的一端连接,所述电阻R29的另一端与所述电源连接;
所述电阻R12与所述第二M.2接口的55引脚连接;
所述电阻R15与所述第二M.2接口的53引脚连接;
所述第二M.2接口的49引脚、47引脚、43引脚、41引脚、37引脚、35引脚、31引脚、29引脚、25引脚、23引脚、19引脚、17引脚、13引脚、11引脚、7引脚、5引脚均与所述PCIe X8金手指电路连接;
所述第二M.2接口的50引脚与所述PCIe X8金手指电路连接;
所述电容C24的一端与所述电源连接,另一端接地;
所述电容C23的一端与所述电源连接,另一端接地;
所述电容C34的一端与所述电源连接,另一端接地;
所述电容C33的一端与所述电源连接,另一端接地;
所述电容C41的一端与所述电源连接,另一端接地;
所述电容C42的一端与所述电源连接,另一端接地。
7.如权利要求6所述的M.2硬盘双口转接卡,其特征在于,所述PCIe X8金手指电路包括PCIe X8接口、电阻R43和电阻R44,其中:
所述PCIe X8接口的B1口、B2口、B8口、B10口、A2口、A3口、A9口、A10口均与所述电源连接;
所述PCIe X8接口的B4口、B7口、B13口、B16口、B18口、B21口、B22口、B25口、B26口、B29口、B32口、B35口、B36口、B39口、B40口、B43口、B44口、B47口、B49口、A4口、A12口、A15口、A18口、A20口、A23口、A24口、A27口、A28口、A31口、A34口、A37口、A38口、A41口、A42口、A45口、A46口、A49口均接地;
所述PCIe X8接口的B5口与所述电阻R17连接;
所述PCIe X8接口的B6口与所述电阻R20连接;
所述PCIe X8接口的B14口与所述第一M.2接口的49引脚连接;
所述PCIe X8接口的B15口与所述第一M.2接口的47引脚连接;
所述PCIe X8接口的B19口与所述第一M.2接口的37引脚连接;
所述PCIe X8接口的B20口与所述第一M.2接口的35引脚连接;
所述PCIe X8接口的B23口与所述第一M.2接口的25引脚连接;
所述PCIe X8接口的B24口与所述第一M.2接口的23引脚连接;
所述PCIe X8接口的B27口与所述第一M.2接口的13引脚连接;
所述PCIe X8接口的B28口与所述第一M.2接口的11引脚连接;
所述PCIe X8接口的B33口与所述第二M.2接口的49引脚连接;
所述PCIe X8接口的B34口与所述第二M.2接口的47引脚连接;
所述PCIe X8接口的B37口与所述第二M.2接口的37引脚连接;
所述PCIe X8接口的B38口与所述第二M.2接口的35引脚连接;
所述PCIe X8接口的B41口与所述第二M.2接口的25引脚连接;
所述PCIe X8接口的B42口与所述第二M.2接口的23引脚连接;
所述PCIe X8接口的B45口与所述第二M.2接口的13引脚连接;
所述PCIe X8接口的B46口与所述第二M.2接口的11引脚连接;
所述PCIe X8接口的A11口与所述第一M.2接口的50引脚、所述第二M.2接口的50引脚连接;
所述PCIe X8接口的A13口与所述PI6C20400BLE芯片的2引脚连接;
所述PCIe X8接口的A14口与所述PI6C20400BLE芯片的3引脚连接;
所述PCIe X8接口的A16口与所述第一M.2接口的43引脚连接;
所述PCIe X8接口的A17口与所述第一M.2接口的41引脚连接;
所述PCIe X8接口的A21口与所述第一M.2接口的31引脚连接;
所述PCIe X8接口的A22口与所述第一M.2接口的29引脚连接;
所述PCIe X8接口的A25口与所述第一M.2接口的19引脚连接;
所述PCIe X8接口的A26口与所述第一M.2接口的17引脚连接;
所述PCIe X8接口的A29口与所述第一M.2接口的7引脚连接;
所述PCIe X8接口的A30口与所述第一M.2接口的5引脚连接;
所述PCIe X8接口的A35口与所述第二M.2接口的43引脚连接;
所述PCIe X8接口的A36口与所述第二M.2接口的41引脚连接;
所述PCIe X8接口的A39口与所述第二M.2接口的31引脚连接;
所述PCIe X8接口的A40口与所述第二M.2接口的29引脚连接;
所述PCIe X8接口的A43口与所述第二M.2接口的19引脚连接;
所述PCIe X8接口的A44口与所述第二M.2接口的17引脚连接;
所述PCIe X8接口的A47口与所述第二M.2接口的7引脚连接;
所述PCIe X8接口的A48口与所述第二M.2接口的5引脚连接;
所述电阻R44的一端与所述PCIe X8接口的B31口连接,所述电阻R43的一端与所述PCIeX8接口的B48口连接;
所述电阻R44的另一端、所述电阻R43的另一端均与所述PCIe X8接口的A1口连接。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201921125645.2U CN209879498U (zh) | 2019-07-18 | 2019-07-18 | 一种m.2硬盘双口转接卡 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201921125645.2U CN209879498U (zh) | 2019-07-18 | 2019-07-18 | 一种m.2硬盘双口转接卡 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN209879498U true CN209879498U (zh) | 2019-12-31 |
Family
ID=68949065
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201921125645.2U Active CN209879498U (zh) | 2019-07-18 | 2019-07-18 | 一种m.2硬盘双口转接卡 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN209879498U (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114121051A (zh) * | 2020-09-01 | 2022-03-01 | 宇瞻科技股份有限公司 | M.2固态硬盘模块 |
-
2019
- 2019-07-18 CN CN201921125645.2U patent/CN209879498U/zh active Active
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114121051A (zh) * | 2020-09-01 | 2022-03-01 | 宇瞻科技股份有限公司 | M.2固态硬盘模块 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR102669694B1 (ko) | 서로 직렬로 연결된 스토리지 장치들 중 애플리케이션 프로세서에 직접 연결되지 않는 스토리지 장치를 리셋시키는 전자 기기 및 그것의 동작 방법 | |
US20170228328A1 (en) | Method and apparatus for providing small form-factor pluggable (“sfp”) non-volatile memory (“nvm”) storage devices | |
EP2040174B1 (en) | Card-type peripheral device | |
US8886864B1 (en) | Interface card apparatus | |
TWI817125B (zh) | 一種終端 | |
TW201104446A (en) | Memory card with SATA interface | |
CN104021107A (zh) | 一种支持NVMe PCIE SSD系统设计方法 | |
CN116501681B (zh) | Cxl数据传输板卡及控制数据传输的方法 | |
KR20060132847A (ko) | 상호-모듈 메모리 액세스를 가지는 다중 모듈 회로 카드 | |
US20170153843A1 (en) | Monitoring and managing elastic data storage devices | |
US20220327068A1 (en) | Mechanism to autonomously manage ssds in an array | |
CN213365380U (zh) | 一种服务器主板及服务器 | |
CN105549694A (zh) | 一种扩展卡及电子设备 | |
CN209879498U (zh) | 一种m.2硬盘双口转接卡 | |
CN103246628A (zh) | Smi接口管理方法及可编程逻辑器件 | |
US20190004816A1 (en) | Systems and methods for heterogeneous system on a chip servers | |
CN113704834B (zh) | 基于飞腾处理器的智能销毁方法 | |
US9021166B2 (en) | Server direct attached storage shared through physical SAS expanders | |
CN102081570B (zh) | 一种i2c设备的访问方法及装置 | |
CN210958390U (zh) | 用于网络安全的隔离网闸设备 | |
CN102508810A (zh) | 一种转接装置及转接方法 | |
CN216388074U (zh) | 基于龙芯处理器的存储主板 | |
JP2012058887A (ja) | デバイス機器 | |
WO2023020494A1 (zh) | 基于龙芯处理器的智能销毁方法 | |
CN213276461U (zh) | 一种双路服务器主板及服务器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |