CN209446067U - 一种闭环锁相驱动电路结构 - Google Patents

一种闭环锁相驱动电路结构 Download PDF

Info

Publication number
CN209446067U
CN209446067U CN201920443727.5U CN201920443727U CN209446067U CN 209446067 U CN209446067 U CN 209446067U CN 201920443727 U CN201920443727 U CN 201920443727U CN 209446067 U CN209446067 U CN 209446067U
Authority
CN
China
Prior art keywords
circuit
phase
state switching
output
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201920443727.5U
Other languages
English (en)
Inventor
王龙峰
周骏
张潭
山永启
徐浩谋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zhisensor Technologies Inc
Original Assignee
Zhisensor Technologies Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zhisensor Technologies Inc filed Critical Zhisensor Technologies Inc
Priority to CN201920443727.5U priority Critical patent/CN209446067U/zh
Application granted granted Critical
Publication of CN209446067U publication Critical patent/CN209446067U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Gyroscopes (AREA)

Abstract

本实用新型公开了一种闭环锁相驱动电路结构,所述电路结构包括:MEMS陀螺仪表头、电容检测电路C2V、第一解调器、PID控制电路、第二调制器、状态切换电路SW、模拟移相电路ASP、高压驱动电路HVD、逻辑可编程存储器OTP&LGC、比较器CMP、锁相环PLL;本申请结构中采用锁相环和PID控制电路,分别实现环路频率和幅度的精确控制,可有效抑制驱动环路的频率和幅度偏差,从而提高整器件性能;本申请中结构具有启动时间可调设计,可根据实际情况调整陀螺启动时间,从而提高整器件启动的可靠性,且能缩短启动时间。

Description

一种闭环锁相驱动电路结构
技术领域
本实用新型涉及MEMS陀螺仪研究领域,具体地,涉及一种闭环锁相驱动电路结构。
背景技术
微机械(MEMS)陀螺仪结构基于Coriolis力原理工作,外界角速度将驱动方向的能量耦合到检测方向上引起检测质量块运动,从而实现角速度测量。但是,驱动环路频率和幅度的不准确,将直接干扰正常的角速度信号,从而引起测量误差。因此,需要采取措施来稳定驱动环路的频率和幅度。
实用新型内容
本实用新型提出了一种闭环锁相驱动电路结构,该结构中采用锁相环和PID控制电路,分别实现环路频率和幅度的精确控制,可有效抑制驱动环路的频率和幅度偏差,从而提高整器件性能。此外,该结构具有启动时间可调设计,可根据实际情况调整陀螺启动时间,从而提高整器件启动的可靠性,且能缩短启动时间。
为实现上述实用新型目的,本申请提供了一种闭环锁相驱动电路结构,所述电路结构包括:
MEMS陀螺仪表头、电容检测电路C2V、第一解调器、PID控制电路、第二调制器、状态切换电路SW、模拟移相电路ASP、高压驱动电路HVD、逻辑可编程存储器OTP&LGC、比较器CMP、锁相环PLL;
其中,MEMS陀螺仪表头的驱动检测端DS+、DS-和驱动质量块DMS通过线路TOP、BOT和SCTR接电容检测电路C2V的输入;电容检测电路C2V的差分输出为CVOP和CVON,CVOP和CVON均作为模拟移相电路ASP、第一解调器、比较器CMP的输入;第一解调器的输出SOP、SON和参考电压VREF作为PID控制电路的输入;PID控制电路的输出PIOP、PION作为第二调制器的输入;比较器CMP的输出对偶时钟CKP0、CKXP0作为第一解调器的输入解调时钟,CKP0和CKXP0作为锁相环PLL的输入参考时钟;锁相环PLL的输出对偶时钟CKN90、CKXN90作为第二调制器的输入调制时钟;逻辑可编程存储器OTP&LGC的输出信号为状态切换信号START;模拟移相电路ASP的输出信号SPOP、SPON和第二调制器的输出信号MOP、MON以及状态切换信号START均作为状态切换电路SW的输入;状态切换电路SW的输出为COP、CON,作为高压驱动电路HVD的输入;高压驱动电路HVD的输出DTOP、DBOT分别接至MEMS陀螺仪表头的驱动接入端DR+、DR-。
其中,本实用新型中的一种MEMS陀螺仪闭环移相锁定驱动结构,该结构的特点是:1、该结构采用PID控制、PLL电路,分别实现驱动幅度、频率控制,抑制驱动信号(幅度、频率等)对角速度测量信号的影响;2、该结构包含驱动环路启动状态切换设计,切换时间可通过OTP配置,从而提高驱动结构的可靠性、缩短器件启动时间、并能满足大多MEMS陀螺仪表头启动要求。
优选的,模拟移相电路ASP的输出信号SPOP接至状态切换电路SW的AOP端,模拟移相电路ASP的输出信号SPON接至状态切换电路SW的AON端;第二调制器的输出信号MOP接至状态切换电路SW的DOP端;第二调制器的输出信号MON接至状态切换电路SW的DON端;态切换信号START接至状态切换电路SW的EN端。
优选的,状态切换电路SW包括:反相器、第一开关SWA、第二开关SWD;AOP、AON作为第一开关SWA的输入,DOP、DON作为第二开关SWD的输入,EN作为第二开关SWD和反相器的控制输入,反相器的输出作为第一开关SWA的控制输入,第一开关SWA和第二SWD的输出为COP、CON;其实现两路信号AOP、AON与DOP、DON的切换输出至COP、CON。
优选的,陀螺仪驱动环路启动时序包括A、B、C、D四个过程:
过程A中,陀螺仪驱动环路开始上电启动,电容转换电路C2V的输出信号幅度小,比较器CMP未能分辨出信号幅度,此时模拟移相电路ASP工作,将电容检测电路C2V输出信号CVOP、CVON移相放大后送至高压驱动电路HVD输入端;高压驱动电路HVD驱动MEMS陀螺仪表头形成正反馈,使得MEMS陀螺仪表头振动幅度不断增大,进而使得电容转换电路C2V输出增大,且陀螺仪驱动环路形成自激振荡,在MEMS陀螺仪表头驱动部分谐振频率处振荡;
过程B中,当电容转换电路C2V输出增大到一定程度后,比较器CMP能够准确识别CVOP、CVON,比较器CMP输出时钟将会正常,锁相环PLL将会锁定MEMS陀螺仪表头驱动部分谐振频率;
过程C中,经过延迟时间Td后,状态切换信号START会被拉高,PID控制电路会被接至陀螺仪驱动环路中,模拟移相电路ASP会被关闭,陀螺仪驱动环路经过一段时间后完成幅度控制,此时锁相环PLL一直处于频率锁定状态中,陀螺仪驱动环路最终实现频率和幅度稳定控制;
状态D中,陀螺仪驱动环路的频率和幅度一直稳定工作,陀螺仪驱动环路的频率固定在MEMS陀螺仪表头驱动部分谐振频率,驱动信号幅度稳定不变。
优选的,模拟移相电路ASP工作,将电容检测电路C2V输出信号CVOP、CVON移相90度、且放大10倍以上后送至高压驱动电路HVD输入端。
优选的,状态切换延时Td,可通过逻辑可编程存储器OTP&LGC配置,实现其延时可调。
优选的,当状态切换信号START拉高后,模拟移相电路ASP可被关闭。
本申请提供的一个或多个技术方案,至少具有如下技术效果或优点:
本申请结构中采用锁相环和PID控制电路,分别实现环路频率和幅度的精确控制,可有效抑制驱动环路的频率和幅度偏差,从而提高整器件性能。
本申请中结构具有启动时间可调设计,可根据实际情况调整陀螺启动时间,从而提高整器件启动的可靠性,且能缩短启动时间。
附图说明
此处所说明的附图用来提供对本实用新型实施例的进一步理解,构成本申请的一部分,并不构成对本实用新型实施例的限定;
图1是本实用新型MEMS陀螺仪闭环移相锁定结构的结构示意图;
图2是状态切换电路SW电路图示意图;
图3是闭环移相锁定驱动结构工作状态示意图。
具体实施方式
为了能够更清楚地理解本实用新型的上述目的、特征和优点,下面结合附图和具体实施方式对本实用新型进行进一步的详细描述。需要说明的是,在相互不冲突的情况下,本申请的实施例及实施例中的特征可以相互组合。
在下面的描述中阐述了很多具体细节以便于充分理解本实用新型,但是,本实用新型还可以采用其他不同于在此描述范围内的其他方式来实施,因此,本实用新型的保护范围并不受下面公开的具体实施例的限制。
请参考图1,本申请提供了如图1所示,本实用新型MEMS陀螺仪闭环锁相驱动电路结构由MEMS陀螺仪表头1;电容检测电路C2V2;解调器3;PID控制电路4;调制器5;状态切换电路SW6;模拟移相电路ASP7;高压驱动电路HVD8;逻辑可编程存储器OTP&LGC9;比较器CMP10;锁相环PLL11构成。其中,状态切换电路SW6详细电路如图2所示,由反相器14、开关SWA12、开关SWD13构成。
其中,MEMS陀螺仪表头1的驱动检测端DS+、DS-和驱动质量块DMS通过线路TOP、BOT和SCTR接C2V的输入;C2V的差分输出为CVOP、CVON,分别作为模拟移相器ASP7的输入、解调器3的输入、比较器CMP10的输入;解调器3的输出SOP、SON和参考电压VREF作为PID控制4的输入;PID的输出PIOP、PION作为调制器5的输入;比较器CMP10的输出对偶时钟(无相位延迟)CKP0、CKXP0作为解调器3的输入解调时钟,CKP0和CKXP0作为锁相环11的输入参考时钟;PLL的输出对偶时钟(移相90度)CKN90、CKXN90作为调制器5的输入调制时钟;逻辑可编程存储器OTP&LGC9的输出信号为状态切换信号START;模拟移相器7的输出信号SPOP、SPON,调制器5的输出信号MOP、MON,状态切换信号START作为状态切换电路SW6的输入,分别接其AOP、AON、DOP、DON、EN;状态切换电路6的输出为COP、CON,作为高压驱动电路HVD8的输入;高压驱动电路8的输出DTOP、DBOT分别接至MEMS陀螺仪表头1的驱动接入端DR+、DR-。
其中,状态切换电路SW6,AOP、AON作为开关SWA12的输入,DOP、DON作为开关SWD13的输入,EN作为开关SWD13和反相器14的控制输入,反相器14的输出作为开关SWA12的控制输入,开关SWA12和SWD13的输出为COP、CON;其实现两路信号(AOP、AON和DOP、DON)的切换输出至COP、CON。
陀螺仪驱动环路启动时序示意图如图3所示,分为A、B、C、D四个过程,过程A中,系统开始上电启动,电容转换电路C2V2的输出信号幅度小,比较器CMP10未能分辨出信号幅度,此时模拟移相器ASP7工作,将C2V2输出信号CVOP、CVON移相约90度、且放大10倍以上后送至高压驱动电路HVD8输入端。HVD8驱动表头形成正反馈,使得表头振动幅度不断增大,进而使得C2V2输出增大,且环路形成自激振荡,在MEMS表头驱动部分谐振频率处振荡;过程B中,当C2V2输出增大到一定程度后,比较器CMP10能够准确识别CVOP、CVON,比较器CMP10输出时钟将会正常,锁相环PLL11将会快速锁定MEMS表头驱动部分谐振频率;过程C中,经过延迟时间Td后,状态切换信号START会被拉高,PID控制电路4会被接至环路中,模拟移相器会被关闭,闭环系统经过一段时间后完成幅度控制,此时PLL一直处于频率锁定状态中,环路最终实现频率和幅度稳定控制;状态D中,驱动环路的频率和幅度一直稳定工作,驱动环路的频率固定在MEMS表头驱动部分谐振频率,驱动信号幅度也稳定不变,从而实现角速度的准确测量,使得驱动环路对角速度测量影响降到很低的程度。
可选地,状态切换延时Td,可通过OTP&LGC电路配置,实现其延时可调,从而使其满足大多MEMS陀螺仪表头启动要求,也可尽量提高陀螺仪启动速度。
可选地,当状态切换信号START拉高后,模拟移相电路可被关闭,实现低功耗设计。
可选地,状态切换电路SW6不但满足驱动环路需要,且电路简单、性能可靠,成本较低。
尽管已描述了本实用新型的优选实施例,但本领域内的技术人员一旦得知了基本创造性概念,则可对这些实施例作出另外的变更和修改。所以,所附权利要求意欲解释为包括优选实施例以及落入本实用新型范围的所有变更和修改。
显然,本领域的技术人员可以对本实用新型进行各种改动和变型而不脱离本实用新型的精神和范围。这样,倘若本实用新型的这些修改和变型属于本实用新型权利要求及其等同技术的范围之内,则本实用新型也意图包含这些改动和变型在内。

Claims (5)

1.一种闭环锁相驱动电路结构,其特征在于,所述电路结构包括:
MEMS陀螺仪表头(1)、电容检测电路C2V(2)、第一解调器(3)、PID控制电路(4)、第二调制器(5)、状态切换电路SW(6)、模拟移相电路ASP(7)、高压驱动电路HVD(8)、逻辑可编程存储器OTP&LGC(9)、比较器CMP(10)、锁相环PLL(11);
其中,MEMS陀螺仪表头(1)的驱动检测端DS+、DS-和驱动质量块DMS通过线路TOP、BOT和SCTR接电容检测电路C2V(2)的输入;电容检测电路C2V(2)的差分输出为CVOP和CVON,CVOP和CVON均作为模拟移相电路ASP(7)、第一解调器(3)、比较器CMP(10)的输入;第一解调器(3)的输出SOP、SON和参考电压VREF作为PID控制电路(4)的输入;PID控制电路(4)的输出PIOP、PION作为第二调制器(5)的输入;比较器CMP(10)的输出对偶时钟CKP0、CKXP0作为第一解调器(3)的输入解调时钟,CKP0和CKXP0作为锁相环PLL(11)的输入参考时钟;锁相环PLL(11)的输出对偶时钟CKN90、CKXN90作为第二调制器(5)的输入调制时钟;逻辑可编程存储器OTP&LGC(9)的输出信号为状态切换信号START;模拟移相电路ASP(7)的输出信号SPOP、SPON和第二调制器(5)的输出信号MOP、MON以及状态切换信号START均作为状态切换电路SW(6)的输入;状态切换电路SW(6)的输出为COP、CON,作为高压驱动电路HVD(8)的输入;高压驱动电路HVD(8)的输出DTOP、DBOT分别接至MEMS陀螺仪表头(1)的驱动接入端DR+、DR-。
2.根据权利要求1所述的闭环锁相驱动电路结构,其特征在于,模拟移相电路ASP(7)的输出信号SPOP接至状态切换电路SW(6)的AOP端,模拟移相电路ASP(7)的输出信号SPON接至状态切换电路SW(6)的AON端;第二调制器(5)的输出信号MOP接至状态切换电路SW(6)的DOP端;第二调制器(5)的输出信号MON接至状态切换电路SW(6)的DON端;态切换信号START接至状态切换电路SW(6)的EN端。
3.根据权利要求1所述的闭环锁相驱动电路结构,其特征在于,状态切换电路SW(6)包括:反相器(14)、第一开关SWA(12)、第二开关SWD(13);AOP、AON作为第一开关SWA(12)的输入,DOP、DON作为第二开关SWD(13)的输入,EN作为第二开关SWD(13)和反相器(14)的控制输入,反相器(14)的输出作为第一开关SWA(12)的控制输入,第一开关SWA(12)和第二开关SWD(13)的输出为COP、CON;其实现两路信号AOP、AON与DOP、DON的切换输出至COP、CON。
4.根据权利要求1所述的闭环锁相驱动电路结构,其特征在于,状态切换延时Td,可通过逻辑可编程存储器OTP&LGC(9)配置,实现其延时可调。
5.根据权利要求1所述的闭环锁相驱动电路结构,其特征在于,当状态切换信号START拉高后,模拟移相电路ASP(7)可被关闭。
CN201920443727.5U 2019-04-02 2019-04-02 一种闭环锁相驱动电路结构 Active CN209446067U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201920443727.5U CN209446067U (zh) 2019-04-02 2019-04-02 一种闭环锁相驱动电路结构

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201920443727.5U CN209446067U (zh) 2019-04-02 2019-04-02 一种闭环锁相驱动电路结构

Publications (1)

Publication Number Publication Date
CN209446067U true CN209446067U (zh) 2019-09-27

Family

ID=68034325

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201920443727.5U Active CN209446067U (zh) 2019-04-02 2019-04-02 一种闭环锁相驱动电路结构

Country Status (1)

Country Link
CN (1) CN209446067U (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109945849A (zh) * 2019-04-02 2019-06-28 四川知微传感技术有限公司 一种基于mems陀螺仪的闭环锁相驱动电路结构

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109945849A (zh) * 2019-04-02 2019-06-28 四川知微传感技术有限公司 一种基于mems陀螺仪的闭环锁相驱动电路结构
CN109945849B (zh) * 2019-04-02 2023-09-26 四川知微传感技术有限公司 一种基于mems陀螺仪的闭环锁相驱动电路结构

Similar Documents

Publication Publication Date Title
US10480944B2 (en) Microelectromechanical gyroscope with compensation of quadrature signal components
CN102230799B (zh) 带有校准的激励同步的微机电陀螺仪以及激励微机电陀螺仪的方法
US9146109B2 (en) Microelectromechanical gyroscope with improved start-up phase, system including the microelectromechanical gyroscope, and method for speeding-up the start up phase
CN106482723B (zh) 一种半球谐振陀螺仪的力反馈控制系统及控制方法
CN103162681B (zh) 用于微机械陀螺的信号检测方法及装置
CN102834695B (zh) 物理量传感器
CN107810385B (zh) 对陀螺仪的基于相位的测量与控制
US9823074B2 (en) Micro-electro-mechanical system drive-mode oscillator module and method therefor
CN109945849A (zh) 一种基于mems陀螺仪的闭环锁相驱动电路结构
CN111024056B (zh) 一种高动态输入的mems陀螺带宽扩展闭环控制方法
CN209446067U (zh) 一种闭环锁相驱动电路结构
US20130025368A1 (en) Microelectromechanical gyroscope with improved reading stage and method
JP2016189515A (ja) 回路装置、電子機器及び移動体
CN105758402A (zh) 一种硅微陀螺的闭环检测系统
CN105258689A (zh) 一种数字陀螺仪信号控制处理系统
US20160231119A1 (en) System comprising a mechanical resonator and method therefor
CN101750054A (zh) 一种基于dsp的挠性陀螺数字再平衡装置
CN104197918A (zh) 半环形压电谐振陀螺仪及其制备方法
CN206593664U (zh) 一种防电学振荡的微机械陀螺仪闭环驱动电路
CN104197908A (zh) 下凹环形压电谐振陀螺仪及其制作方法
CN116989759A (zh) 一种用于半球谐振陀螺的变周期分时解调和控制方法
CN203704940U (zh) 一种单轴mems电容式陀螺仪
CN105698847A (zh) 传感器装置、电子设备以及移动体
CN219178583U (zh) 三通道分时复用检测电路的mems陀螺仪
CN109104905B (zh) 一种基于力平衡模式的半球谐振陀螺力平衡控制电路

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant