CN209314124U - 用于led线性驱动系统的控制电路、led线性驱动电路 - Google Patents
用于led线性驱动系统的控制电路、led线性驱动电路 Download PDFInfo
- Publication number
- CN209314124U CN209314124U CN201821577116.1U CN201821577116U CN209314124U CN 209314124 U CN209314124 U CN 209314124U CN 201821577116 U CN201821577116 U CN 201821577116U CN 209314124 U CN209314124 U CN 209314124U
- Authority
- CN
- China
- Prior art keywords
- circuit
- waveform
- signal
- control circuit
- led
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02B—CLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
- Y02B20/00—Energy efficient lighting technologies, e.g. halogen lamps or gas discharge lamps
- Y02B20/30—Semiconductor lamps, e.g. solid state lamps [SSL] light emitting diodes [LED] or organic LED [OLED]
Landscapes
- Circuit Arrangement For Electric Light Sources In General (AREA)
Abstract
本实用新型揭示了一种用于LED线性驱动系统的控制电路、LED线性驱动电路,LED线性驱动系统包括可控硅调光器,整流电路,LED负载和低压差线性稳压电路LDO,所述控制电路包括:第一输入端、第二输入端、输出端;第一输入端用于接收表征流过低压差线性稳压电路中晶体管的电流的第一信号;第二输入端用于接收表征经整流后的母线电压的第二信号;输出端耦接晶体管的控制端,控制电路基于第一信号和第二信号用于控制流过晶体管的电流在可控硅调光器的一个导通周期中,前半周期的最大电流大于后半周期的最大电流。本实用新型用于LED线性驱动系统的控制电路、LED线性驱动电路及方法,可降低电路功耗,提高电路效率。
Description
技术领域
本实用新型属于LED驱动技术领域,具体涉及一种用于LED线性驱动系统的控制电路,本实用新型还涉及一种LED线性驱动电路。
背景技术
请参阅图1,图1为现有一种线性LED驱动电路的电路示意图。如图1所示,现有的一种线性LED驱动电路包括可控硅调光电路1'、整流电路2'、泄放电路3'、LED负载4'、低压差线性稳压电路LDO 5'、电阻R;可控硅调光电路1'的输出端耦接整流电路2'的第一输入端,整流电路2'的输出端分别耦接LED负载4'的正极、泄放电路3'的第一端,LED负载4'的负极耦接低压差线性稳压电路LDO 5'的第一端,泄放电路3'的第二端分别耦接低压差线性稳压电路LDO 5'的第二端、电阻R的第一端,电阻R的第二端接地。
对于可控硅调光电路,可控硅在导通时需要较大的电流(擎住电流),而在导通后仅需较小的维持电流即可保持导通。现有技术为了使可控硅调光器正常导通,往往采用泄放电路为其提供较高的擎住电流。然而,擎住电流较高会使得泄放电路消耗较大的能量,导致电路效率降低。
有鉴于此,如今迫切需要设计一种新的线性LED驱动电路,以便克服现有线性LED驱动电路存在的上述缺陷。
实用新型内容
本实用新型所要解决的技术问题是:提供一种用于LED线性驱动系统的控制电路、LED线性驱动电路,可降低电路功耗,提高电路效率。
为解决上述技术问题,本实用新型采用如下技术方案:
一种用于LED线性驱动系统的控制电路,所述LED线性驱动系统包括可控硅调光器,整流电路,LED负载和低压差线性稳压电路,所述控制电路包括:
第一输入端,连接低压差线性稳压电路的晶体管,用于接收表征流过低压差线性稳压电路的晶体管的电流的第一信号;
第二输入端,连接经整流后的母线电压,用于接收表征经整流后的母线电压的第二信号;
输出端,耦接所述晶体管的控制端;
所述控制电路包括:
第一波形生成电路,根据第二信号生成第一波形;
第二波形生成电路,根据第二信号生成第二波形,其中在可控硅调光器的一个导通周期中,第二波形的前期的值小于后期的值;
第一减法电路,其第一端耦接所述第一波形生成电路,接收第一波形;其第二端耦接所述第二波形生成电路,接收第二波形;其输出端耦接一驱动电路,将生成的电流参考信号发送至所述驱动电路;以及
驱动电路,耦接所述第一减法电路,接收所述第一减法电路发送的电流参考信号,基于电流参考信号控制所述晶体管的电流。
作为本实用新型的一种实施方式,第二波形产生电路包括:
第四波形生成电路,在测到调光器导通的状态下,产生一个馒头波;以及
延时电路,连接所述第四波形生成电路,将馒头波延时。
作为本实用新型的一种实施方式,第二波形产生电路包括:
第四波形生成电路,在测到调光器导通的状态下,产生一个馒头波;
第五波形生成电路,在调光器的一个导通周期中,产生第五波形,其中第五波形前期的值大于后期的值;以及
第二减法电路,将馒头波减去第五信号,得到第二波形。
作为本实用新型的一种实施方式,第五波形生成电路接收第一信号,用于调节第五波形。
一种LED线性驱动电路,包括:
可控硅调光器,耦接交流电源的第一端;
整流电路,耦接可控硅调光器和交流电源的第二端,在直流母线提供母线电压;
低压差线性稳压电路,与负载串联在直流母线和地之间;以及
上述的控制电路。
一种用于LED线性驱动系统的控制电路,所述LED线性驱动系统包括可控硅调光器,整流电路,LED负载和低压差线性稳压电路,所述控制电路包括:
第一输入端,连接低压差线性稳压电路的晶体管,用于接收表征流过低压差线性稳压电路的晶体管的电流的第一信号;
第二输入端,连接经整流后的母线电压,用于接收表征经整流后的母线电压的第二信号;
输出端,耦接所述晶体管的控制端,控制电路基于第一信号和第二信号用于控制系统输出电流在可控硅调光器的一个导通周期中,在前半周期的最大电流大于后半周期的最大电流。
一种用于LED线性驱动系统的控制电路,所述LED线性驱动系统包括可控硅调光器,整流电路,LED负载和低压差线性稳压电路,所述控制电路包括:
第一波形生成电路,根据可控硅调光器的导通时间信息生成第一波形;
第二波形生成电路,根据可控硅调光器的导通时间信息生成第二波形,其中在可控硅调光器的一个导通周期中,第二波形的前期的值小于后期的值;以及
第一减法电路,分别连接第一波形生成电路、第二波形生成电路,用于使第一波形减去第二波形,生成电流参考信号;
驱动电路,耦接所述第一减法电路,接收所述第一减法电路发送的电流参考信号,基于电流参考信号控制流过晶体管的电流。
作为本实用新型的一种实施方式,第二波形产生电路包括:
第四波形生成电路,在测到调光器导通的状态下,产生一个馒头波;以及
延时电路,连接所述第四波形生成电路,将馒头波延时。
作为本实用新型的一种实施方式,第二波形产生电路包括:
第四波形生成电路,在测到调光器导通的状态下,产生一个馒头波;
第五波形生成电路,在调光器的一个导通周期中,产生第五波形,其中第五波形前期的值大于后期的值;以及
第二减法电路,将馒头波减去第五信号,得到第二波形。
本实用新型的有益效果在于:本实用新型提出的用于LED线性驱动系统的控制电路、LED线性驱动电路及方法,通过控制流过LDO的电流在前期较大,有利于维持可控硅调光器的擎住电流,同时可以降低对泄放电路的需求和降低其产生的功耗。
附图说明
图1为现有线性LED驱动电路的电路示意图。
图2为本实用新型一实施例的LED线性驱动系统电路示意图。
图3为本实用新型一实施例的控制电路中电压VBUS和电流Io的波形示意图。
图4为本实用新型一实施例中电流Io呈前高后低的凹型曲线形状的波形示意图。
图5为本实用新型一实施例中控制电路的电路示意图。
图6为本实用新型一实施例中第二波形生成电路的电路示意图。
图7为本实用新型一实施例的图6电路中各个信号的波形示意图。
图8为本实用新型一实施例中第二波形生成电路的电路示意图。
图9为本实用新型一实施例的图8中电路各个信号的波形图。
具体实施方式
下面结合附图详细说明本实用新型的优选实施例。
为了进一步理解本实用新型,下面结合实施例对本实用新型优选实施方案进行描述,但是应当理解,这些描述只是为进一步说明本实用新型的特征和优点,而不是对本实用新型权利要求的限制。
该部分的描述只针对几个典型的实施例,本实用新型并不仅局限于实施例描述的范围。相同或相近的现有技术手段与实施例中的一些技术特征进行相互替换也在本实用新型描述和保护的范围内。说明书中的“耦接”或连接既包含直接连接,也包含间接连接,如通过一些有源器件、无源器件或电传导媒介进行的连接。“多个”指两个或两个以上。
请参阅图2,图2为本实用新型一实施例中LED线性驱动系统及其控制电路的电路示意图。如图2所示,在本实用新型的一个实施例中,LED线性驱动系统包括可控硅调光器20、整流电路30、LED负载40、低压差线性稳压电路(LDO)50和控制电路10。其中,可控硅调光电路20的输入端耦接交流电源AC的第一端,输出端耦接整流电路30的第一输入端。整流电路30的输入端耦接可控硅调光电路20和交流电源AC的第二端,输出端在直流母线处提供母线电压VBUS。在图示的实施例中,整流电路30的输出端分别耦接LED负载40的正极、LED负载40的负极耦接低压差线性稳压电路(LDO)50的第一端。控制电路10的第一输入端耦接低压差线性稳压电路(LDO)50,用于接收电流采样信号V1,控制电路10的第二输入端耦接直流母线用于获取采样整流后的母线电压VBUS的第二信号V2。控制电路10的输出端耦接低压差线性稳压电路(LDO)50中晶体管的控制端,用于控制系统输出电流Io。
在图示的实施例中,电阻R的第一端耦接LDO 50的第二端和控制电路10,电阻R的第二端接地,电阻R的第一端用于提供正比于电流的采样信号V1。应当知道,虽然图中示出了电阻R用于提供表征流经LDO中晶体管(图未示)中电流的采样信息,在其它的实施例中,LED线性驱动系统可不包含该电阻R而采用其它的方法进行电流采样。LDO中晶体管的设置方式是本领域技术人员的公知常识,这里不做赘述。
在一个实施例中,LDO和负载的位置可互换。在一个实施例中,LED两端可并联一电容。
在本实用新型的一个实施例中,所述控制电路10包括:第一输入端、第二输入端、输出端。第一输入端用于接收表征流过低压差线性稳压电路50的晶体管的电流的第一信号V1;第二输入端用于接收表征经整流后的母线电压VBUS的第二信号V2;输出端耦接晶体管的控制端,控制电路10基于第一信号V1和第二信号用于控制系统输出电流在可控硅调光器20的一个导通周期中,前半周期的最大电流I1大于后半周期的最大电流I2。在一个优选的实施例中,控制电路控制系统输出电流在前三分之一周期的最大电流I1大于后三分之二周期的最大电流I2。可参阅图3,图3为本实用新型一实施例中控制电路中电压VBUS和电流Io的波形图。在一个实施例中,系统输出电流为流过LED负载的电流。系统输出电流也可指系统其它位置的电流。在一个优选的实施例中,如图2所示,系统输出电流为流过低压差线性稳压电路LDO中晶体管的电流Io。
在本实用新型一个优选的实施例中,控制电路控制系统输出电流在可控硅调光器的一个导通周期中,中间三分之一周期的最大电流小于后三分之一周期的最大电流,后三分之一周期的最大电流小于前三分之一周期的最大电流。
在本实用新型的一个实施例中,系统输出电流中间二分之一周期的最大电流小于后四分之一周期的最大电流,后四分之一周期的最大电流小于前四分之一周期的最大电流;其中,周期指可控硅调光器20的一个导通周期。
在本实用新型的一个实施例中,控制电路接收表征流过LDO晶体管电流Io的信号V1以及表征母线电压VBUS的信号V2,用于控制电流Io波形为前高后低的不对称波形。
在本实用新型的一个实施例中,本实用新型通过控制流过LDO的电流Io在导通前期控制为较高的值,在维持期下降为较低的值,使得LDO电流在一个可控硅导通周期T0中,前期的最大电流I1大于后期的最大电流I2,符合可控硅导通的规律。在一个实施例中,在一个导通周期T0中,前三分之一周期的最大电流I1大于后三分之二周期的最大电流I2。在一个实施例中,前四分之一周期的最大电流I1大于后四分之一周期的最大电流I2。在一个实施例中,前三分之一周期的最大电流I1比后三分之二周期的最大电流I2大20%以上。通过增大前期的电流,有利于维持调光器的擎住电流,这样,可以省去泄放电路的使用,或者降低泄放电路中的电流值,从而降低泄放电路的功率损耗。本实用新型一个实施例中,VBUS和Io电流波形可以如图3所示。
请参阅图4,图4为本实用新型一实施例中电流Io示意图;如图4所示,在本实用新型一个实施例中,电流呈前高后低的凹型曲线形状。在VBUS电压较高时,也即LDO两端电压较高时,降低电流的值,有利于降低LDO上的损耗。在一个实施例中,在一个可控硅导通周期T0中,其中中间二分之一周期(1/4T0-3/4T0)的最大电流小于后四分之一周期(3/4T0-T0)的最大电流I2,后四分之一周期(3/4T0-T0)的最大电流I2小于前四分之一周期的最大电流I1。
为了便于描述,图3图4所示的流过LDO的电流Io在T0开始时显示为瞬间上升到一高值I1,然而在实际应用中,电流Io的波形可包含具有斜度的从零值上升的过程。电流Io的波形可包含具有斜度的下降到零值的过程。
请参阅图5,图5为本实用新型一实施例中控制电路的电路示意图;如图5所示,在本实用新型的一个实施例中,所述控制电路10内部包括:第一波形生成电路11、第二波形生成电路12、减法电路13,以及驱动电路14。
在本实用新型的一实施例中,第一波形生成电路11根据第二信号V2生成第一波形S1;第二波形生成电路12根据第二信号V2生成第二波形S2,其中在可控硅调光器的一个导通周期中,第二波形S2的前期的值小于后期的值;减法电路13的第一端接收第一波形S1,第二端接收第二波形S2,输出端生成电流参考信号S3;驱动电路14基于电流参考信号S3控制电流Io。在本实用新型的一个实施例中,根据第二信号V2判断调光器是否导通或关断,当调光器导通时,第一波形S1为高电平,当调光器关断时,第一波形S1为零值。当然,第一波形还可具有其他的形状,可具有连续变化的值如呈前高后低的直角梯形形状,不局限于二值信号。
在本实用新型的一实施例中,第一波形生成电路11根据可控硅调光器的导通时间信息生成第一波形S1;第二波形生成电路12根据可控硅调光器的导通时间信息生成第二波形S2,其中第二波形S2在可控硅调光器的一个导通周期T0内,前期的值小于后期的值;减法电路13用于使第一波形S1减去第二波形S2生成电流参考信号S3;基于电流参考信号S3控制流过晶体管的电流跟随信号S3。
如图5所示,在本实用新型的一实施例中,减法电路13与驱动电路14之间可以设置比较器15,比较器15的正相输入端连接减法电路13的输出端,比较器15的负相输入端连接第一信号V1;比较器15的输出端连接驱动电路14。
请参阅图6,图6为本实用新型一实施例中第二波形生成电路的电路示意图;如图6所示,在本实用新型的一个实施例中,第二波形产生电路12包括第四波形生成电路121以及延时电路122。当测到调光器导通时,第四波形生成电路121产生一个馒头波;延时电路122将馒头波延时。
此外,如图6所示,第二波形产生电路12还可以包括比较器120,比较器120的正相输入端连接第二信号V2,比较器120的负相输入端连接参考电压Vref,比较器120的输出端连接第四波形生成电路121。比较器120判断第二信号V2是否大于参考电压Vref;当第二信号V2大于参考电压Vref时,即判断测到调光器导通时,第四波形生成电路121产生一个信号S4如半波正弦或馒头波,延时电路122将S4延时或进行相移。
本实用新型一个典型的波形如图7所示,图7为本实用新型一实施例的对应图6电路中各个信号的波形图。其中,S1在VBUS>Vref时为高值,在VBUS<Vref时为低值或零值;其中Vref是一个很小的值,使得S1的高值区间基本等于调光器导通的时期。S4在VBUS>Vref即S1为高电平期间,为一半波正弦波或称一个馒头波,或者对应VBUS波形,波形S4可通过一波形发生电路提供,也可通过采样母线电压VBUS而得到。S2为S4经过延迟的信号,或者称经过相位往后移动的相移信号。S3为S1信号减去S2信号得到的信号。通过S3信号与Io采样信号V1进行比较,进而控制LDO中的晶体管的状态,使得Io跟随S3形状,呈现调光器刚导通时的前期电流较高,后期电流较低的不对称形状。
请参阅图8,图8为本实用新型另一实施例中第二波形生成电路的电路示意图;在本实用新型的一实施例中,第二波形产生电路12包括第四波形生成电路121、第五波形生成电路124以及减法电路125。
当测到调光器导通时,第四波形生成电路121产生一个馒头波;在调光器的一个导通周期中,第五波形生成电路124产生第五波形S5,其中第五波形S5前期的值大于后期的值;减法电路125将馒头波S4减去第五信号S2,得到第二波形S2。第五波形生成电路124还可以接收第一信号V1,用于根据电流采样信号V1的值调节第五波形S5。
在本实用新型的一个实施例中,第二波形产生电路12还可以包括比较器123,比较器123的正相输入端连接第二信号V2,比较器123的负相输入端连接参考电压Vref,比较器123的输出端连接第四波形生成电路121。
在本实用新型的一些实施例中,流过晶体管的电流在可控硅调光器的一个导通周期中,呈现前高后低的凹型曲线波形。前三分之一周期的最大电流比后三分之二周期的最大电流大20%以上。
在本实用新型的一实施例中,减法电路125将馒头波减去第五波形S5,其中第五波形S5在可控硅调光器的一个导通周期T0中,前期的值大于后期的值;波形如图9所示。
在一个实施例中,如图8所示,为了实现在每个导通周期中的恒流效应,第五波形S5可进一步受电流Io采样信号V1的控制,实时调节第五波形S5的值。
当然,控制电路还可包括其他的部件,进行其它的控制,如控制LDO两端的电压跟随VBUS等,这里未示出。
在本实用新型的一些实施方式中,LED线性驱动系统包括可控硅调光器,整流电路,LED负载和低压差线性稳压电路LDO;用于LED线性驱动系统的控制电路包括:第一波形生成电路、第二波形生成电路、减法电路(可参考图5)。所述第一波形生成电路根据可控硅调光器的导通时间信息生成第一波形;第二波形生成电路根据可控硅调光器的导通时间信息生成第二波形,其中在可控硅调光器的一个导通周期中,第二波形的前期的值小于后期的值;减法电路用于使第一波形减去第二波形,生成电流参考信号;控制电路基于电流参考信号控制流过晶体管的电流。
在本实用新型的一些实施方式中,线性LED驱动电路包括:可控硅调光电路、整流电路、LED负载、低压差线性稳压电路LDO;本实用新型用于线性LED驱动电路的控制电路接收表征流过低压差线性稳压电路LDO晶体管电流Io的第一信号以及表征母线电压VBUS的第二信号,用于控制流过低压差线性稳压电路LDO的电流Io,使得低压差线性稳压电路LDO电流在一个可控硅导通周期T0中,导通前期的第一最大电流大于可控硅导通后期的第二最大电流,或者,导通前期的电流平均值大于可控硅导通后期的电流平均值。具体的控制方式可参见以上描述,当然也可以选择其他实现方式。
本实用新型还揭示一种LED线性驱动电路,包括:可控硅调光器、整流电路、低压差线性稳压电路、控制电路。可控硅调光器耦接交流电源的第一端;整流电路耦接可控硅调光器和交流电源的第二端,在直流母线提供母线电压;低压差线性稳压电路与负载串联在直流母线和地之间;所述控制电路可以为上述任一控制电路。
本实用新型还揭示一种LED线性驱动控制方法,在本实用新型的一实施例中,控制方法包括如下步骤:
接收表征流过低压差线性稳压电路的晶体管的电流的第一信号;
接收表征母线电压的第二信号;
控制流过晶体管的电流在可控硅调光器的一个导通周期中,前三分之一周期的最大电流大于后三分之二周期的最大电流。
在本实用新型的一个实施例中,所述方法包括:控制流过晶体管的电流在可控硅调光器的一个导通周期中呈现前高后低的凹型曲线形状。
本实用新型控制方法的具体控制过程及实现方式可参考以上控制电路部分的描述,这里不做赘述。
在本实用新型的一实施例中,所述控制方法包括:
接收表征流过低压差线性稳压电路LDO晶体管电流Io的第一信号;
接收表征母线电压VBUS的第二信号;
控制流过低压差线性稳压电路LDO的电流Io,使得低压差线性稳压电路LDO电流在一个可控硅导通周期T0中,导通前期的第一最大电流大于可控硅导通后期的第二最大电流,或者,导通前期的电流平均值大于可控硅导通后期的电流平均值。
本实用新型控制方法的具体控制过程及实现方式可参考以上控制电路部分的描述,这里不做赘述。
综上所述,本实用新型提出的用于LED线性驱动系统的控制电路、LED线性驱动电路及方法,通过控制流过LDO的电流在前期较大,有利于维持可控硅调光器的擎住电流,同时可以降低对泄放电路的需求和降低泄放电路产生的功耗。
这里本实用新型的描述和应用是说明性的,并非想将本实用新型的范围限制在上述实施例中。这里所披露的实施例的变形和改变是可能的,对于那些本领域的普通技术人员来说实施例的替换和等效的各种部件是公知的。本领域技术人员应该清楚的是,在不脱离本实用新型的精神或本质特征的情况下,本实用新型可以以其它形式、结构、布置、比例,以及用其它组件、材料和部件来实现。在不脱离本实用新型范围和精神的情况下,可以对这里所披露的实施例进行其它变形和改变。
Claims (9)
1.一种用于LED线性驱动系统的控制电路,其特征在于,所述LED线性驱动系统包括可控硅调光器,整流电路,LED负载和低压差线性稳压电路,所述控制电路包括:
第一输入端,连接低压差线性稳压电路的晶体管,用于接收表征流过低压差线性稳压电路的晶体管的电流的第一信号;
第二输入端,连接经整流后的母线电压,用于接收表征经整流后的母线电压的第二信号;
输出端,耦接所述晶体管的控制端;
所述控制电路包括:
第一波形生成电路,根据第二信号生成第一波形;
第二波形生成电路,根据第二信号生成第二波形,其中在可控硅调光器的一个导通周期中,第二波形的前期的值小于后期的值;
第一减法电路,其第一端耦接所述第一波形生成电路,接收第一波形;其第二端耦接所述第二波形生成电路,接收第二波形;其输出端耦接一驱动电路,将生成的电流参考信号发送至所述驱动电路;以及
驱动电路,耦接所述第一减法电路,接收所述第一减法电路发送的电流参考信号,基于电流参考信号控制所述晶体管的电流。
2.如权利要求1所述的控制电路,其特征在于,第二波形产生电路包括:
第四波形生成电路,在测到调光器导通的状态下,产生一个馒头波;以及
延时电路,连接所述第四波形生成电路,将馒头波延时。
3.如权利要求1所述的控制电路,其特征在于,第二波形产生电路包括:
第四波形生成电路,在测到调光器导通的状态下,产生一个馒头波;
第五波形生成电路,在调光器的一个导通周期中,产生第五波形,其中第五波形前期的值大于后期的值;以及
第二减法电路,将馒头波减去第五信号,得到第二波形。
4.如权利要求3所述的控制电路,其特征在于,第五波形生成电路接收第一信号,用于调节第五波形。
5.一种LED线性驱动电路,其特征在于,包括:
可控硅调光器,耦接交流电源的第一端;
整流电路,耦接可控硅调光器和交流电源的第二端,在直流母线提供母线电压;
低压差线性稳压电路,与负载串联在直流母线和地之间;以及
如权利要求1-4任一项所述的控制电路。
6.一种用于LED线性驱动系统的控制电路,其特征在于,所述LED线性驱动系统包括可控硅调光器,整流电路,LED负载和低压差线性稳压电路,所述控制电路包括:
第一输入端,连接低压差线性稳压电路的晶体管,用于接收表征流过低压差线性稳压电路的晶体管的电流的第一信号;
第二输入端,连接经整流后的母线电压,用于接收表征经整流后的母线电压的第二信号;
输出端,耦接所述晶体管的控制端,控制电路基于第一信号和第二信号用于控制系统输出电流在可控硅调光器的一个导通周期中,在前半周期的最大电流大于后半周期的最大电流。
7.一种用于LED线性驱动系统的控制电路,其特征在于,所述LED线性驱动系统包括可控硅调光器,整流电路,LED负载和低压差线性稳压电路,所述控制电路包括:
第一波形生成电路,根据可控硅调光器的导通时间信息生成第一波形;
第二波形生成电路,根据可控硅调光器的导通时间信息生成第二波形,其中在可控硅调光器的一个导通周期中,第二波形的前期的值小于后期的值;以及
第一减法电路,分别连接第一波形生成电路、第二波形生成电路,用于使第一波形减去第二波形,生成电流参考信号;
驱动电路,耦接所述第一减法电路,接收所述第一减法电路发送的电流参考信号,基于电流参考信号控制流过晶体管的电流。
8.如权利要求7所述的控制电路,其特征在于,第二波形产生电路包括:
第四波形生成电路,在测到调光器导通的状态下,产生一个馒头波;以及
延时电路,连接所述第四波形生成电路,将馒头波延时。
9.如权利要求7所述的控制电路,其特征在于,第二波形产生电路包括:
第四波形生成电路,在测到调光器导通的状态下,产生一个馒头波;
第五波形生成电路,在调光器的一个导通周期中,产生第五波形,其中第五波形前期的值大于后期的值;以及
第二减法电路,将馒头波减去第五信号,得到第二波形。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201821577116.1U CN209314124U (zh) | 2018-09-27 | 2018-09-27 | 用于led线性驱动系统的控制电路、led线性驱动电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201821577116.1U CN209314124U (zh) | 2018-09-27 | 2018-09-27 | 用于led线性驱动系统的控制电路、led线性驱动电路 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN209314124U true CN209314124U (zh) | 2019-08-27 |
Family
ID=67670344
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201821577116.1U Active CN209314124U (zh) | 2018-09-27 | 2018-09-27 | 用于led线性驱动系统的控制电路、led线性驱动电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN209314124U (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109068452A (zh) * | 2018-09-27 | 2018-12-21 | 深圳市必易微电子有限公司 | 用于led线性驱动系统的控制电路、led线性驱动电路及方法 |
-
2018
- 2018-09-27 CN CN201821577116.1U patent/CN209314124U/zh active Active
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109068452A (zh) * | 2018-09-27 | 2018-12-21 | 深圳市必易微电子有限公司 | 用于led线性驱动系统的控制电路、led线性驱动电路及方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103108470B (zh) | 动态线性控制led驱动电路 | |
CN203368317U (zh) | 无需环路补偿的高pfc恒流控制装置及电压变换器 | |
CN102647823B (zh) | 一种led灯恒流驱动电路 | |
CN102057752A (zh) | 调光器触发电路、调光器系统和可调光设备 | |
CN105992436B (zh) | Led驱动装置及其控制方法 | |
CN104883798B (zh) | Led线性恒流驱动电路 | |
CN103312308A (zh) | 一种晶闸管触发装置和方法 | |
CN203352889U (zh) | 一种led驱动装置及其控制电路 | |
CN203340038U (zh) | 一种晶闸管触发装置 | |
CN105025632A (zh) | 一种开关调色的led灯具及其控制电路 | |
CN203072226U (zh) | 动态线性控制led驱动电路 | |
CN209314124U (zh) | 用于led线性驱动系统的控制电路、led线性驱动电路 | |
CN101909376B (zh) | 一种大功率led驱动电路 | |
CN105307305A (zh) | 一种led电源控制装置及电视机 | |
CN103220845A (zh) | 可调整工作电压范围的交流led驱动电路 | |
CN106411163B (zh) | 三相三开关三电平高功率因数整流器的控制方法 | |
CN203233572U (zh) | 一种高功率因数的led线性恒流驱动控制器及led驱动装置 | |
CN203467002U (zh) | 一种led恒流电源 | |
CN102789251B (zh) | 一种可调节电流的恒流电路 | |
CN104507233A (zh) | 一种led驱动控制电路 | |
CN110545594A (zh) | 一种防闪烁可控硅调光电路及其调光方法 | |
CN210327404U (zh) | 一种串联式恒流控制开关电源 | |
CN106602861B (zh) | 提高功率因素校正转换效率的控制电路 | |
CN108933517A (zh) | 开关变换器的输出电压反馈电路及温度补偿电路 | |
CN109068452A (zh) | 用于led线性驱动系统的控制电路、led线性驱动电路及方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant | ||
CP03 | Change of name, title or address | ||
CP03 | Change of name, title or address |
Address after: Room 3303, block a, block 8, block C, Wanke Yuncheng phase III, Liuxin 4th Street, Xili community, Nanshan District, Shenzhen City, Guangdong Province Patentee after: Shenzhen Biyi Microelectronics Co., Ltd Address before: 518055 2 302, nine Xiang Ling new industrial zone, 4227 Xili Hu Road, Nanshan District, Shenzhen, Guangdong. Patentee before: SHENZHEN KIWI MICROELECTRONIC Co.,Ltd. |