CN209283365U - 一种dvi输出的多视频转换器 - Google Patents
一种dvi输出的多视频转换器 Download PDFInfo
- Publication number
- CN209283365U CN209283365U CN201920252967.7U CN201920252967U CN209283365U CN 209283365 U CN209283365 U CN 209283365U CN 201920252967 U CN201920252967 U CN 201920252967U CN 209283365 U CN209283365 U CN 209283365U
- Authority
- CN
- China
- Prior art keywords
- ring
- input
- dvi
- chip
- goes out
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Landscapes
- Television Systems (AREA)
Abstract
本实用新型提供了一种DVI输出的多视频转换器,包括VGA输入&环出模块、CVBS/S‑Video输入&环出模块、SDI输入&环出模块、YPbPr输入&环出模块、DVI输入&环出模块、HDMI输入&环出模块、DP输入&环出模块、ATHENA信号处理模块、FPGA信号处理模块以及DVI格式转换电路,其特征在于:所述VGA输入&环出模块、CVBS输入&环出模块、SDI输入&环出模块、YPbPr输入&环出模块、S‑Video输入&环出模块、DVI输入&环出模块、HDMI输入&环出模块和DP输入&环出模块输出端一路与ATHENA信号处理模块输入端连接,所述ATHENA信号处理模块输出端与FPGA信号处理模块输入端连接,所述FPGA信号处理模块输出端与DVI格式转换电路输入端连接。本实用新型具备可将8种视频信号统一转换为DVI格式输出且可原格式环出的优点。
Description
技术领域
本实用新型涉及视频转换技术领域,具体为一种DVI输出的多视频转换器。
背景技术
近年来,随着高清数字多媒体接口技术在医疗领域的应用日益广泛,越来越多的支持如HDMI和DP这类高清数字多媒体接口技术的医疗设备被运用到医院的各种工作场合中。
然而,医疗设备所普遍具有的长工作寿命和对技术可靠性的严苛需求致使在目前及今后较长的时间内基于如DVI这类传统显示接口技术的医疗设备将仍然无法被替代。因此,如何在保证基于如DVI这类传统显示接口技术的医疗设备正常稳定工作的同时,尽量兼容更多种的视频设备是一个很具现实意义的应用课题。
实用新型内容
本实用新型的目的在于提供一种DVI输出的多视频转换器,具备可将8 种视频信号统一转换为DVI格式输出且具备原格式环出功能的优点,解决了医疗设备所普遍具有的长工作寿命和对技术可靠性的严苛需求致使在目前及今后较长的时间内基于如DVI这类传统显示接口技术的医疗设备将仍然无法被替代的问题。
为实现上述目的,本实用新型提供如下技术方案:一种DVI输出的多视频转换器,包括VGA输入&环出模块、CVBS/S-Video输入&环出模块、SDI输入&环出模块、YPbPr输入&环出模块、DVI输入&环出模块、HDMI输入&环出模块、DP输入&环出模块、ATHENA信号处理模块、FPGA信号处理模块以及DVI 格式转换电路,所述VGA输入&环出模块、CVBS输入&环出模块、SDI输入&环出模块、YPbPr输入&环出模块、S-Video输入&环出模块、DVI输入&环出模块、HDMI输入&环出模块和DP输入&环出模块输出端的一路与ATHENA信号处理模块的输入端连接,另一路环出,所述ATHENA信号处理模块的输出端与FPGA 信号处理模块的输入端连接,所述FPGA信号处理模块的输出端与DVI格式转换电路的输入端连接,输入视频信号从8种输入&环出模块输入,所述ATHENA 信号处理模块后变为LVDS信号传递给FPGA信号处理模块,所述FPGA信号处理模块将其转化为LVTTL信号传递给DVI格式转换电路,所述DVI格式转换电路将信号变为标准DVI格式输出供下游视频设备使用。
优选的,所述VGA输入&环出模块、CVBS/S-Video输入&环出模块、SDI 输入&环出模块、YPbPr输入&环出模块、DVI输入&环出模块、HDMI输入&环出模块、DP输入&环出模块除能将输入信号可靠传输给ATHENA信号处理模块外,还具备信号环出功能。
优选的,所述VGA输入&环出模块包括VGA接口电路、VGA环出控制电路和VGA电平转换电路,所述VGA接口电路主要包含VGA输入母座、VGA环出母座以及一个施密特触发器,所述VGA输入母座的输入端接VGA输入信号,所述VGA环出母座的输入端接VGA环出信号,所述VGA输入母座的输出端与施密特触发器的输入端连接,所述施密特触发器的输出端分别与ATHENA信号处理模块和VGA环出母座连接,所述VGA输入母座的输出端还与ATHENA信号处理模块及VGA环出控制电路的输入端连接,所述VGA环出控制电路主要由芯片“8075”、控制开关“788”及芯片24C02组成,所述芯片“8075”的输入端与VGA输入母座的输出端连接,所述芯片“8075”的输出端与VGA环出母座连接,所述控制开关“788”同时与芯片24C02、所述ATHENA信号处理模块及VGA电平转换电路连接,所述芯片24C02还与ATHENA信号处理模块连接,所述VGA电平转换电路一端与VGA接口电路连接,另一端与控制开关“788”连接。
优选的,所述CVBS/S-Video输入&环出模块包括CVBS/S-Video接口电路和CVBS/S-Video模数转换电路,所述CVBS/S-Video接口电路主要由CVBS输入BNC母座、CVBS环出BNC母座、输入Mini-Din4母座、环出Mini-Din4母座及芯片“7374”几部分构成,所述CVBS/S-Video模数转换电路由CVBS模数转换“7182”芯片及S-Video模数转换“7182”芯片构成,所述CVBS输入 BNC母座和输入Mini-Din4母座与芯片“7374”的输入端连接,所述芯片“7374”的输出端在与CVBS环出BNC母座和环出Mini-Din4母座连接的同时还与CVBS 模数转换“7182”芯片的输入端及S-Video模数转换“7182”芯片的输入端连接,所述CVBS模数转换“7182”芯片的输出端及S-Video模数转换“7182”芯片的输出端与ATHENA信号处理模块连接。
优选的,所述YPbPr输入&环出模块由Mini-Din7输入母座、Mini-Din7 环出母座及YPbPr环出“8075”芯片构成,所述Mini-Din7输入母座与YPbPr 环出“8075”芯片的输入端及ATHENA信号处理模块连接,所述YPbPr环出“8075”芯片的输出端与Mini-Din7环出母座连接。
优选的,所述SDI输入&环出模块包括SDI接口电路和SDI解码电路,所述SDI接口电路由SDI输入BNC母座、SDI环出BNC母座及SDI环出“2988”芯片构成,所述SDI输入BNC母座与SDI解码电路的输入端交流耦合,所述 SDI解码电路的输出端与SDI环出“2988”芯片的输入端和ATHENA信号处理模块连接,所述SDI环出“2988”芯片的输出端与SDI环出BNC母座交流耦合。
优选的,所述DVI输入&环出模块包括DVI接口电路、DVI一分二电路、 DVI环出控制电路及DVI电平转换电路,所述DVI接口电路基于DVI输入母座和DVI环出母座构成,所述DVI一分二电路由DVI信号一分二“412”芯片构成,所述DVI环出控制电路由控制开关“788”及芯片“24LC02”构成,所述 DVI电平转换电路基于两片“9306”芯片构成,所述DVI输入母座与DVI信号一分二“412”芯片的输入端连接,所述DVI信号一分二“412”芯片的输出端与ATHENA信号处理模块及DVI环出母座连接,两片所述“9306”芯片与DVI 接口电路、“24C02”芯片、DVI电平转换电路及ATHENA信号处理模块连接。
优选的,所述HDMI输入&环出模块包括HDMI接口电路、HDMI一分二电路、 HDMI环出控制电路及HDMI电平转换电路,所述HDMI接口电路基于HDMI输入母座和HDMI环出母座构成,所述HDMI一分二电路由HDMI信号一分二“412”芯片构成,所述HDMI环出控制电路由控制开关“788”及芯片“24LC02”构成,所述HDMI电平转换电路基于两片“9306”芯片构成,所述HDMI输入母座与HDMI信号一分二“412”芯片的输入端连接,所述HDMI信号一分二“412”芯片的输出端与ATHENA信号处理模块及HDMI环出母座连接,两片所述“9306”芯片与HDMI接口电路、“24C02”芯片、HDMI电平转换电路及ATHENA信号处理模块连接。
优选的,所述DP输入&环出模块包括DP接口电路和DP环出驱动电路,所述DP接口电路基于DP输入母座和DP环出母座构成,所述DP环出驱动电路由芯片“130”构成,所述DP输入母座与ATHENA信号处理模块连接,所述芯片“130”的输入端与ATHENA信号处理模块连接,所述芯片“130”的输出端与DP环出母座连接。
优选的,所述DVI格式转换电路由7513芯片电路和DVI输出接口电路组成,所述DVI输出接口电路主要由DVI输出接口和三片0524芯片组成,所述 7513芯片电路的输入端与FPGA信号处理模块的输出端连接,所述芯片7513 芯片电路的输出端与DVI输出接口的输入端及三片所述0524芯片连接,所述 DVI输出接口的输入端还与三片所述0524芯片连接。
附图说明
图1为本实用新型一种DVI输出的多视频转换器的系统结构框图;
图2为本实用新型一种DVI输出的多视频转换器的VGA输入&环出模块原理图;
图3为本实用新型一种DVI输出的多视频转换器的CVBS/S-Video输入& 环出模块原理图;
图4为本实用新型一种DVI输出的多视频转换器的YPbPr输入&环出模块原理图;
图5为本实用新型一种DVI输出的多视频转换器的SDI输入&环出模块原理图;
图6为本实用新型一种DVI输出的多视频转换器的DVI输入&环出模块原理图;
图7为本实用新型一种DVI输出的多视频转换器的HDMI输入&环出模块原理图;
图8为本实用新型一种DVI输出的多视频转换器的DP输入&环出模块原理图;
图9为本实用新型一种DVI输出的多视频转换器的ATHENA信号处理模块结构框图;
图10为本实用新型一种DVI输出的多视频转换器的DVI格式转换电路原理图。
具体实施方式
下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
在本实用新型的描述中,需要说明的是,术语“上”、“下”、“内”、“外”“前端”、“后端”、“两端”、“一端”、“另一端”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本实用新型和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本实用新型的限制。此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性。
在本实用新型的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“设置有”、“连接”等,应做广义理解,例如“连接”,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本实用新型中的具体含义。
请参阅图1至图10,本实用新型提供的一种实施例:一种DVI输出的多视频转换器的系统结构框图,包括VGA输入&环出模块、CVBS/S-Video输入& 环出模块、SDI输入&环出模块、YPbPr输入&环出模块、DVI输入&环出模块、 HDMI输入&环出模块、DP输入&环出模块、ATHENA信号处理模块、FPGA信号处理模块以及DVI格式转换电路,其中的VGA输入&环出模块、CVBS输入&环出模块、SDI输入&环出模块、YPbPr输入&环出模块、S-Video输入&环出模块、 DVI输入&环出模块、HDMI输入&环出模块和DP输入&环出模块输出端的一路与ATHENA信号处理模块的输入端连接,另一路环出;ATHENA信号处理模块的输出端与FPGA信号处理模块的输入端连接。FPGA信号处理模块的输出端与 DVI格式转换电路的输入端连接。输入视频信号从的8种输入&环出模块输入,经过ATHENA信号处理模块后变为LVDS信号传递给FPGA信号处理模块,再由FPGA信号处理模块将其转化为LVTTL信号传递给DVI格式转换电路,最后由DVI格式转换电路将信号变为标准DVI格式输出供下游视频设备使用。
ATHENA信号处理模块包括模拟前端输入接口、数字输入接口、复合输入接口0~2、DP输出发射器、时钟产生模块、OCM外围设备、低功耗监视器和LVDS发射器;其中模拟前端输入接口与VGA输入&环出模块和YPbPr输入&环出模块的输出端连接,数字输入接口与CVBS/S-Video输入&环出模块和SDI 输入&环出模块的输出端连接,复合输入接口0与DP输入&环出模块的输出端连接,DP输出发射器与DP输入&环出模块的输出端连接,复合输入接口1与DVI输入&环出模块的输出端连接,复合输入接口2与HDMI输入&环出模块的输出端连接,时钟产生模块接受外部晶振输入的时钟信号为整个ATHENA信号处理模块提供工作时钟信号,OCM外围设备连接外部E2PROM和外部I2C接口,低功耗监视器的输入端与VGA、DVI、HDMI和DP输入&环出模块的输出端连接,低功耗监视器的输出端与VGA、DVI、HDMI和DP输入&环出模块的输入端连接, LVDS发射器的输出端与FPGA信号处理模块的输入端连接;模块工作时的8种输入视频信号分别输入ATHENA信号处理模块的5个输入接口后解码转变为 LVDS信号输出,同时,由低功耗监视器监控VGA、DVI和HDMI的输入和环出 CABLE信号用以作为VGA、DVI和HDMI的EDID和HPD控制信号和切换判断信号的逻辑依据;当VGA、DVI和HDMI只接输入端子时,源端设备读取本视频转换器的EDID,HPD信号由本视频转换器提供;当VGA、DVI和HDMI同时接输入和环出端子时,8种视频信号的输入&环出模块依据EDID和HPD控制信号和切换判断信号将模块内部线路进行切换,以使源端设备连接环出端HPD以及读取环出端EDID信息;其他输入视频信号中,DP信号依靠DP输出发射器来输出环出信号,其余4种视频信号均通过其各自的输入环出模块实现信号环出,且无CABLE检测,只要有输入信号就强制环出。
VGA输入&环出模块包括VGA接口电路、VGA环出控制电路和VGA电平转换电路;VGA接口电路主要包含VGA输入母座、VGA环出母座以及一个施密特触发器,VGA输入母座的输入端接VGA输入信号,VGA环出母座的输入端接VGA 环出信号,VGA输入母座的输出端与施密特触发器的输入端连接,施密特触发器的输出端分别与ATHENA信号处理模块和VGA环出母座连接;VGA输入母座的输出端还与ATHENA信号处理模块及VGA环出控制电路的输入端连接,VGA 环出控制电路主要由芯片“8075”、控制开关“788”及芯片24C02组成,芯片“8075”的输入端与VGA输入母座的输出端连接,芯片“8075”的输出端与VGA环出母座连接,控制开关“788”同时与芯片24C02、ATHENA信号处理模块及VGA电平转换电路连接,芯片24C02还与ATHENA信号处理模块连接; VGA电平转换电路一端与VGA接口电路连接,另一端与控制开关“788”连接;模块工作时,由VGA输入母座引入的VGA信号中的“R、G、B”信号一分为二成两路并行信号,一路输入模拟前端输入接口,另一路输入“8075”芯片,经处理后输出给VGA环出端子来环出;由VGA输入母座引入的VGA信号中的“HS、VS”信号经过施密特触发器的处理后一分为二成两路并行信号,一路输入低功耗监视器的通用IO,另一路传递给VGA环出端子用于环出;由VGA 输入母座引入的VGA信号中的I2C信号由VGA电平转换电路切换至+3.3V基准后传递给控制开关“788”,控制开关“788”依据低功耗监视器输入的EDID 切换信号来对线路进行切换,当低功耗监视器只检测到输入CABLE时,控制开关“788”将芯片“24C02”与输入I2C网络连接用以使源端设备读取本多视频转换器的EDID,当低功耗监视器同时检测到输入和环出CABLE时,控制开关“788”将输入I2C网络与环出I2C网络连接,从而使源端设备读取环出端设备的EDID信息。
CVBS/S-Video输入&环出模块包括CVBS/S-Video接口电路和 CVBS/S-Video模数转换电路。CVBS/S-Video接口电路主要由CVBS输入BNC 母座、CVBS环出BNC母座、输入Mini-Din4母座、环出Mini-Din4母座及芯片“7374”几部分构成。CVBS/S-Video模数转换电路由CVBS模数转换“7182”芯片及S-Video模数转换“7182”芯片构成。CVBS输入BNC母座和输入Mini-Din4母座与芯片“7374”的输入端连接,芯片“7374”的输出端在与 CVBS环出BNC母座和环出Mini-Din4母座连接的同时还与CVBS模数转换“7182”芯片的输入端及S-Video模数转换“7182”芯片的输入端连接,CVBS 模数转换“7182”芯片的输出端及S-Video模数转换“7182”芯片的输出端与ATHENA信号处理模块连接。以CVBS信号为例,S-Video类似,模块工作时, CVBS输入信号从CVBS输入BNC母座引入至芯片“7374”输入端,经芯片“7374”处理后分为两路相同的并行型号,一路直接从CVBS环出BNC母座输出为环出信号,另一路传递至芯片“7182”,由“7182”将其进行模数转换,输入的 CVBS模拟信号变为了并行的TTL数字信号传递给ATHENA信号处理模块的数字输入接口。
YPbPr输入&环出模块由Mini-Din7输入母座、Mini-Din7环出母座及 YPbPr环出“8075”芯片构成。Mini-Din7输入母座与YPbPr环出“8075”芯片的输入端及ATHENA信号处理模块连接,YPbPr环出“8075”芯片的输出端与Mini-Din7环出母座连接。模块工作时,“Y、Pb、Pr”从Mini-Din7输入母座引入后分成两路并行信号,一路直接输入模拟前端输入接口,另一路传递给YPbPr环出“8075”芯片,信号经“8075”芯片处理后传递给Mini-Din7 环出母座作为环出信号输出。
SDI输入&环出模块包括SDI接口电路和SDI解码电路。SDI接口电路由 SDI输入BNC母座、SDI环出BNC母座及SDI环出“2988”芯片构成。SDI输入BNC母座与SDI解码电路的输入端交流耦合,SDI解码电路的输出端与SDI 环出“2988”芯片的输入端和ATHENA信号处理模块连接,SDI环出“2988”芯片的输出端与SDI环出BNC母座交流耦合。模块工作时,SDI输入信号由 SDI输入BNC母座引入后传递至SDI解码电路的输入端,SDI解码电路的“2970”芯片将输入信号分为两路,一路直接环出传递给芯片“2988”,另一路经芯片“2988”解码后转化为TTL电平的并行信号后传递给ATHENA信号处理模块的数字输入接口。
DVI输入&环出模块包括DVI接口电路、DVI一分二电路、DVI环出控制电路及DVI电平转换电路。DVI接口电路基于DVI输入母座和DVI环出母座构成, DVI一分二电路由DVI信号一分二“412”芯片构成,DVI环出控制电路由控制开关“788”及芯片“24LC02”构成,DVI电平转换电路基于两片“9306”芯片构成。DVI输入母座与DVI信号一分二“412”芯片的输入端连接,DVI 信号一分二“412”芯片的输出端与ATHENA信号处理模块及DVI环出母座连接,两片“9306”芯片与DVI接口电路、“24C02”芯片、DVI电平转换电路及ATHENA信号处理模块连接。模块工作时,输入DVI信号经由DVI输入母座引入,DVI输入信号中的三组显示数据差分信号和一组时钟差分信号直流耦合至DVI一分二路“412”芯片,上述信号经由“412”芯片一分为二,一路传递至ATHENA信号处理模块的复合输入接口1,另一路直流耦合至DVI环出母座作为环出DVI信号的一部分。与DVI输入母座和DVI环出母座耦合的输入 I2C和环出I2C和HPD通道均通过DVI电平转换电路切换电平后与控制开关“788”耦合。与DVI输入母座和DVI环出母座耦合的输入I2C和环出HPD通道均与控制开关“788”耦合,另外,输入HPD通道的控制三极管门极与低功耗监视器连接。当模块只接通输入端子时,低功耗监视器使控制开关“788”将输入I2C通道与芯片“24LC02”连接且输入HPD通道与输入HPD控制三极管的集电极连接,从而使源端设备读取本视频转换器的EDID并使其接受本视频转换器发出的HPD信号。当模块同时接通输入和环出端子时,低功耗监视器使控制开关“788”将输入I2C通道与DVI环出母座侧的I2C通道连接且输入HPD通道与环出母座侧的输出HPD通道连接,从而使源端设备读取环出端设备的EDID且接受环出端设备发出的HPD信号。
HDMI输入&环出模块包括HDMI接口电路、HDMI一分二电路、HDMI环出控制电路及HDMI电平转换电路;HDMI接口电路基于HDMI输入母座和HDMI环出母座构成,HDMI一分二电路由HDMI信号一分二“412”芯片构成,HDMI环出控制电路由控制开关“788”及芯片“24LC02”构成,HDMI电平转换电路基于两片“9306”芯片构成;HDMI输入母座与HDMI信号一分二“412”芯片的输入端连接,HDMI信号一分二“412”芯片的输出端与ATHENA信号处理模块及 HDMI环出母座连接,两片“9306”芯片与HDMI接口电路、“24C02”芯片、 HDMI电平转换电路及ATHENA信号处理模块连接;此模块工作原理与上述DVI 输入&环出模块工作原理相同,此处不做复述。
DP输入&环出模块包括DP接口电路和DP环出驱动电路;DP接口电路基于DP输入母座和DP环出母座构成,DP环出驱动电路由芯片“130”构成;DP 输入母座与ATHENA信号处理模块连接,芯片“130”的输入端与ATHENA信号处理模块连接,芯片“130”的输出端与DP环出母座连接;模块工作时,DP 输入信号经由DP输入母座引入模块后除HPD信号外其余全部交流耦合至复合输入接口0;输入HPD由低功耗监视器直接控制输出,环出DP信号由DP输出发射器输出给DP环出驱动电路,DP环出驱动电路将环出Redrive后输出给 DP环出母座,环出信号的HPD由DP环出母座经“130”芯片后传递给低功耗监视器,环出HPD信号由转换器所接的环出设备提供。
各种输入视频信号经由ATHENA信号处理模块包括模拟前端输入接口、数字输入接口和复合输入接口0~2输入ATHENA芯片后,芯片对其进行了解码和格式处理转换,完成转换的信号为LVDS标准的视频信号,由ATHENA的LVDS 发射器输出给FPGA信号处理模块,FPGA信号处理模块再将所接受的LVDS信号变换为LVTTL电平的R、G、B、HS、VS、DE和CLK信号输出给DVI格式转换电路。
DVI格式转换电路由7513芯片电路和DVI输出接口电路组成;DVI输出接口电路主要由DVI输出接口和三片0524芯片组成,7513芯片电路的输入端与FPGA信号处理模块的输出端连接,芯片7513芯片电路的输出端与DVI输出接口的输入端及三片0524芯片连接,DVI输出接口的输入端还与三片0524 芯片连接。
模块工作时,7513芯片电路接收到FPGA传递来的LVTTL视频信号后,将格式转换为DVI格式的信号输出给DVI输出接口,三片0524芯片并联在输出信号的三组主通道数据差分对、一组时钟差分对和一组I2C信号网络上,后端显示设备连接DVI输出接口,至此,整个系统的工作流程完成。
对于本领域技术人员而言,显然本实用新型不限于上述示范性实施例的细节,而且在不背离本实用新型的精神或基本特征的情况下,能够以其他的具体形式实现本实用新型。因此,无论从哪一点来看,均应将实施例看作是示范性的,而且是非限制性的,本实用新型的范围由所附权利要求而不是上述说明限定,因此旨在将落在权利要求的等同要件的含义和范围内的所有变化囊括在本实用新型内。不应将权利要求中的任何附图标记视为限制所涉及的权利要求。
Claims (10)
1.一种DVI输出的多视频转换器,包括VGA输入&环出模块、CVBS/S-Video输入&环出模块、SDI输入&环出模块、YPbPr输入&环出模块、DVI输入&环出模块、HDMI输入&环出模块、DP输入&环出模块、ATHENA信号处理模块、FPGA信号处理模块以及DVI格式转换电路,其特征在于:所述VGA输入&环出模块、CVBS输入&环出模块、SDI输入&环出模块、YPbPr输入&环出模块、S-Video输入&环出模块、DVI输入&环出模块、HDMI输入&环出模块和DP输入&环出模块输出端的一路与ATHENA信号处理模块的输入端连接,另一路环出,所述ATHENA信号处理模块的输出端与FPGA信号处理模块的输入端连接,所述FPGA信号处理模块的输出端与DVI格式转换电路的输入端连接,输入视频信号从所述的8种输入&环出模块输入,所述ATHENA信号处理模块后变为LVDS信号传递给FPGA信号处理模块,所述FPGA信号处理模块将其转化为LVTTL信号传递给DVI格式转换电路,所述DVI格式转换电路将信号变为标准DVI格式输出供下游视频设备使用。
2.根据权利要求1所述的一种DVI输出的多视频转换器,其特征在于:所述VGA输入&环出模块、CVBS/S-Video输入&环出模块、SDI输入&环出模块、YPbPr输入&环出模块、DVI输入&环出模块、HDMI输入&环出模块、DP输入&环出模块除能将输入信号可靠传输给ATHENA信号处理模块外,还具备信号环出功能。
3.根据权利要求1所述的一种DVI输出的多视频转换器,其特征在于:所述VGA输入&环出模块包括VGA接口电路、VGA环出控制电路和VGA电平转换电路,所述VGA接口电路主要包含VGA输入母座、VGA环出母座以及一个施密特触发器,所述VGA输入母座的输入端接VGA输入信号,所述VGA环出母座的输入端接VGA环出信号,所述VGA输入母座的输出端与施密特触发器的输入端连接,所述施密特触发器的输出端分别与ATHENA信号处理模块和VGA环出母座连接,所述VGA输入母座的输出端还与ATHENA信号处理模块及VGA环出控制电路的输入端连接,所述VGA环出控制电路主要由芯片“8075”、控制开关“788”及芯片24C02组成,所述芯片“8075”的输入端与VGA输入母座的输出端连接,所述芯片“8075”的输出端与VGA环出母座连接,所述控制开关“788”同时与芯片24C02、所述ATHENA信号处理模块及VGA电平转换电路连接,所述芯片24C02还与ATHENA信号处理模块连接,所述VGA电平转换电路一端与VGA接口电路连接,另一端与控制开关“788”连接。
4.根据权利要求1所述的一种DVI输出的多视频转换器,其特征在于:所述CVBS/S-Video输入&环出模块包括CVBS/S-Video接口电路和CVBS/S-Video模数转换电路,所述CVBS/S-Video接口电路主要由CVBS输入BNC母座、CVBS环出BNC母座、输入Mini-Din4母座、环出Mini-Din4母座及芯片“7374”几部分构成,所述CVBS/S-Video模数转换电路由CVBS模数转换“7182”芯片及S-Video模数转换“7182”芯片构成,所述CVBS输入BNC母座和输入Mini-Din4母座与芯片“7374”的输入端连接,所述芯片“7374”的输出端在与CVBS环出BNC母座和环出Mini-Din4母座连接的同时还与CVBS模数转换“7182”芯片的输入端及S-Video模数转换“7182”芯片的输入端连接,所述CVBS模数转换“7182”芯片的输出端及S-Video模数转换“7182”芯片的输出端与ATHENA信号处理模块连接。
5.根据权利要求1所述的一种DVI输出的多视频转换器,其特征在于:所述YPbPr输入&环出模块由Mini-Din7输入母座、Mini-Din7环出母座及YPbPr环出“8075”芯片构成,所述Mini-Din7输入母座与YPbPr环出“8075”芯片的输入端及ATHENA信号处理模块连接,所述YPbPr环出“8075”芯片的输出端与Mini-Din7环出母座连接。
6.根据权利要求1所述的一种DVI输出的多视频转换器,其特征在于:所述SDI输入&环出模块包括SDI接口电路和SDI解码电路,所述SDI接口电路由SDI输入BNC母座、SDI环出BNC母座及SDI环出“2988”芯片构成,所述SDI输入BNC母座与SDI解码电路的输入端交流耦合,所述SDI解码电路的输出端与SDI环出“2988”芯片的输入端和ATHENA信号处理模块连接,所述SDI环出“2988”芯片的输出端与SDI环出BNC母座交流耦合。
7.根据权利要求1所述的一种DVI输出的多视频转换器,其特征在于:所述DVI输入&环出模块包括DVI接口电路、DVI一分二电路、DVI环出控制电路及DVI电平转换电路,所述DVI接口电路基于DVI输入母座和DVI环出母座构成,所述DVI一分二电路由DVI信号一分二“412”芯片构成,所述DVI环出控制电路由控制开关“788”及芯片“24LC02”构成,所述DVI电平转换电路基于两片“9306”芯片构成,所述DVI输入母座与DVI信号一分二“412”芯片的输入端连接,所述DVI信号一分二“412”芯片的输出端与ATHENA信号处理模块及DVI环出母座连接,两片所述“9306”芯片与DVI接口电路、“24C02”芯片、DVI电平转换电路及ATHENA信号处理模块连接。
8.根据权利要求1所述的一种DVI输出的多视频转换器,其特征在于:所述HDMI输入&环出模块包括HDMI接口电路、HDMI一分二电路、HDMI环出控制电路及HDMI电平转换电路,所述HDMI接口电路基于HDMI输入母座和HDMI环出母座构成,所述HDMI一分二电路由HDMI信号一分二“412”芯片构成,所述HDMI环出控制电路由控制开关“788”及芯片“24LC02”构成,所述HDMI电平转换电路基于两片“9306”芯片构成,所述HDMI输入母座与HDMI信号一分二“412”芯片的输入端连接,所述HDMI信号一分二“412”芯片的输出端与ATHENA信号处理模块及HDMI环出母座连接,两片所述“9306”芯片与HDMI接口电路、“24C02”芯片、HDMI电平转换电路及ATHENA信号处理模块连接。
9.根据权利要求1所述的一种DVI输出的多视频转换器,其特征在于:所述DP输入&环出模块包括DP接口电路和DP环出驱动电路,所述DP接口电路基于DP输入母座和DP环出母座构成,所述DP环出驱动电路由芯片“130”构成,所述DP输入母座与ATHENA信号处理模块连接,所述芯片“130”的输入端与ATHENA信号处理模块连接,所述芯片“130”的输出端与DP环出母座连接。
10.根据权利要求1所述的一种DVI输出的多视频转换器,其特征在于:所述DVI格式转换电路由7513芯片电路和DVI输出接口电路组成,所述DVI输出接口电路主要由DVI输出接口和三片0524芯片组成,所述7513芯片电路的输入端与FPGA信号处理模块的输出端连接,所述芯片7513芯片电路的输出端与DVI输出接口的输入端及三片所述0524芯片连接,所述DVI输出接口的输入端还与三片所述0524芯片连接。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201920252967.7U CN209283365U (zh) | 2019-02-28 | 2019-02-28 | 一种dvi输出的多视频转换器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201920252967.7U CN209283365U (zh) | 2019-02-28 | 2019-02-28 | 一种dvi输出的多视频转换器 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN209283365U true CN209283365U (zh) | 2019-08-20 |
Family
ID=67606571
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201920252967.7U Active CN209283365U (zh) | 2019-02-28 | 2019-02-28 | 一种dvi输出的多视频转换器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN209283365U (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110418077A (zh) * | 2019-08-30 | 2019-11-05 | 南京图格医疗科技有限公司 | 一种医用超高清4k影像系统 |
CN112153335A (zh) * | 2020-09-21 | 2020-12-29 | 深圳创维-Rgb电子有限公司 | 一种广播电视监视器及控制方法 |
CN113938621A (zh) * | 2021-10-19 | 2022-01-14 | 武汉华之洋科技有限公司 | 一种计算机屏幕显示视频环出方法 |
-
2019
- 2019-02-28 CN CN201920252967.7U patent/CN209283365U/zh active Active
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110418077A (zh) * | 2019-08-30 | 2019-11-05 | 南京图格医疗科技有限公司 | 一种医用超高清4k影像系统 |
CN110418077B (zh) * | 2019-08-30 | 2022-03-29 | 南京图格医疗科技有限公司 | 一种医用超高清4k影像系统 |
CN112153335A (zh) * | 2020-09-21 | 2020-12-29 | 深圳创维-Rgb电子有限公司 | 一种广播电视监视器及控制方法 |
CN113938621A (zh) * | 2021-10-19 | 2022-01-14 | 武汉华之洋科技有限公司 | 一种计算机屏幕显示视频环出方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN209283365U (zh) | 一种dvi输出的多视频转换器 | |
CN109286771B (zh) | 一种终端设备及其控制方法 | |
TWI393354B (zh) | 多功能傳輸器與資料傳輸方法 | |
CN201878274U (zh) | 多格式转换器 | |
JP2015015710A (ja) | 二重モード・ディスプレイポート・コネクタ | |
CN109497918A (zh) | 一种电子内窥镜高速视频信号传输与隔离装置 | |
JP2019504581A (ja) | テレビメインボード装置、接続装置、テレビ及びテレビシステム | |
CN103702164A (zh) | 一种超高清信号中转装置及网络机顶盒 | |
CN109994281A (zh) | 一种能兼容多接口的aoc线缆 | |
CN206283593U (zh) | 一种多种视频信号转换及切换装置 | |
CN107707905A (zh) | 一种多摄像头测试显示系统 | |
CN207978052U (zh) | 一种ops接口音视频转换器 | |
CN208656773U (zh) | 高清晰度多媒体接口光纤传输装置 | |
CN208739279U (zh) | 一种音视频传输系统 | |
KR20040049428A (ko) | 디지털 비디오 데이터 출력 장치 및 방법 | |
CN103607544B (zh) | 一种大容量高清sdi无缝矩阵切换器 | |
CN104902194A (zh) | 视频/音频信号通道切换装置 | |
CN202395871U (zh) | 一种可将DiiVA信号转换为HDMI信号的装置 | |
CN102572361B (zh) | 高清远距离视频传输编码设备 | |
CN104717440A (zh) | Led发送卡级联接口 | |
CN202395872U (zh) | 一种可将不同信号复合转换为DiiVA信号的装置 | |
CN109688361A (zh) | 一种音视频传输系统 | |
CN219420839U (zh) | 一种dvi和vga视频分配选择系统 | |
CN217116262U (zh) | 光纤传输系统 | |
CN217116260U (zh) | 光纤传输系统 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant | ||
CP02 | Change in the address of a patent holder | ||
CP02 | Change in the address of a patent holder |
Address after: 518000 517, building 7, Hengda fashion Huigu building (East District), Fulong Road, Tongsheng community, Dalang street, Longhua District, Shenzhen City, Guangdong Province Patentee after: SHENZHEN BIGTIDE TECHNOLOGY Co.,Ltd. Address before: 518000 705, building a, Zhongan science and Technology Park, 117 Huaning Road, Xinshi community, Dalang street, Longhua District, Shenzhen City, Guangdong Province Patentee before: SHENZHEN BIGTIDE TECHNOLOGY Co.,Ltd. |