CN209151133U - 支持实现提高仪表参考时钟同步成功率的装置 - Google Patents

支持实现提高仪表参考时钟同步成功率的装置 Download PDF

Info

Publication number
CN209151133U
CN209151133U CN201920018791.9U CN201920018791U CN209151133U CN 209151133 U CN209151133 U CN 209151133U CN 201920018791 U CN201920018791 U CN 201920018791U CN 209151133 U CN209151133 U CN 209151133U
Authority
CN
China
Prior art keywords
reference clock
zero
success rate
crossing comparator
clock
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201920018791.9U
Other languages
English (en)
Inventor
黄崇维
纪双星
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nanjing Xun Testing Technology Co Ltd
Shanghai TransCom Instruments Co Ltd
Original Assignee
Nanjing Xun Testing Technology Co Ltd
Shanghai TransCom Instruments Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nanjing Xun Testing Technology Co Ltd, Shanghai TransCom Instruments Co Ltd filed Critical Nanjing Xun Testing Technology Co Ltd
Priority to CN201920018791.9U priority Critical patent/CN209151133U/zh
Application granted granted Critical
Publication of CN209151133U publication Critical patent/CN209151133U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

本实用新型涉及一种支持实现通过10MHz正弦波波形整形提高仪表参考时钟同步成功率的装置,包括过零比较器,用于将同步时钟信号整形成方波;输入时钟信号模块,所述的输入时钟信号模块的输出端与所述的过零比较器的输入端相连接,用于对过零比较器输入时钟信号;地平面电位模块,所述的地平面电位模块的输出端与所述的过零比较器的输入端相连接,用于提供地平面的电位。采用了该支持实现通过10MHz正弦波波形整形提高仪表参考时钟同步成功率的装置,当以10MHz正弦波时钟信号作为同步信号时,使用本实用新型的技术方案可有效提高仪表参考时钟同步成功率。

Description

支持实现提高仪表参考时钟同步成功率的装置
技术领域
本实用新型涉及射频、通信测试和测量仪表领域,尤其涉及通用仪表间时钟同步技术领域,具体是指一种支持实现通过10MHz正弦波波形整形提高仪表参考时钟同步成功率的装置。
背景技术
在射频、通信测试中,常需要同时使用多种仪表,如信号发生器,信号分析仪等。在测量中,各测试仪表和被测设备各自的频率参考时钟不可避免的会有误差,因而会引入一定的频率误差。在工作频率高达GHz以上频段时,这种误差尤为明显。因此为了测量的精确性,需要同步各仪表及被测设备的参考时钟。
各厂家的测试仪表均提供了时钟同步接口,同步时钟频率通常为10MHz至50MHz不等,其中以10MHz参考时钟最为常见。而各厂家10MHz参考时钟的波形并没有通用标准,部分仪表输出的10MHz参考时钟为正弦波。10MHz的正弦波直接输入至锁相环进行频率合成,会带来一定的隐患。对于频率较低的参考信号(小于50MHz),锁相环芯片通常需要信号为方波,以提高压摆率,减小失锁或错锁概率。正弦波信号上升沿较缓慢,若想提高信号压摆率,常见的办法是对信号进行功率放大,提高其幅度。这个办法的隐患在于:第一,各厂家同步时钟输出功率不一致,信号放大倍数不容易确定。若功率放大倍数不够,压摆率达不到要求,仍有可能出现频率锁定不正常,仪表同步失败的现象。若功率放大倍数太大,过高的参考信号功率电平,会影响系统的可靠性。
实用新型内容
本实用新型的目的是克服了上述现有技术的缺点,提供了一种信号压摆率高、提高仪表参考时钟同步成功率、应用范围广泛的支持实现通过10MHz正弦波波形整形提高仪表参考时钟同步成功率的装置。
为了实现上述目的,本实用新型的支持实现通过10MHz正弦波波形整形提高仪表参考时钟同步成功率的装置如下:
该支持实现通过10MHz正弦波波形整形提高仪表参考时钟同步成功率的装置,其主要特点是,所述的装置包括过零比较器、输入时钟信号模块和地平面电位模块,所述的输入时钟信号模块的输出端与所述的过零比较器的输入端相连接,所述的地平面电位模块的输出端与所述的过零比较器的输入端相连接。
较佳地,所述的装置还包括固定π衰减器,所述的固定π衰减器的输入端与所述的过零比较器的输出端相连接。
较佳地,所述的过零比较器由+5V单电源供电。
采用了本实用新型的支持实现通过10MHz正弦波波形整形提高仪表参考时钟同步成功率的装置,避免了各厂家同步时钟输出功率不一致,信号放大倍数不容易确定的问题;避免了若功率放大倍数太大时,过高的参考信号功率电平,会影响系统的可靠性的问题。当以10MHz正弦波时钟信号作为同步信号时,使用本实用新型的技术方案可有效提高仪表参考时钟同步成功率。
附图说明
图1实用新型的支持实现通过10MHz正弦波波形整形提高仪表参考时钟同步成功率的装置的原理框图。
图2本实用新型的支持实现通过10MHz正弦波波形整形提高仪表参考时钟同步成功率的装置的电路原理图。
图3本实用新型的支持实现通过10MHz正弦波波形整形提高仪表参考时钟同步成功率的装置的电路PCB图。
图4本实用新型的支持实现通过10MHz正弦波波形整形提高仪表参考时钟同步成功率的装置的实物图。
图5本实用新型的支持实现通过10MHz正弦波波形整形提高仪表参考时钟同步成功率的装置的输入正弦波参考时钟波形图。
图6本实用新型的支持实现通过10MHz正弦波波形整形提高仪表参考时钟同步成功率的装置的电路输出的整形后参考时钟波形图。
图7本实用新型的支持实现通过10MHz正弦波波形整形提高仪表参考时钟同步成功率的装置的电路输出的整形后参考时钟频谱。
具体实施方式
为了能够更清楚地描述本实用新型的技术内容,下面结合具体实施例来进行进一步的描述。
本实用新型的支持实现通过10MHz正弦波波形整形提高仪表参考时钟同步成功率的装置的技术方案中,其主要保护的是支持实现相应功能的整体硬件功能平台的硬件结构及其连接关系,而且其中所包括的各个功能模块和模块单元均能够对应于实际已知的硬件设备或者集成电路结构中的具体硬件电路,因此仅涉及具体硬件拓扑连接结构以及具体硬件电路的改进,硬件部分的改进是存在的,并非仅仅依赖于计算机控制软件,且并非属于仅仅执行控制软件或者计算机程序的载体,因此解决相应的技术问题并获得相应的技术效果也并未涉及任何控制软件或者计算机程序的应用,也就是说,本实用新型仅仅利用这些模块和单元所涉及的实际已知的硬件设备或者硬件电路结构方面的改进即可以解决所要解决的技术问题,并获得相应的技术效果,而并不需要辅助以特定的控制软件或者计算机程序即可以实现相应功能。
该支持实现通过10MHz正弦波波形整形提高仪表参考时钟同步成功率的装置,其中,所述的装置包括过零比较器、输入时钟信号模块和地平面电位模块,所述的输入时钟信号模块的输出端与所述的过零比较器的输入端相连接,所述的地平面电位模块的输出端与所述的过零比较器的输入端相连接。
作为本实用新型的优选实施方式,所述的装置还包括固定π衰减器,所述的固定π衰减器的输入端与所述的过零比较器的输出端相连接。
作为本实用新型的优选实施方式,所述的过零比较器由+5V单电源供电。
本实用新型的具体实施方式中,本实用新型提出了一种针对10MHz正弦波的波形整形装置,可以有效提高信号的压摆率,且将信号功率控制在安全合理的范围内。本实用新型可有效提高由10MHz正弦波参考信号时钟同步成功率。对于非正弦波的其他10MHz参考时钟信号,如方波、三角波等,本实用新型设计的电路仍能使用,不影响其正常同步。
本实用新型基于运算放大器及电压比较器技术,将同步时钟信号整形成方波,其幅度几乎不受输入信号功率限制,而是由电路本身决定,消除了不同仪表输出时钟功率不一致带来的影响。
本实用新型提高仪表参考时钟同步成功率的装置如附图1至3所示。
具体实施方式如下:
一,对输入信号交流耦合隔直流,以免直流分量对后级电路造成影响。虽然理想正弦波不带有直流分量,但仍可能由于电路的非理想特性而携带直流分量。
二,通过一个由运放构成的过零比较器,将输入时钟信号和地平面的电位进行比较。在时钟信号的正半周,比较器输出一个高电平;在时钟信号的负半周,比较器输出一个低电平。从而10MHz正弦波时钟信号被整形成方波信号,压摆率得到明显提高。如图4至图5所示。比较器的直流供电电平决定了输出时钟信号的幅值。当比较器正5V单电源供电时,实测输出为峰峰值约6.58V的方波。对其频谱分量进行分析,10MHz频率分量功率为12.89dBm。此功率电平能满足各频率合成电路对输出参考时钟的要求。
三,在运放的输出端,预留了固定π衰减器位置,可以结合实际后级电路对时钟功率电平的需求设置衰减器,对信号电平进行调整。
采用了本实用新型的支持实现通过10MHz正弦波波形整形提高仪表参考时钟同步成功率的装置,避免了各厂家同步时钟输出功率不一致,信号放大倍数不容易确定的问题;避免了若功率放大倍数太大时,过高的参考信号功率电平,会影响系统的可靠性的问题。当以10MHz正弦波时钟信号作为同步信号时,使用本实用新型的技术方案可有效提高仪表参考时钟同步成功率。
在此说明书中,本实用新型已参照其特定的实施例作了描述。但是,很显然仍可以作出各种修改和变换而不背离本实用新型的精神和范围。因此,说明书和附图应被认为是说明性的而非限制性的。

Claims (3)

1.一种支持实现通过10MHz正弦波波形整形提高仪表参考时钟同步成功率的装置,其特征在于,所述的装置包括过零比较器、输入时钟信号模块和地平面电位模块,所述的输入时钟信号模块的输出端与所述的过零比较器的输入端相连接,所述的地平面电位模块的输出端与所述的过零比较器的输入端相连接。
2.根据权利要求1所述的支持实现通过10MHz正弦波波形整形提高仪表参考时钟同步成功率的装置,其特征在于,所述的装置还包括固定π衰减器,所述的固定π衰减器的输入端与所述的过零比较器的输出端相连接。
3.根据权利要求1所述的支持实现通过10MHz正弦波波形整形提高仪表参考时钟同步成功率的装置,其特征在于,所述的过零比较器由+5V单电源供电。
CN201920018791.9U 2019-01-07 2019-01-07 支持实现提高仪表参考时钟同步成功率的装置 Active CN209151133U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201920018791.9U CN209151133U (zh) 2019-01-07 2019-01-07 支持实现提高仪表参考时钟同步成功率的装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201920018791.9U CN209151133U (zh) 2019-01-07 2019-01-07 支持实现提高仪表参考时钟同步成功率的装置

Publications (1)

Publication Number Publication Date
CN209151133U true CN209151133U (zh) 2019-07-23

Family

ID=67291270

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201920018791.9U Active CN209151133U (zh) 2019-01-07 2019-01-07 支持实现提高仪表参考时钟同步成功率的装置

Country Status (1)

Country Link
CN (1) CN209151133U (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109639260A (zh) * 2019-01-07 2019-04-16 南京迅测科技有限公司 实现提高仪表参考时钟同步成功率的装置及同步校准方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109639260A (zh) * 2019-01-07 2019-04-16 南京迅测科技有限公司 实现提高仪表参考时钟同步成功率的装置及同步校准方法

Similar Documents

Publication Publication Date Title
CN104980156B (zh) 基于fpga的高速adc同步采集系统
Cataliotti et al. A phase-locked loop for the synchronization of power quality instruments in the presence of stationary and transient disturbances
CN202443082U (zh) 具有通用性的模拟量输入合并单元测试系统
CN101398481B (zh) 数字化高精度动态检波器
CN107239611B (zh) 一种矢量信号分析装置及方法
CN209250655U (zh) 一种生产测试用的高速误码测试仪及测试系统
CN209151133U (zh) 支持实现提高仪表参考时钟同步成功率的装置
CN104317353B (zh) 一种基于硬件电路的时间戳实现方法
CN106468739A (zh) 供相位稳定仪器之用的不稳定信号源的同步
CN103346852A (zh) 一种提供基准时钟信号的装置
CN108037332B (zh) 多通道参考时钟发生模块
CN109613815B (zh) 一种基于时间拉伸的时间间隔测量装置
CN102931985B (zh) 一种相位可调的多载波合成信号产生系统
CN109639123A (zh) 一种高压变频器多igbt时钟同步驱动方法及系统
CN106772292A (zh) 一种测试标校设备标校源
CN209842446U (zh) 一种数字频率合成芯片全相参信号源电路
CN105548932B (zh) 实现微波测试仪器近杂散自动校准的系统及方法
CN109639260A (zh) 实现提高仪表参考时钟同步成功率的装置及同步校准方法
CN105353259B (zh) 一种变频组件自动测试系统
CN207992281U (zh) 多通道参考时钟发生模块
CN202548231U (zh) 一种变电站合并单元的检测装置
CN202285032U (zh) 一种电子式互感器谐波影响测试装置
CN101557231A (zh) 用于收发机的频率综合源的控制方法及其控制模块
CN104866008B (zh) 一种时钟系统
CN112290934B (zh) 基于Bias-Tee信号合成的可控抖动时钟产生装置

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant