CN208953928U - 一种单io扩展系统 - Google Patents
一种单io扩展系统 Download PDFInfo
- Publication number
- CN208953928U CN208953928U CN201822140738.4U CN201822140738U CN208953928U CN 208953928 U CN208953928 U CN 208953928U CN 201822140738 U CN201822140738 U CN 201822140738U CN 208953928 U CN208953928 U CN 208953928U
- Authority
- CN
- China
- Prior art keywords
- serial
- transformation
- capacitor
- parallel chip
- mcu
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Landscapes
- Electronic Switches (AREA)
Abstract
本实用新型提出一种单IO扩展系统,包括MCU、电阻R、电容C1、串行转并行芯片;还包括二极管D1和电容C2;MCU的待扩展IO连接到所述电阻R的一端,同时连接到串行转并行芯片的CLK引脚,还连接到二极管D1的正极;电阻R的另一端连接电容C1的一端,同时连接到串行转并行芯片的DATA引脚;所述电容C1的另一端接地;二极管D1的负极连接电容C2的一端,同时连接串行转并行芯片的供电管脚;电容C2的另一端接地。本实用新型利用RC电路的滞后效应,仅需1个MCU IO口的高低控制,就能将信号分离实现串行转并行芯片的数据输入,同时实现IO口给扩展电路供电,节省了IO口数以及电路的线束数量,从而降低成本,提高可靠性。
Description
技术领域
本实用新型属于电子领域,特别是涉及到一种单IO扩展系统。
背景技术
在电子产品中经常需要通过MCU的IO来控制各种电路,为了降低MCU与扩展板连接的线缆成本,希望用最少的IO实现扩展目的。目前常用的扩展方案为使用串行转并行芯片来实现,例如74hC164,74hC1595,这些芯片至少需要4根导线连接。是否能够进一步降低成本,是目前亟需解决的问题。
实用新型内容
本实用新型提供了一种单IO扩展系统,仅需1个MCU IO口的高低控制,就能将信号分离实现串行转并行芯片的数据输入,节省了MCU的IO口数。
为达到上述目的,本实用新型的技术方案是这样实现的:
一种单IO扩展系统,包括MCU、电阻R、电容C1、串行转并行芯片;MCU的待扩展IO连接到所述电阻R的一端,同时连接到串行转并行芯片的CLK引脚;所述电阻R的另一端连接电容C1的一端,同时连接到串行转并行芯片的DATA引脚;所述电容C1的另一端接地。
进一步的,所述单IO扩展系统还包括二极管D1和电容C2;所述MCU的待扩展IO在连接所述电阻R的一端和串行转并行芯片的CLK引脚的同时,还连接到二极管D1的正极;所述二极管D1的负极连接电容C2的一端,同时连接串行转并行芯片的供电管脚;所述电容C2的另一端接地。
更进一步的,所述二极管D1的负极还连接所述串行转并行芯片所连接的设备的供电管脚。
进一步的,所述MCU、所述电容C1的另一端、所述串行转并行芯片共地。
更进一步的,所述MCU、所述电容C1的另一端、所述串行转并行芯片、以及所述串行转并行芯片所连接的设备共地。
与现有技术相比,本实用新型具有如下的有益效果:
本实用新型利用RC电路的滞后效应,仅需1个MCU IO口的高低控制,就能将信号分离实现串行转并行芯片的数据输入,节省了MCU的IO口数,从而降低了MCU的成本,同时可以通过IO口给扩展电路供电,又实现节省了一根供电线路,从而降低了成本,提高可靠性。
附图说明
图1是本实用新型的原理示意图;
图2是本实用新型的信号输入图;
图3是本实用新型实施例的应用示意图。
具体实施方式
需要说明的是,在不冲突的情况下,本实用新型中的实施例及实施例中的特征可以相互组合。
如图1所示,本实用新型包括MCU、RC电路、串行转并行芯片;MCU的一个IO连接到所述RC电路的电阻R输入端,同时连接到串行转并行芯片的CLK引脚;所述RC电路的电容C1输出端接地;所述RC电路中R与C1之间作为RC电路的输出端,连接到串行转并行芯片的DATA引脚。
所述MCU、所述RC电路、所述串行转并行芯片、所述串行转并行芯片连接的设备共地。
本实用新型的工作原理为:MCU通过控制一个IO的高低变化及高低变化的时间,利用RC串联电路的滞后效应,实现发送数据0和数据1给串行转并行芯片。
如图2所示,所述MCU发送数据0的过程为:MCU的IO输出0,等待RC电路的输出为0,即串行转并行芯片的DATA引脚为0,然后IO输出1产生上跳沿,串行转并行芯片在CLK的上跳沿将DATA的数据状态存入内部,此刻因为RC的滞后效应,串行转并行芯片的DATA引脚还为0,即串行转并行芯片就输入了数据0。
如图2所示,所述MCU发送数据1的过程为:MCU的IO口输出1,等待RC电路的输出为1,即串行转并行芯片的DATA引脚为1,然后IO输出0又输出1产生上跳沿,串行转并行芯片在CLK的上跳沿将DATA的数据状态存入内部,此刻因为RC的滞后效应,串行转并行芯片的DATA引脚还为1,即串行转并行芯片就输入了数据1。
本实用新型还可以通过IO口给扩展电路供电,如图1所示,本实用新型所述单IO扩展系统还包括二极管D1和电容C2;所述MCU的待扩展IO在连接所述电阻R的一端和串行转并行芯片的CLK引脚的同时,还连接到二极管D1的正极;所述二极管D1的负极连接电容C2的一端,同时连接串行转并行芯片的供电管脚;所述电容C2的另一端接地;所述二极管D1的负极还连接所述串行转并行芯片所连接的设备的供电管脚。IO口的高电平期间通过二极管D1给串行转并行芯片和设备供电,同时将电能储存在电容C2上;在IO口的低电平期间,电容C2给串行转并行芯片和设备供电。
如图3所示为本实用新型的一个应用实例,通过MCU(stC1-15W207)的IO口P3.3与串行转并行芯片LS164的CLK连接,同时P3.3连接一个RC电路,RC电路的输出接串行转并行芯片LS164的数据输入端DATA;实现了MCU单个IO口控制8个LED灯的功能。
同时MCU(stC1-15W207)的IO口还连接到二极管D1的正极;所述二极管D1的负极连接电容C2的一端,同时连接串行转并行芯片LS164的供电管脚;所述电容C2的另一端接地;所述二极管D1的负极还连接8个LED灯的供电管脚,实现了通过IO口给串行转并行芯片LS164和8个LED灯供电。
以上所述仅是本实用新型的优选实施方式,应当指出,对于本技术领域的普通技术人员,在不脱离本实用新型构思的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本实用新型保护范围内。
Claims (5)
1.一种单IO扩展系统,其特征在于,包括MCU、电阻R、电容C1、串行转并行芯片;MCU的待扩展IO连接到所述电阻R的一端,同时连接到串行转并行芯片的CLK引脚;所述电阻R的另一端连接电容C1的一端,同时连接到串行转并行芯片的DATA引脚;所述电容C1的另一端接地。
2.根据权利要求1所述的一种单IO扩展系统,其特征在于,所述单IO扩展系统还包括二极管D1和电容C2;所述MCU的待扩展IO在连接所述电阻R的一端和串行转并行芯片的CLK引脚的同时,还连接到二极管D1的正极;所述二极管D1的负极连接电容C2的一端,同时连接串行转并行芯片的供电管脚;所述电容C2的另一端接地。
3.根据权利要求2所述的一种单IO扩展系统,其特征在于,所述二极管D1的负极还连接所述串行转并行芯片所连接的设备的供电管脚。
4.根据权利要求1-3任一项所述的一种单IO扩展系统,其特征在于,所述MCU、所述电容C1的另一端、所述串行转并行芯片共地。
5.根据权利要求4所述的一种单IO扩展系统,其特征在于,所述MCU、所述电容C1的另一端、所述串行转并行芯片、以及所述串行转并行芯片所连接的设备共地。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201822140738.4U CN208953928U (zh) | 2018-12-19 | 2018-12-19 | 一种单io扩展系统 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201822140738.4U CN208953928U (zh) | 2018-12-19 | 2018-12-19 | 一种单io扩展系统 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN208953928U true CN208953928U (zh) | 2019-06-07 |
Family
ID=66745846
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201822140738.4U Active CN208953928U (zh) | 2018-12-19 | 2018-12-19 | 一种单io扩展系统 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN208953928U (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109407593A (zh) * | 2018-12-19 | 2019-03-01 | 浙江大学滨海产业技术研究院 | 一种单io扩展系统及扩展方法 |
-
2018
- 2018-12-19 CN CN201822140738.4U patent/CN208953928U/zh active Active
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109407593A (zh) * | 2018-12-19 | 2019-03-01 | 浙江大学滨海产业技术研究院 | 一种单io扩展系统及扩展方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN104917198B (zh) | 一种储能系统控制装置和方法 | |
CN107070223B (zh) | 一种非隔离型大功率高升压比双向dc/dc变换器及控制方法 | |
CN201491339U (zh) | 一种led驱动电路 | |
CN110098740A (zh) | 降压电路及电子设备 | |
CN208953928U (zh) | 一种单io扩展系统 | |
CN201349179Y (zh) | 一种制浆机的开关电源电路 | |
CN101814823B (zh) | 一种利用电路启动电阻作为泄放电阻的低功耗电路 | |
CN204993053U (zh) | 一种多路输出的隔离电源 | |
CN204794007U (zh) | 具有短路保护的直流电源电路 | |
CN102420521B (zh) | 一种电容电感共轭降压电路 | |
CN201097176Y (zh) | 一种电源控制器 | |
CN109407593A (zh) | 一种单io扩展系统及扩展方法 | |
CN208424226U (zh) | 一种宽输入转换电路 | |
CN206757335U (zh) | 一种扫描模块 | |
CN202996717U (zh) | 阻容降压电路中继电器驱动电路 | |
CN106134501B (zh) | 一种多路输出模块电源优先下电时序控制电路 | |
CN202565165U (zh) | 一种野外在线监测装置的供电控制系统 | |
CN201859160U (zh) | 一种老化负载的升压电路 | |
CN214205344U (zh) | 母线电源电路和电源供电电路 | |
CN202663296U (zh) | 适合于低压灯串负载连接的升压转换器 | |
CN101752829B (zh) | 一种欠压保护电路及开关电源 | |
CN210780540U (zh) | 一种并联交错pfc电源用功率电路 | |
CN101561092A (zh) | 一种太阳能led节日灯 | |
CN202840966U (zh) | 电源辅助电路 | |
CN202975087U (zh) | 用于智能电表的电源电路模块 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |