CN207650596U - 一种标准主板双驱动屏应用电路 - Google Patents

一种标准主板双驱动屏应用电路 Download PDF

Info

Publication number
CN207650596U
CN207650596U CN201721550671.0U CN201721550671U CN207650596U CN 207650596 U CN207650596 U CN 207650596U CN 201721550671 U CN201721550671 U CN 201721550671U CN 207650596 U CN207650596 U CN 207650596U
Authority
CN
China
Prior art keywords
pins
pin
resistance
chip
storage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201721550671.0U
Other languages
English (en)
Inventor
翟荣宣
周隆金
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen JWIPC Technology Co Ltd
Original Assignee
Shenzhen City Chi Micro Smart Technology Development Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen City Chi Micro Smart Technology Development Co Ltd filed Critical Shenzhen City Chi Micro Smart Technology Development Co Ltd
Priority to CN201721550671.0U priority Critical patent/CN207650596U/zh
Application granted granted Critical
Publication of CN207650596U publication Critical patent/CN207650596U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本实用新型涉及一种标准主板双驱动屏应用电路,包括主板、储存电路、多个将DP信号转换为LVDS信号的转换模块,和与转换模块连接的LVDS接口;主板上集成有BIOS模块,所述BIOS模块与所述储存电路连接,储存电路与所述转换模块连接;储存电路、转换模块,和LVDS接口组成一个单元,该单元设置为多个;此电路通过BIOS模块与储存电路的连接,巧妙的解决了一块主板无法同时读取两个不同显示屏分辨率的问题;通过此电路使用双显示屏变得更加简单快捷;此电路的电路结构简单,实用性高。

Description

一种标准主板双驱动屏应用电路
技术领域
本实用新型涉及电路技术领域,更具体地说,涉及一种标准主板双驱动屏应用电路。
背景技术
目前的市场上很多终端用户依旧使用LVDS信号接口的显示屏,所以需要 LVDS转换芯片把来自CPU的EDP信号转换成LVDS信号,但是当需要就如双显示屏时,由于各个显示屏的分辨率不同,一块主板上无法兼容输出两个LVDS 不同分辨率的LVDS信号。
实用新型内容
本实用新型要解决的技术问题在于,针对现有技术的上述缺陷,提供一种标准主板双驱动屏应用电路。
本实用新型第一方面提供一种标准主板双驱动屏应用电路,包括主板,所述标准主板双驱动主板驱动屏应用电路包括储存电路、多个将DP信号转换为 LVDS信号的转换模块,和与所述转换模块连接的LVDS接口;所述主板上集成有BIOS模块,所述BIOS模块与所述储存电路连接,所述储存电路与所述转换模块连接;所述储存电路、所述转换模块,和所述LVDS接口组成一个单元,该单元设置为多个。
优选地,所述转换模块包括转换芯片,所述储存电路包括第一电阻、第二电阻、第三电阻、第四电阻、第五电阻、第六电阻、第七电阻、第八电阻、第九电阻、第十电阻、第一电容、第二电容、第一储存芯片和第二储存芯片;所述转换芯片的TAON引脚、TB0N引脚、TC0N引脚、TD0N引脚、TCK0N引脚、TA1N 引脚、TB1N引脚、TC1N引脚、TD1N引脚以及TCK1N引脚一一对应连接所述LVDS 接口的第七引脚、第九引脚、第十一引脚、第十七引脚、第十五引脚、第十九引脚、第二十一引脚、第二十三引脚、第二十九引脚以及第二十七引脚;所述转换芯片的TA0P引脚、TB0P引脚、TC0P引脚、TD0P引脚、CLK0P引脚、TA1P 引脚、TB1P引脚、TC1P引脚、TD1P引脚以及CLK1P引脚以一一对应连接所述 LVDS接口的第八引脚、第十引脚、第十二引脚、第十八引脚、第十六引脚、第二十引脚、第二十二引脚、第二十四引脚、第三十引脚以及第二十八引脚;所述LVDS接口的其余引脚与所述主板对应连接;所述转换芯片的GND引脚接地,所述转换芯片的GPIO1引脚链接所述第一储存芯片的WP#引脚,所述转换芯片的CSDA引脚连接所述第一储存芯片的SDA引脚以及第四电阻的一端,所述第四电阻连接所述第一电容一端以及所述第一储存芯片的VDD引脚以及所述第三电阻一端以及电源VCC3,所述转换芯片的CSC引脚连接所述第一储存芯片的SCL引脚以及所述第三电阻另一端,所述第一储存芯片的E0连接所述第一储存芯片的E1引脚、E2引脚、GND引脚一所述第二电阻一端以及所述第一电容另一端以及地线,所述第一储存芯片的E1引脚连接所述第一电阻一端以及所述第二电阻另一端,所述第一电阻另一端连接电源VCC3;所述转换芯片的REXT引脚连接所述第五电阻一端,所述转换芯片的RLV_AMP引脚连接所述第六电阻一端以及所述第七电阻一端,所述第五电阻另一端连接所述第六电阻另一端以及地线,所述第七电阻另一端连接所述第八电阻一端以及第九电阻一端以及第二储存芯片的E0引脚、E1引脚、E2引脚以及GND引脚;所述转换芯片的DDC_SCL引脚连接所述第八电阻另一端以及所述第二储存芯片的SCL 引脚;所述转换芯片的DDC_SDA引脚连接所述第二储存芯片的SCL引脚以及所述第九电阻的另一端;所述第二储存芯片的WP#引脚连接所述第十电阻一端,所述第二储存芯片的VDD引脚连接所述第十电阻另一端以及所述第二电容一端以及电源VCC3,所述第二电容另一端接地;所述转换芯片的其余引脚与所述主板一一对应连接。
优选地,所述转换芯片的型号为PS8625。
优选地,所述第一储存芯片以及所述第二储存芯片的型号为AT24C02D。
本实用新型有益效果在于:工作时,不同的显示屏分辨率信息会储存在储存电路当中,当连接到显示屏时,储存电路当中的信息发送至主板并通过BIOS 模块读取/写入分辨率信息,再通过转换模块将DP信号转换为LVDS信号输出,此电路通过BIOS模块与储存电路的连接,巧妙的解决了一块主板无法同时读取两个不同显示屏分辨率的问题,通过此电路使用双显示屏变得更加简单快捷;此电路的电路结构简单,实用性高。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将结合附图及实施例对本实用新型作进一步说明,下面描述中的附图仅仅是本发明的部分实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他附图:
图1是本实用新型较佳实施例的标准主板双驱动屏应用电路的原理框图;
图2是本实用新型较佳实施例的标准主板双驱动屏应用电路的单元电路原理图。
具体实施方式
为了使本实用新型实施例的目的、技术方案和优点更加清楚,下面将结合本实用新型实施例中的技术方案进行清楚、完整的描述,显然,所描述的实施例是本实用新型的部分实施例,而不是全部实施例。基于本发明的实施例,本领域普通技术人员在没有付出创造性劳动的前提下所获得的所有其他实施例,都属于本实用新型的保护范围。
本实用新型较佳实施例的标准主板双驱动屏应用电路如图1和图2所示,包括主板1,标准主板双驱动主板驱动屏应用电路包括储存电路2、将DP信号转换为LVDS信号的转换模块3,和与转换模块3连接的LVDS接口4;主板1 上集成有BIOS模块5,BIOS模块5与储存电路2连接,储存电路2与转换模块3连接;储存电路2、转换模块3,和LVDS接口4组成一个单元6,该单元 6设置为多个;工作时,不同的显示屏分辨率信息会储存在储存电路当中,当连接到显示屏时,储存电路当中的信息发送至主板并通过BIOS模块读取/写入分辨率信息,再通过转换模块将DP信号转换为LVDS信号输出,此电路通过 BIOS模块与储存电路的连接,巧妙的解决了一块主板无法同时读取两个不同显示屏分辨率的问题,实现了一块主板驱动双显示屏的目的,通过此电路使用双显示屏变得更加简单快捷;此电路的电路结构简单,实用性高。
本实用新型较佳实施例的标准主板双驱动屏应用电路如图1和图2所示所示,转换模块3包括转换芯片31,储存电路2包括第一电阻R1、第二电阻R2、第三电阻R3、第四电阻R4、第五电阻R5、第六电阻R6、第七电阻R7、第八电阻R8、第九电阻R9、第十电阻R10、第一电容C1、第二电容C2、第一储存芯片U1和第二储存芯片U2;转换芯片31的TAON引脚、TB0N引脚、TC0N引脚、TD0N引脚、TCK0N引脚、TA1N引脚、TB1N引脚、TC1N引脚、TD1N引脚以及TCK1N引脚一一对应连接LVDS接口4的第七引脚、第九引脚、第十一引脚、第十七引脚、第十五引脚、第十九引脚、第二十一引脚、第二十三引脚、第二十九引脚以及第二十七引脚;转换芯片31的TA0P引脚、TB0P引脚、TC0P引脚、TD0P引脚、CLK0P引脚、TA1P引脚、TB1P引脚、TC1P引脚、TD1P引脚以及CLK1P引脚以一一对应连接LVDS接口4的第八引脚、第十引脚、第十二引脚、第十八引脚、第十六引脚、第二十引脚、第二十二引脚、第二十四引脚、第三十引脚以及第二十八引脚;LVDS接口4的其余引脚与主板1对应连接;转换芯片31的GND引脚接地,转换芯片31的GPIO1引脚链接第一储存芯片 U1的WP#引脚,转换芯片31的CSDA引脚连接第一储存芯片U1的SDA引脚以及第四电阻R4的一端,第四电阻R4连接第一电容C1一端以及第一储存芯片 U1的VDD引脚以及第三电阻R3一端以及电源VCC3,转换芯片31的CSC引脚连接第一储存芯片U1的SCL引脚以及第三电阻R3另一端,第一储存芯片U1 的E0引脚连接第一储存芯片U1的E1引脚、E2引脚、GND引脚以及第二电阻 R2一端以及第一电容C1另一端以及地线,第一储存芯片U1的E1引脚连接第一电阻R1一端以及第二电阻R2另一端,第一电阻R1另一端连接电源VCC3;转换芯片31的REXT引脚连接第五电阻R5一端,转换芯片31的RLV_AMP引脚连接第六电阻R6一端以及第七电阻R7一端,第五电阻R5另一端连接第六电阻R6另一端以及地线,第七电阻R7另一端连接第八电阻R8一端以及第九电阻R9一端以及第二储存芯片U2的E0引脚、E1引脚、E2引脚以及GND引脚;转换芯片31的DDC_SCL引脚连接第八电阻R8另一端以及第二储存芯片U2的 SCL引脚;转换芯片31的DDC_SDA引脚连接第二储存芯片U2的SCL引脚以及第九电阻R9的另一端;第二储存芯片U2的WP#引脚连接第十电阻R10一端,第二储存芯片U2的VDD引脚连接第十电阻R10另一端以及第二电容C2一端以及电源VCC3,第二电容C2另一端接地;转换芯片31的其余引脚与主板1一一对应连接;此电路通过各元器件之间的连接,可使得输入输出信号在一个稳定的电压下进行输入输出,提高了电路的稳定性。
其中,转换芯片的型号为PS8625,第一储存芯片和第二储存芯片的型号为AT24C02D。
应当理解的是,对本领域普通技术人员来说,可以根据上述说明加以改进或变换,而所有这些改进和变换都属于本实用新型所附权利要求的保护范围。

Claims (4)

1.一种标准主板双驱动屏应用电路,包括主板,其特征在于,所述标准主板双驱动主板驱动屏应用电路包括储存电路、多个将DP信号转换为LVDS信号的转换模块,和与所述转换模块连接的LVDS接口;所述主板上集成有BIOS模块,所述BIOS模块与所述储存电路连接,所述储存电路与所述转换模块连接;所述储存电路、所述转换模块,和所述LVDS接口组成一个单元,该单元设置为多个。
2.根据权利要求1所述的标准主板双驱动屏应用电路,其特征在于,所述转换模块包括转换芯片,所述储存电路包括第一电阻、第二电阻、第三电阻、第四电阻、第五电阻、第六电阻、第七电阻、第八电阻、第九电阻、第十电阻、第一电容、第二电容、第一储存芯片和第二储存芯片;所述转换芯片的TAON引脚、TB0N引脚、TC0N引脚、TD0N引脚、TCK0N引脚、TA1N引脚、TB1N引脚、TC1N引脚、TD1N引脚以及TCK1N引脚一一对应连接所述LVDS接口的第七引脚、第九引脚、第十一引脚、第十七引脚、第十五引脚、第十九引脚、第二十一引脚、第二十三引脚、第二十九引脚以及第二十七引脚;所述转换芯片的TA0P引脚、TB0P引脚、TC0P引脚、TD0P引脚、CLK0P引脚、TA1P引脚、TB1P引脚、TC1P引脚、TD1P引脚以及CLK1P引脚以一一对应连接所述LVDS接口的第八引脚、第十引脚、第十二引脚、第十八引脚、第十六引脚、第二十引脚、第二十二引脚、第二十四引脚、第三十引脚以及第二十八引脚;所述LVDS接口的其余引脚与所述主板对应连接;所述转换芯片的GND引脚接地,所述转换芯片的GPIO1引脚链接所述第一储存芯片的WP#引脚,所述转换芯片的CSDA引脚连接所述第一储存芯片的SDA引脚以及第四电阻的一端,所述第四电阻连接所述第一电容一端以及所述第一储存芯片的VDD引脚以及所述第三电阻一端以及电源VCC3,所述转换芯片的CSC引脚连接所述第一储存芯片的SCL引脚以及所述第三电阻另一端,所述第一储存芯片的E0连接所述第一储存芯片的E1引脚、E2引脚、GND引脚一所述第二电阻一端以及所述第一电容另一端以及地线,所述第一储存芯片的E1引脚连接所述第一电阻一端以及所述第二电阻另一端,所述第一电阻另一端连接电源VCC3;所述转换芯片的REXT引脚连接所述第五电阻一端,所述转换芯片的RLV_AMP引脚连接所述第六电阻一端以及所述第七电阻一端,所述第五电阻另一端连接所述第六电阻另一端以及地线,所述第七电阻另一端连接所述第八电阻一端以及第九电阻一端以及第二储存芯片的E0引脚、E1引脚、E2引脚以及GND引脚;所述转换芯片的DDC_SCL引脚连接所述第八电阻另一端以及所述第二储存芯片的SCL引脚;所述转换芯片的DDC_SDA引脚连接所述第二储存芯片的SCL引脚以及所述第九电阻的另一端;所述第二储存芯片的WP#引脚连接所述第十电阻一端,所述第二储存芯片的VDD引脚连接所述第十电阻另一端以及所述第二电容一端以及电源VCC3,所述第二电容另一端接地;所述转换芯片的其余引脚与所述主板一一对应连接。
3.根据权利要求2所述的标准主板双驱动屏应用电路,其特征在于,所述转换芯片的型号为PS8625。
4.根据权利要求2所述的标准主板双驱动屏应用电路,其特征在于,所述第一储存芯片以及所述第二储存芯片的型号为AT24C02D。
CN201721550671.0U 2017-11-20 2017-11-20 一种标准主板双驱动屏应用电路 Active CN207650596U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201721550671.0U CN207650596U (zh) 2017-11-20 2017-11-20 一种标准主板双驱动屏应用电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201721550671.0U CN207650596U (zh) 2017-11-20 2017-11-20 一种标准主板双驱动屏应用电路

Publications (1)

Publication Number Publication Date
CN207650596U true CN207650596U (zh) 2018-07-24

Family

ID=62889349

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201721550671.0U Active CN207650596U (zh) 2017-11-20 2017-11-20 一种标准主板双驱动屏应用电路

Country Status (1)

Country Link
CN (1) CN207650596U (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109547712A (zh) * 2019-01-18 2019-03-29 深圳市巨潮科技股份有限公司 基于fpga的dp信号分配系统
CN110213506A (zh) * 2019-06-06 2019-09-06 深圳市智微智能科技开发有限公司 一种嵌入式主板实现双lvds显示输出的电路及方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109547712A (zh) * 2019-01-18 2019-03-29 深圳市巨潮科技股份有限公司 基于fpga的dp信号分配系统
CN110213506A (zh) * 2019-06-06 2019-09-06 深圳市智微智能科技开发有限公司 一种嵌入式主板实现双lvds显示输出的电路及方法

Similar Documents

Publication Publication Date Title
CN207650596U (zh) 一种标准主板双驱动屏应用电路
CN207663771U (zh) 公共电压发生电路
CN206805498U (zh) 一种手写液晶显示屏字迹擦除电路
CN102213974A (zh) 电脑主板
CN207441040U (zh) 一种多屏互动型电子黑板
CN208093124U (zh) 一种移动终端及其双lvds屏驱动装置
CN207425324U (zh) 一种显示驱动系统和一体式电脑
CN206162893U (zh) 一种无尘电子教学仪
CN202502716U (zh) 基于usb存储接口的led显示屏异步控制器
CN209514606U (zh) 新型热插拔显示器控制系统和计算机设备
CN205692996U (zh) 连接器公座、连接器母座以及连接器
CN201364559Y (zh) 触控显示屏
CN2793855Y (zh) 微机接口综合实验装置
CN206584636U (zh) 一种单片机实验系统
CN206805993U (zh) 具有背光驱动显示的无纸记录仪
CN206563928U (zh) 一种mxm十二显dp输出主板
CN212302175U (zh) 一种用于优化时间显示的电泳型电子纸装置
CN210377434U (zh) 一种多网口多主机医疗显示器的自动切换控制系统
CN204288772U (zh) Lcd驱动电路
CN102819284B (zh) 一种主板共用的显示器系统
CN204856475U (zh) 一种信号转换电路
CN204906555U (zh) 一种简化型mhl控制电路
CN209149181U (zh) 一种dds控制电路
CN104599569A (zh) 一种与非门电路演示实验装置
CN207801901U (zh) 一种主板直连端口电路

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant
CP01 Change in the name or title of a patent holder

Address after: 518000 Guangdong city of Shenzhen province Futian District Che Kung Temple Tairan nine road Haisong building B-1303

Patentee after: Shenzhen smart Micro Intelligent Technology Co., Ltd

Address before: 518000 Guangdong city of Shenzhen province Futian District Che Kung Temple Tairan nine road Haisong building B-1303

Patentee before: JWIPC TECHNOLOGY DEVELOPMENT Ltd.

CP01 Change in the name or title of a patent holder