CN206003084U - 一种pcb板 - Google Patents

一种pcb板 Download PDF

Info

Publication number
CN206003084U
CN206003084U CN201620567050.2U CN201620567050U CN206003084U CN 206003084 U CN206003084 U CN 206003084U CN 201620567050 U CN201620567050 U CN 201620567050U CN 206003084 U CN206003084 U CN 206003084U
Authority
CN
China
Prior art keywords
resistance
resistor
connects
pin
negative
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201620567050.2U
Other languages
English (en)
Inventor
阮仕涛
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Prafly Technology Co Ltd
Original Assignee
Shenzhen Prafly Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Prafly Technology Co Ltd filed Critical Shenzhen Prafly Technology Co Ltd
Priority to CN201620567050.2U priority Critical patent/CN206003084U/zh
Application granted granted Critical
Publication of CN206003084U publication Critical patent/CN206003084U/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Details Of Connecting Devices For Male And Female Coupling (AREA)

Abstract

本实用新型公开了一种PCB板,包括具有公共管脚的第一电阻和第二电阻以及具有公共管脚的第三电阻和第四电阻,其中:第一电阻和第二电阻的公共管脚连接发送信号接入口的正端,第一电阻的另一管脚连接PCIE接口的正发送端,第二电阻的另一管脚连接SATA接口的正发送端;第三电阻和第四电阻的公共管脚连接发送信号接入口的负端,第三电阻的另一管脚连接PCIE接口的负发送端,第四电阻的另一管脚连接SATA接口的负发送端。实施本实用新型的有益效果是,通过器件摆放合理的PCB走线设计,实现根据不同的需求在PCIE接口的设备和SATA接口的设备之间进行通讯,同时降低信号的反射,提高信号的完整性。

Description

一种PCB板
技术领域
本实用新型涉及PCB板设计领域,更具体地说,涉及一种具有两用功能的连接的PCB板。
背景技术
在现有的电路设计中,选用两种不同网络通讯的连接方式通常采用跳线方式,但该种方式连接的可靠性差,容易出现松动造成接触不良,且对于这种双选择的电路,PCB板上器件的布线方式极为重要,器件布线位置不准确将出现器件走线形成桩线走线,对高速数字信号来说将会出现反射现象,给信号完整性带来严重的影响,甚至会导致传输系统出错崩溃。
实用新型内容
本实用新型要解决的技术问题在于,针对现有技术的上述缺陷,提供一种PCB板。
本实用新型解决其技术问题所采用的技术方案是:构造一种PCB板,包括具有公共管脚的第一电阻和第二电阻以及具有公共管脚的第三电阻和第四电阻,其中:第一电阻和第二电阻的公共管脚连接发送信号接入口的正端,第一电阻的另一管脚连接PCIE接口的正发送端,第二电阻的另一管脚连接SATA接口的正发送端;
第三电阻和第四电阻的公共管脚连接发送信号接入口的负端,第三电阻的另一管脚连接PCIE接口的负发送端,第四电阻的另一管脚连接SATA接口的负发送端。
在上述PCB板中,所述PCB板还包括具有公共管脚的第五电阻和第六电阻以及具有公共管脚的第七电阻和第八电阻,其中:第五电阻和第六电阻的公共管脚连接接收信号接入口的正端,第五电阻的另一管脚连接PCIE接口的正接收端,第六电阻的另一管脚连接SATA接口的正接收端;
第七电阻和第八电阻的公共管脚连接接收信号接入口的负端,第七电阻的另一管脚连接PCIE接口的负接收端,第八电阻的另一管脚连接SATA接口的负接收端。
在上述PCB板中,使用PCIE网络通讯时,所述第一电阻和所述第三电阻处于连接状态,所述第二电阻和所述第四电阻处于不连接状态;所述第五电阻和所述第七电阻处于连接状态,所述第六电阻和所述第八电阻处于不连接状态。
在上述PCB板中,使用SATA网络通讯时,所述第一电阻和所述第三电阻处于不连接状态,所述第二电阻和所述第四电阻处于连接状态,所述第五电阻和所述第七电阻处于不连接状态,所述第六电阻和第八电阻处于连接状态。
实施本实用新型的一种PCB板,具有以下有益效果:通过器件摆放合理的PCB走线设计,实现根据不同的需求在PCIE接口的设备和SATA接口的设备之间进行通讯,同时降低信号的反射,提高信号的完整性。
附图说明
下面将结合附图及实施例对本实用新型作进一步说明,附图中:
图1是本实用新型一种PCB板的原理图;
图2是本实用新型一种PCB板的发送端的布线示意图;
图3是本实用新型一种PCB板的接收端的布线示意图。
具体实施方式
为了对本实用新型的技术特征、目的和效果有更加清楚的理解,现对照附图详细说明本实用新型的具体实施方式。
如图1所示,为本实用新型一种PCB板的原理图,以PETN0/PETP0、PERN0/PERP0为例,其为设备端的发送信号接入口和接收信号接入口,具体地,该PCB板包括第一电阻R616,第二电阻R612,第三电阻R617和第四电阻R613。其中:第一电阻R616的一端连接PCIE接口的正发送端MPE_PE_TX7_N,第一电阻R616的另一端和第二电阻R612的一端连接发送信号接入口的正端PETN0,第二电阻R612的另一端连接SATA接口的正发送端SATA_TXN3,第三电阻R617的一端和第四电阻R613的一端连接发送信号接入口的负端PETP0,第三电阻R617的另一端连接PCIE接口的负发送端MPE_PE_TX7_P,第四电阻R613的另一端连接SATA接口的负发送端SATA_TXP3。
相应的,该PCB板还包括第五电阻R604,第六电阻R614,第七电阻R607和第八电阻R615。其中:第五电阻R604的一端和第六电阻R614的一端连接接收信号接入口的正端PERN0,第五电阻R604的另一端连接PCIE接口的正接收端MPE_PE_RX7_N,第六电阻R614的另一端连接SATA接口的正接收端SATA_RXN3。第七电阻R607的一端和第八电阻R615的一端连接接收信号接入口的负端PERP0,第七电阻R607的另一端连接PCIE接口的负接收端MPE_PE_RX7_P,第八电阻R615的另一端连接SATA接口的负接收端SATA_RXP3。
依上述的连接关系,该PCB板可根据不同接口设备的需求,选择PCIE接口的设备和SATA接口的设备,当接口接入PCIE接口的设备时,第一电阻R616和第三电阻R617需要上,而第二电阻R612和第四电阻R613设置为不连接状态,此时发送信号接入口的正端PETN0经第一电阻R616连接PCIE接口的正发送端MPE_PE_TX7_N,发送信号接入口的负端PETP0经第三电阻R617连接PCIE接口的负发送端MPE_PE_TX7_P。同时第五电阻R604和第七电阻R607需要上,而第六电阻R614和第八电阻R615设置为不连接状态,此时接收信号接入口的正端PERN0经第五电阻R604连接PCIE接口的正接收端MPE_PE_RX7_N,接收信号接入口的负端PERP0经第七电阻R607连接PCIE接口的负接收端MPE_PE_TRX7_P。
相应地,当接口接入SATA接口的设备时,第二电阻R612和第四电阻R613需要上,而第一电阻R616和第三电阻R617设置为不连接状态,此时发送信号接入口的正端PETN0经第二电阻R612连接SATA接口的正发送端SATA_TXN3,发送信号接入口的负端PETP0经第四电阻R613连接SATA接口的负发送端SATA_TXP3。同时第六电阻R614和第八电阻R615需要上,而第五电阻R604和第七电阻R607设置为不连接状态,此时接收信号接入口的正端PERN0经第六电阻R614连接SATA接口的正接收端SATA_RXN3,接收信号接入口的负端PERP0经第八电阻R615连接SATA接口的负接收端SATA_RXP3。从而实现两种不同网络之间的切换。
如图2所示,为本实用新型一种PCB板的发送端的布线示意图,如图所示,第一电阻R616和第二电阻R612具有一个公共管脚,该公共管脚连接发送信号接入口的正端PETN0,而第一电阻R616的另一个管脚连接PCIE接口的正发送端MPE_PE_TX7_N,第二电阻R612的另一个管脚连接SATA接口的正发送端SATA_TXN3。第三电阻R617和第四电阻R613具有一个公共管脚,该公共管脚连接发送信号接入口的负端PETP0,第三电阻R617的另一个管脚连接PCIE接口的负发送端MPE_PE_TX7_P,第四电阻R613的另一个管脚连接SATA接口的负发送端SATA_TXP3。
如图3所示,为本实用新型一种PCB板的接收端的布线示意图,如图所示第五电阻R604和第六电阻R614具有公共管脚,该公共管脚连接接收信号接入口的正端PERN0,第五电阻R604具有的另外一个管脚连接PCIE接口的正接收端MPE_PE_RX7_N,第六电阻R614具有的另外一个管脚连接SATA接口的正接收端SATA_RXN3。第七电阻R607和第八电阻R615同样地也具有公共管脚,该公共管脚连接接收信号接入口的负端PERP0,第七电阻R607具有的另外一个管脚连接PCIE接口的负接收端MPE_PE_RX7_P,第八电阻R615具有的另外一个管脚连接SATA接口的负接收端SATA_RXP3。
也就是说,在接入PCIE网络通讯时,只需将第一电阻R616和第三电阻R617以及第五电阻R604和第七电阻R607设置一个预设的阻值,比如零欧姆,使其处于连接状态,而其余电阻则设置为不连接状态,即实现PCIE网络的接入。同样地,在接入SATA网络通讯时,只需将第二电阻R612和第四电阻R613以及第六电阻R614和第八电阻R615设置一个预设的阻值,比如零欧姆,使其处于连接状态,而其余电阻设置为不连接状态,即实现SATA网络的接入。因此通过这种合理的器件布线方式,应用于具有两用功能的连接,能够降低信号的反射,提高信号的完整性。
本实用新型还提供一种PCB器件布线方法,实现在不同网络之间的切换连接,该方法包括:
将第一电阻R616和第二电阻R612的公共管脚连接发送信号接入口的正端PETN0,第一电阻R616的另一个管脚连接PCIE接口的正发送端MPE_PE_TX7_N,第二电阻R612的另一个管脚连接SATA接口的正发送端SATA_TXN3;
将第三电阻R617和第四电阻R613的公共管脚连接发送信号接入口的负端PETP0,第三电阻R617的另一个管脚连接PCIE接口的负发送端MPE_PE_TX7_P,第四电阻R613的另一个管脚连接SATA接口的负发送端SATA_TXP3。
将第五电阻R604和第六电阻R614的公共管脚连接接收信号接入口的正端PERN0,第五电阻R604具有的另外一个管脚连接PCIE接口的正接收端MPE_PE_RX7_N,第六电阻R614具有的另外一个管脚连接SATA接口的正接收端SATA_RXN3;
第七电阻R607和第八电阻R615的公共管脚连接接收信号接入口的负端PERP0,第七电阻R607具有的另外一个管脚连接PCIE接口的负接收端MPE_PE_RX7_P,第八电阻R615具有的另外一个管脚连接SATA接口的负接收端SATA_RXP3。
具体地,当需要使用PCIE网络通讯时,将第一电阻R616和第三电阻R617设置为连接状态,将第二电阻R612和第四电阻R613置为不连接状态,将第五电阻R604和第七电阻R607设置为连接状态,将第六电阻R614和第八电阻R615置为不连接状态。当需要使用SATA网络通讯时,将第一电阻R616和第三电阻R617置为不连接状态,将第二电阻R612和第四电阻R613设置为连接状态,将第五电阻R604和第七电阻R607置为不连接状态,将第六电阻R614和第八电阻R615设置为连接状态。通过合理的走线设计从而实现两种不同网络功能的连接,提高信号的完整性。
相较于现有技术,本实用新型一种PCB板,通过器件摆放合理的PCB走线设计,实现根据不同的需求在PCIE接口的设备和SATA接口的设备之间进行通讯,同时降低信号的反射,提高信号的完整性。
上面结合附图对本实用新型的实施例进行了描述,但是本实用新型并不局限于上述的具体实施方式,上述的具体实施方式仅仅是示意性的,而不是限制性的,本领域的普通技术人员在本实用新型的启示下,在不脱离本实用新型宗旨和权利要求所保护的范围情况下,还可做出很多形式,这些均属于本实用新型的保护之内。

Claims (4)

1.一种PCB板,其特征在于,包括具有公共管脚的第一电阻和第二电阻以及具有公共管脚的第三电阻和第四电阻,其中:第一电阻和第二电阻的公共管脚连接发送信号接入口的正端,第一电阻的另一管脚连接PCIE接口的正发送端,第二电阻的另一管脚连接SATA接口的正发送端;
第三电阻和第四电阻的公共管脚连接发送信号接入口的负端,第三电阻的另一管脚连接PCIE接口的负发送端,第四电阻的另一管脚连接SATA接口的负发送端。
2.根据权利要求1所述的PCB板,其特征在于,所述PCB板还包括具有公共管脚的第五电阻和第六电阻以及具有公共管脚的第七电阻和第八电阻,其中:第五电阻和第六电阻的公共管脚连接接收信号接入口的正端,第五电阻的另一管脚连接PCIE接口的正接收端,第六电阻的另一管脚连接SATA接口的正接收端;
第七电阻和第八电阻的公共管脚连接接收信号接入口的负端,第七电阻的另一管脚连接PCIE接口的负接收端,第八电阻的另一管脚连接SATA接口的负接收端。
3.根据权利要求2所述的PCB板,其特征在于,使用PCIE网络通讯时,所述第一电阻和所述第三电阻处于连接状态,所述第二电阻和所述第四电阻处于不连接状态;所述第五电阻和所述第七电阻处于连接状态,所述第六电阻和所述第八电阻处于不连接状态。
4.根据权利要求2所述的PCB板,其特征在于,使用SATA网络通讯时,所述第一电阻和所述第三电阻处于不连接状态,所述第二电阻和所述第四电阻处于连接状态,所述第五电阻和所述第七电阻处于不连接状态,所述第六电阻和第八电阻处于连接状态。
CN201620567050.2U 2016-06-14 2016-06-14 一种pcb板 Expired - Fee Related CN206003084U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201620567050.2U CN206003084U (zh) 2016-06-14 2016-06-14 一种pcb板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201620567050.2U CN206003084U (zh) 2016-06-14 2016-06-14 一种pcb板

Publications (1)

Publication Number Publication Date
CN206003084U true CN206003084U (zh) 2017-03-08

Family

ID=58205660

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201620567050.2U Expired - Fee Related CN206003084U (zh) 2016-06-14 2016-06-14 一种pcb板

Country Status (1)

Country Link
CN (1) CN206003084U (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113341295A (zh) * 2021-05-08 2021-09-03 山东英信计算机技术有限公司 一种测试治具和测试系统

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113341295A (zh) * 2021-05-08 2021-09-03 山东英信计算机技术有限公司 一种测试治具和测试系统
CN113341295B (zh) * 2021-05-08 2023-08-18 山东英信计算机技术有限公司 一种测试治具和测试系统

Similar Documents

Publication Publication Date Title
CN204258828U (zh) 实现机顶盒与eoc模块一体化的网络接口电路
CN206003084U (zh) 一种pcb板
CN201114104Y (zh) 网线线序变换器
CN209016393U (zh) 一种用于馈线终端调试的一分二网线及馈线终端
CN203618007U (zh) 一种带光口的多通道以太网电缆延长器主端
CN202616765U (zh) 千兆以太网供电过压保护器
CN201413988Y (zh) 防雷装置、防雷转接头、防雷电缆及具有该电缆的电子设备
CN210466075U (zh) 一种衣架吊挂系统信息采集及控制装置
CN203422741U (zh) 一种总线信号配线装置
CN203942105U (zh) 结构稳定式网络摄像机线
CN209150335U (zh) Pcba板间连接模块
CN202308703U (zh) 基站传输系统及其bts侧标准化abis接口
CN201414251Y (zh) Led控制系统信号传输装置
CN204190784U (zh) 一种以太网信号测试接口转换电路
CN209311577U (zh) 一种可调节rs422接口匹配电阻的设备
CN103457744A (zh) 8线制网卡
CN204945998U (zh) 具有备份双绞线的电脑主机延长装置
CN203521838U (zh) 电路转接板及电气连接装置
CN203367535U (zh) 一种用于轨道交通通信设备的网口连接结构
CN104241992A (zh) 一种新的rj45网络信息模块设计
CN201956547U (zh) 一种实现数据信号和电源信号共缆传输的接线装置
CN203645103U (zh) 串口调试线缆系统
CN210007077U (zh) 用于真空检测信号传输的连接装置
CN201820983U (zh) 网络设备连接转换接口设备
CN207460180U (zh) 一种64k光电转换装置的自环工具

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20170308

Termination date: 20200614