CN204539122U - 一种基于dds的同步信号源 - Google Patents

一种基于dds的同步信号源 Download PDF

Info

Publication number
CN204539122U
CN204539122U CN201520342410.4U CN201520342410U CN204539122U CN 204539122 U CN204539122 U CN 204539122U CN 201520342410 U CN201520342410 U CN 201520342410U CN 204539122 U CN204539122 U CN 204539122U
Authority
CN
China
Prior art keywords
pin
dds chip
chip
dds
signal output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201520342410.4U
Other languages
English (en)
Inventor
王静
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xian University of Science and Technology
Original Assignee
Xian University of Science and Technology
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Xian University of Science and Technology filed Critical Xian University of Science and Technology
Priority to CN201520342410.4U priority Critical patent/CN204539122U/zh
Application granted granted Critical
Publication of CN204539122U publication Critical patent/CN204539122U/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Mobile Radio Communication Systems (AREA)

Abstract

本实用新型公开了一种基于DDS的同步信号源,包括型号均为AD9851的DDS芯片U1和DDS芯片U2,用于使DDS芯片U1和DDS芯片U2的相位同步的相位同步电路,以及用于接入外部时钟的外部时钟输入接口P1和用于接入外部电源及控制信号的外部电源及控制信号输入接口P5;DDS芯片U1的地20引脚和第21引脚上接有第一射频信号输出电路,DDS芯片U2的第21引脚上接有第二射频信号输出电路,DDS芯片U2的第20引脚上接有第三射频信号输出电路;相位同步电路包括芯片74AC74SC。本实用新型电路结构简单,实现方便,相位同步度高,温度漂移特性好,工作可靠性高,通用性强,使用效果好,便于推广使用。

Description

一种基于DDS的同步信号源
技术领域
本实用新型属于射频通信技术领域,具体涉及一种基于DDS的同步信号源。
背景技术
DDS是直接数字式频率合成器(Direct Digital Synthesizer)的英文缩写。与传统的频率合成器相比,DDS具有低成本、低功耗、高分辨率和快速转换时间等优点,广泛使用在电信与电子仪器领域,是实现设备全数字化的一个关键技术。在现有的射频系统中往往需要多个DDS频率合成器,而且需要保持它们直接的相位关系,此时就需要有能够实现多个DDS相位同步的电路来完成,但是,现有技术中缺乏电路结构简单、实现方便、能够精确同步、温度漂移特性好、工作可靠性高、通用性强的基于DDS的同步信号源。
实用新型内容
本实用新型所要解决的技术问题在于针对上述现有技术中的不足,提供一种基于DDS的同步信号源,其电路结构简单,实现方便,相位同步度高,温度漂移特性好,工作可靠性高,通用性强,使用效果好,便于推广使用。
为解决上述技术问题,本实用新型采用的技术方案是:一种基于DDS的同步信号源,其特征在于:包括型号均为AD9851的DDS芯片U1和DDS芯片U2,用于使DDS芯片U1和DDS芯片U2的相位同步的相位同步电路,以及用于接入外部时钟的外部时钟输入接口P1和用于接入外部电源及控制信号的外部电源及控制信号输入接口P5;所述DDS芯片U1的地20引脚和第21引脚上接有第一射频信号输出电路,所述DDS芯片U2的第21引脚上接有第二射频信号输出电路,所述DDS芯片U2的第20引脚上接有第三射频信号输出电路;所述外部时钟输入接口P1为具有2个引脚的接口,所述外部电源及控制信号输入接口P5为具有8个引脚的接口,所述DDS芯片U1的第7引脚和DDS芯片U2的第7引脚均与所述外部电源及控制信号输入接口P5的用于接入控制时钟信号的第5引脚相接,所述DDS芯片U1的第12引脚通过电阻R110接地,所述DDS芯片U2的第12引脚通过电阻R120接地,所述DDS芯片U1的第22引脚和DDS芯片U2的第22引脚均与所述外部电源及控制信号输入接口P5的用于接入复位信号的第6引脚相接,所述DDS芯片U1的第25引脚与所述外部电源及控制信号输入接口P5的用于接入给DDS芯片U1提供的控制命令数据的第7引脚相接,所述DDS芯片U2的第25引脚与所述外部电源及控制信号输入接口P5的用于接入给DDS芯片U2提供的控制命令数据的第8引脚相接;所述相位同步电路包括芯片74AC74SC,所述芯片74AC74SC的第2引脚与所述外部电源及控制信号输入接口P5的用于接入同步控制信号的第4引脚相接,所述芯片74AC74SC的第3引脚和第11引脚,以及所述DDS芯片U1的第9引脚和DDS芯片U2的第9引脚均与所述外部时钟输入接口P1的第1引脚相接,所述芯片74AC74SC的第12引脚与第5引脚相接,所述DDS芯片U1的第8引脚和DDS芯片U2的第8引脚均与所述芯片74AC74SC的第9引脚相接。
上述的一种基于DDS的同步信号源,其特征在于:所述第一射频信号输出电路包括型号为T1-6T的射频变压器U4和具有2个引脚的射频信号输出接口P2,所述射频变压器U4的初级线圈的两端分别与所述DDS芯片U1的第20引脚和第21引脚相接,所述射频变压器U4的初级线圈的两端之间接有电阻R111,所述射频变压器U4的初级线圈的中间抽头通过电阻R113接地,所述射频变压器U4的次级线圈的一端与射频信号输出接口P2的第1引脚相接,所述射频变压器U4的次级线圈的另一端接地,所述射频信号输出接口P2的第2引脚接地。
上述的一种基于DDS的同步信号源,其特征在于:所述第二射频信号输出电路由电阻R123a、电容C185a和具有2个引脚的射频信号输出接口P3组成,所述射频信号输出接口P3的第1引脚通过电容C185a与所述DDS芯片U1的第21引脚相接,所述电容C185a与所述DDS芯片U1的第21引脚的连接端通过电阻R123a接地,所述射频信号输出接口P3的第2引脚接地。
上述的一种基于DDS的同步信号源,其特征在于:所述第三射频信号输出电路由电阻R123、电容C185和具有2个引脚的射频信号输出接口P4组成,所述射频信号输出接口P4的第1引脚通过电容C185与所述DDS芯片U1的第20引脚相接,所述电容C185与所述DDS芯片U1的第20引脚的连接端通过电阻R123接地,所述射频信号输出接口P4的第2引脚接地。
本实用新型与现有技术相比具有以下优点:
1、本实用新型电路结构简单,设计合理,实现方便。
2、本实用新型基于Anolog公司生产的信号为AD9851的DDS芯片U1和DDS芯片U2来实现基于DDS的同步信号源,并采用芯片74AC74SC来完成DDS芯片U1和DDS芯片U2两路DDS信号源的精确同步,使两路DDS信号源的相位误差小于0.02度,相位同步度高且两路DDS信号源具有相同的精度特性,且具有良好的温度漂移特性。
3、本实用新型的工作可靠性高,能够用于各类通信与测试系统中,通用性强,使用效果好,便于推广使用。
综上所述,本实用新型电路结构简单,实现方便,相位同步度高,温度漂移特性好,工作可靠性高,通用性强,使用效果好,便于推广使用。
下面通过附图和实施例,对本实用新型的技术方案做进一步的详细描述。
附图说明
图1为本实用新型的电路原理图。
附图标记说明:
1—相位同步电路;           2—第一射频信号输出电路;
3—第二射频信号输出电路;   4—第三射频信号输出电路。
具体实施方式
如图1所示,本实用新型包括型号均为AD9851的DDS芯片U1和DDS芯片U2,用于使DDS芯片U1和DDS芯片U2的相位同步的相位同步电路1,以及用于接入外部时钟的外部时钟输入接口P1和用于接入外部电源及控制信号的外部电源及控制信号输入接口P5;所述DDS芯片U1的地20引脚和第21引脚上接有第一射频信号输出电路2,所述DDS芯片U2的第21引脚上接有第二射频信号输出电路3,所述DDS芯片U2的第20引脚上接有第三射频信号输出电路4;所述外部时钟输入接口P1为具有2个引脚的接口,所述外部电源及控制信号输入接口P5为具有8个引脚的接口,所述DDS芯片U1的第7引脚和DDS芯片U2的第7引脚均与所述外部电源及控制信号输入接口P5的用于接入控制时钟信号的第5引脚相接,所述DDS芯片U1的第12引脚通过电阻R110接地,所述DDS芯片U2的第12引脚通过电阻R120接地,所述DDS芯片U1的第22引脚和DDS芯片U2的第22引脚均与所述外部电源及控制信号输入接口P5的用于接入复位信号的第6引脚相接,所述DDS芯片U1的第25引脚与所述外部电源及控制信号输入接口P5的用于接入给DDS芯片U1提供的控制命令数据的第7引脚相接,所述DDS芯片U2的第25引脚与所述外部电源及控制信号输入接口P5的用于接入给DDS芯片U2提供的控制命令数据的第8引脚相接;所述相位同步电路1包括芯片74AC74SC,所述芯片74AC74SC的第2引脚与所述外部电源及控制信号输入接口P5的用于接入同步控制信号的第4引脚相接,所述芯片74AC74SC的第3引脚和第11引脚,以及所述DDS芯片U1的第9引脚和DDS芯片U2的第9引脚均与所述外部时钟输入接口P1的第1引脚相接,所述芯片74AC74SC的第12引脚与第5引脚相接,所述DDS芯片U1的第8引脚和DDS芯片U2的第8引脚均与所述芯片74AC74SC的第9引脚相接。
具体接线时,如图1所示,所述外部时钟输入接口P1的第2引脚接地,所述外部电源及控制信号输入接口P5的第3引脚接地;所述DDS芯片U1的第3引脚、第4引脚、第6引脚和第23引脚均与外部+5V电源的数字供电输出端+5VD相接,所述DDS芯片U1的第11引脚、第16引脚和第18引脚均与外部+5V电源的模拟供电输出端+5VA相接,所述DDS芯片U1的第6引脚还通过并联的电容C115和电容C116接地,所述DDS芯片U1的第11引脚还通过电容C112接地,所述DDS芯片U1的第1引脚、第2引脚、第5引脚、第10引脚、第15引脚、第19引脚、第24引脚、第26引脚、第27引脚和第28引脚均接地;所述DDS芯片U2的第3引脚、第4引脚、第6引脚和第23引脚均与外部+5V电源的数字供电输出端+5VD相接,所述DDS芯片U2的第11引脚、第16引脚和第18引脚均与外部+5V电源的模拟供电输出端+5VA相接,所述DDS芯片U2的第6引脚还通过并联的电容C110和电容C120接地,所述DDS芯片U2的第11引脚还通过电容C122接地,所述DDS芯片U2的第1引脚、第2引脚、第5引脚、第10引脚、第15引脚、第19引脚、第24引脚、第26引脚、第27引脚和第28引脚均接地。
另外,为了接线的方便,还将外部+5V电源的数字供电输出端+5VD接到所述外部电源及控制信号输入接口P5的第1引脚,将外部+5V电源的模拟供电输出端+5VA接到所述外部电源及控制信号输入接口P5的第2引脚,这样与外部+5V电源的数字供电输出端+5VD相接的各引脚均接到所述外部电源及控制信号输入接口P5的第1引脚,与外部+5V电源的模拟供电输出端+5VA相接的各引脚均接到所述外部电源及控制信号输入接口P5的第2引脚。
如图1所示,本实施例中,所述第一射频信号输出电路2包括型号为T1-6T的射频变压器U4和具有2个引脚的射频信号输出接口P2,所述射频变压器U4的初级线圈的两端分别与所述DDS芯片U1的第20引脚和第21引脚相接,所述射频变压器U4的初级线圈的两端之间接有电阻R111,所述射频变压器U4的初级线圈的中间抽头通过电阻R113接地,所述射频变压器U4的次级线圈的一端与射频信号输出接口P2的第1引脚相接,所述射频变压器U4的次级线圈的另一端接地,所述射频信号输出接口P2的第2引脚接地。
如图1所示,本实施例中,所述第二射频信号输出电路3由电阻R123a、电容C185a和具有2个引脚的射频信号输出接口P3组成,所述射频信号输出接口P3的第1引脚通过电容C185a与所述DDS芯片U1的第21引脚相接,所述电容C185a与所述DDS芯片U1的第21引脚的连接端通过电阻R123a接地,所述射频信号输出接口P3的第2引脚接地。
如图1所示,本实施例中,所述第三射频信号输出电路4由电阻R123、电容C185和具有2个引脚的射频信号输出接口P4组成,所述射频信号输出接口P4的第1引脚通过电容C185与所述DDS芯片U1的第20引脚相接,所述电容C185与所述DDS芯片U1的第20引脚的连接端通过电阻R123接地,所述射频信号输出接口P4的第2引脚接地。
本实用新型使用时,在外部时钟输入接口P1上接入频率范围为100MHz~180MHz之间的任一频率的时钟信号,将所述外部电源及控制信号输入接口P5的第1引脚和第2引脚分别接到外部+5V电源的数字供电输出端+5VD和模拟供电输出端+5VA,并将所述外部电源及控制信号输入接口P5的第4~8引脚接到外部控制器(如单片机、ARM微处理器、DSP数字信号处理器、FPGA等)的IO端口上;所述外部电源及控制信号输入接口P5的第4引脚用于接入同步控制信号,然后输出给芯片74AC74SC,芯片74AC74SC输出的信号再输出给所述DDS芯片U1和DDS芯片U2,使所述DDS芯片U1和DDS芯片U2两路DDS信号精确同步;所述外部电源及控制信号输入接口P5的第5引脚用于接入控制时钟信号,对所述DDS芯片U1和DDS芯片U2的控制命令写入需要在此时钟的控制下完成;所述外部电源及控制信号输入接口P5的第6引脚用于接入复位信号,该同步信号源启动时需要利用此信号完成所述DDS芯片U1和DDS芯片U2的复位;所述外部电源及控制信号输入接口P5的第7引脚用于接入给DDS芯片U1提供的控制命令数据,所述外部电源及控制信号输入接口P5的第8引脚用于接入给DDS芯片U2提供的控制命令数据;所述DDS芯片U1产生的射频信号差分输出给第一射频信号输出电路2,经过第一射频信号输出电路2中的射频变压器U4将差分信号转换为单端信号并进行阻抗匹配后,通过射频信号输出接口P2输出;所述DDS芯片U2产生的两路射频信号分别通过第二射频信号输出电路3中的射频信号输出接口P3和第三射频信号输出电路4中的射频信号输出接口P4输出。
以上所述,仅是本实用新型的较佳实施例,并非对本实用新型作任何限制,凡是根据本实用新型技术实质对以上实施例所作的任何简单修改、变更以及等效结构变化,均仍属于本实用新型技术方案的保护范围内。

Claims (4)

1.一种基于DDS的同步信号源,其特征在于:包括型号均为AD9851的DDS芯片U1和DDS芯片U2,用于使DDS芯片U1和DDS芯片U2的相位同步的相位同步电路(1),以及用于接入外部时钟的外部时钟输入接口P1和用于接入外部电源及控制信号的外部电源及控制信号输入接口P5;所述DDS芯片U1的地20引脚和第21引脚上接有第一射频信号输出电路(2),所述DDS芯片U2的第21引脚上接有第二射频信号输出电路(3),所述DDS芯片U2的第20引脚上接有第三射频信号输出电路(4);所述外部时钟输入接口P1为具有2个引脚的接口,所述外部电源及控制信号输入接口P5为具有8个引脚的接口,所述DDS芯片U1的第7引脚和DDS芯片U2的第7引脚均与所述外部电源及控制信号输入接口P5的用于接入控制时钟信号的第5引脚相接,所述DDS芯片U1的第12引脚通过电阻R110接地,所述DDS芯片U2的第12引脚通过电阻R120接地,所述DDS芯片U1的第22引脚和DDS芯片U2的第22引脚均与所述外部电源及控制信号输入接口P5的用于接入复位信号的第6引脚相接,所述DDS芯片U1的第25引脚与所述外部电源及控制信号输入接口P5的用于接入给DDS芯片U1提供的控制命令数据的第7引脚相接,所述DDS芯片U2的第25引脚与所述外部电源及控制信号输入接口P5的用于接入给DDS芯片U2提供的控制命令数据的第8引脚相接;所述相位同步电路(1)包括芯片74AC74SC,所述芯片74AC74SC的第2引脚与所述外部电源及控制信号输入接口P5的用于接入同步控制信号的第4引脚相接,所述芯片74AC74SC的第3引脚和第11引脚,以及所述DDS芯片U1的第9引脚和DDS芯片U2的第9引脚均与所述外部时钟输入接口P1的第1引脚相接,所述芯片74AC74SC的第12引脚与第5引脚相接,所述DDS芯片U1的第8引脚和DDS芯片U2的第8引脚均与所述芯片74AC74SC的第9引脚相接。
2.按照权利要求1所述的一种基于DDS的同步信号源,其特征在于:所述第一射频信号输出电路(2)包括型号为T1-6T的射频变压器U4和具有2个引脚的射频信号输出接口P2,所述射频变压器U4的初级线圈的两端分别与所述DDS芯片U1的第20引脚和第21引脚相接,所述射频变压器U4的初级线圈的两端之间接有电阻R111,所述射频变压器U4的初级线圈的中间抽头通过电阻R113接地,所述射频变压器U4的次级线圈的一端与射频信号输出接口P2的第1引脚相接,所述射频变压器U4的次级线圈的另一端接地,所述射频信号输出接口P2的第2引脚接地。
3.按照权利要求1所述的一种基于DDS的同步信号源,其特征在于:所述第二射频信号输出电路(3)由电阻R123a、电容C185a和具有2个引脚的射频信号输出接口P3组成,所述射频信号输出接口P3的第1引脚通过电容C185a与所述DDS芯片U1的第21引脚相接,所述电容C185a与所述DDS芯片U1的第21引脚的连接端通过电阻R123a接地,所述射频信号输出接口P3的第2引脚接地。
4.按照权利要求1所述的一种基于DDS的同步信号源,其特征在于:所述第三射频信号输出电路(4)由电阻R123、电容C185和具有2个引脚的射频信号输出接口P4组成,所述射频信号输出接口P4的第1引脚通过电容C185与所述DDS芯片U1的第20引脚相接,所述电容C185与所述DDS芯片U1的第20引脚的连接端通过电阻R123接地,所述射频信号输出接口P4的第2引脚接地。
CN201520342410.4U 2015-05-25 2015-05-25 一种基于dds的同步信号源 Expired - Fee Related CN204539122U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201520342410.4U CN204539122U (zh) 2015-05-25 2015-05-25 一种基于dds的同步信号源

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201520342410.4U CN204539122U (zh) 2015-05-25 2015-05-25 一种基于dds的同步信号源

Publications (1)

Publication Number Publication Date
CN204539122U true CN204539122U (zh) 2015-08-05

Family

ID=53753078

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201520342410.4U Expired - Fee Related CN204539122U (zh) 2015-05-25 2015-05-25 一种基于dds的同步信号源

Country Status (1)

Country Link
CN (1) CN204539122U (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108768390A (zh) * 2018-05-23 2018-11-06 北京航空航天大学 一种基于dds芯片的高精度四通道信号源
CN108768392A (zh) * 2018-05-08 2018-11-06 成都大奇鹰科技有限公司 一种宽频率高精度频率合成器及频率合成方法
CN110088579A (zh) * 2017-10-06 2019-08-02 Vega格里沙贝两合公司 具有不同线路类型上的同步信号的雷达物位测量装置

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110088579A (zh) * 2017-10-06 2019-08-02 Vega格里沙贝两合公司 具有不同线路类型上的同步信号的雷达物位测量装置
US11015970B2 (en) 2017-10-06 2021-05-25 Vega Grieshaber Kg Radar level measurement device comprising synchronisation signals on different line types
CN108768392A (zh) * 2018-05-08 2018-11-06 成都大奇鹰科技有限公司 一种宽频率高精度频率合成器及频率合成方法
CN108768390A (zh) * 2018-05-23 2018-11-06 北京航空航天大学 一种基于dds芯片的高精度四通道信号源

Similar Documents

Publication Publication Date Title
CN204539122U (zh) 一种基于dds的同步信号源
CN201788271U (zh) 双工位成品电池测试系统
CN204287315U (zh) 基于stm32f103微控制器的电力监测系统
CN103792854A (zh) 基于模块化多电平换流器的柔性直流输电半实物仿真系统
CN105388805A (zh) 基于spi总线的测量控制系统
CN203502479U (zh) 基于屏蔽层载波通信的电力电缆地线电流的在线监测系统
CN203982127U (zh) 基于gprs的智能变电站在线温湿度监测装置
CN205246757U (zh) 一种电能表信号采集计量模块
CN205121261U (zh) 多元自动化控制开关矩阵
CN104572560A (zh) Usb和adc接口复用电路及复用方法
Stefanov et al. 3-phase smart power meter implemented in rf network
CN205901000U (zh) 一种电力专用调试线
CN205210878U (zh) 一种基于stm32单片机的usb接口转换设备
CN213399563U (zh) 一种ip地址编码电路
CN204406394U (zh) Usb和adc接口复用电路
CN105445545A (zh) 基于iec62056标准的三相谐波光纤电能表
CN201414123Y (zh) 射频开关矩阵控制器
CN203661040U (zh) 一种基于锁相环芯片adf4350的宽带信号发生器
CN204439166U (zh) 一种电容数字信号转换模块
CN207304570U (zh) 一种基于通用授时接口的时钟同步装置
CN207008041U (zh) 模拟量输入合并单元计量性能校验装置
CN109120267A (zh) 一种电力信号同步采样系统及方法
CN105573222A (zh) 一种具有拓展口的智能继电保护测试仪
CN206879107U (zh) 一种用于数字基带环回测试装置
CN203299813U (zh) 便携式通用串行总线接口盒

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20150805

Termination date: 20160525

CF01 Termination of patent right due to non-payment of annual fee