CN202956570U - 阵列基板及3d 显示装置 - Google Patents

阵列基板及3d 显示装置 Download PDF

Info

Publication number
CN202956570U
CN202956570U CN2012206790058U CN201220679005U CN202956570U CN 202956570 U CN202956570 U CN 202956570U CN 2012206790058 U CN2012206790058 U CN 2012206790058U CN 201220679005 U CN201220679005 U CN 201220679005U CN 202956570 U CN202956570 U CN 202956570U
Authority
CN
China
Prior art keywords
pixel cell
time period
gate line
display device
array base
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
CN2012206790058U
Other languages
English (en)
Inventor
张亮
邵喜斌
王丹
胡巍浩
许益祯
侯帅
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Beijing BOE Display Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Beijing BOE Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Beijing BOE Display Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN2012206790058U priority Critical patent/CN202956570U/zh
Application granted granted Critical
Publication of CN202956570U publication Critical patent/CN202956570U/zh
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Abstract

本实用新型提供一种阵列基板及3D显示装置,属于3D显示领域。其中,该阵列基板,包括基板、以矩阵形式形成于所述基板上的2n行像素单元,所述阵列基板还包括对应每行像素单元的栅极线,每条栅极线与对应的像素单元中的薄膜晶体管的栅极相连接,其中,所述栅极线按照预设时间周期接收栅极扫描信号,其中,对应第2k-1行像素单元的栅极线在预设时间周期的第一时间段内接收栅极扫描信号,对应第2k行像素单元的栅极线在预设时间周期的第二时间段内接收栅极扫描信号,其中,k为不小于1不大于n的自然数。本实用新型的技术方案能够在提高显示面板刷新频率的同时,保证像素电极的充电时间,实现3D显示。

Description

阵列基板及3D 显示装置
技术领域
本实用新型涉及3D显示领域,特别是指一种阵列基板及3D显示装置。 
背景技术
随着显示技术的发展,3D显示技术已成为显示装置的重要技术之一。主动快门式3D显示技术是一种实现成本较低的3D显示方式,其是通过提高画面的刷新率来实现3D效果,并配合3D眼镜的快速切换,使得观看者的双眼能观看对应的左、右眼图像,而形成立体影像的效果。 
由于人眼对于连续画面接收的要求,需要为每只眼睛提供至少60Hz的画面,因此,显示装置的刷新频率要达到120Hz,相应地,显示装置驱动电路的驱动频率也需要提高到120Hz,这样每个像素电极的充电时间就会减少。为了保证像素电极的充电率,往往需要增加显示装置上导线的线宽以减少显示装置的负载,这样会降低显示装置的透过率;并且,高刷新频率的显示装置的产品良率不高,从而会造成产品的成本升高。 
实用新型内容
本实用新型要解决的技术问题是提供一种阵列基板及3D显示装置,能够在提高显示装置刷新频率的同时,保证像素电极的充电时间,实现3D显示。 
为解决上述技术问题,本实用新型的实施例提供技术方案如下: 
一方面,提供一种阵列基板,包括基板、以矩阵形式形成于所述基板上的2n行、n列像素单元,所述阵列基板还包括对应每行像素单元的栅极线,每条栅极线与对应的像素单元中的薄膜晶体管的栅极相连接, 
所述栅极线按照预设时间周期接收栅极扫描信号,其中,对应第2k-1行像素单元的栅极线在预设时间周期的第一时间段内接收栅极扫描信号,对应第 2k行像素单元的栅极线在预设时间周期的第二时间段内接收栅极扫描信号,其中,k为不小于1不大于n的自然数。 
其中,在预设时间周期内,所述第一时间段在所述第二时间段之前或所述第二时间段在所述第一时间段之前。 
进一步地,上述方案中, 
对应第1行、第3行、…、第2k-1行、…、第2n-1行像素单元的栅极线在所述第一时间段内依次接收栅极扫描信号; 
对应第2行、第4行、…、第2k行、…、第2n行像素单元的栅极线在第二时间段内依次接收栅极扫描信号。 
进一步地,上述方案中,所述第一时间段的和所述第二时间段的时间长度为均为1/120s。 
本实用新型实施例还提供了一种3D显示装置,包括如上所述的阵列基板和驱动电路。 
进一步地,上述方案中,所述驱动电路包括: 
第一栅极驱动电路,用于在预设时间周期的第一时间段为所述第2k-1行像素单元的栅极线提供栅极扫描信号; 
第二栅极驱动电路,用于在预设时间周期的第二时间段为所述第2k行像素单元的栅极线提供栅极扫描信号。 
进一步地,上述方案中, 
所述第2k-1行像素单元的栅极线与所述第一栅极驱动电路连接; 
所述第2k行像素单元的栅极线与所述第二栅极驱动电路连接。 
进一步地,所述3D显示装置为液晶显示器或OLED显示器。 
本实用新型的实施例具有以下有益效果: 
上述方案中,阵列基板的栅极线按照预设时间周期接收栅极扫描信号,其中,奇数行像素单元的栅极线在预设时间周期的第一时间段内接收栅极扫描信号,偶数行像素单元的栅极线在预设时间周期的第二时间段内接收栅极扫描信号,这样本实用新型的技术方案通过间隔打开栅极驱动电路,给偶数行和奇数行像素单元的栅极分别充电,能够减少阵列基板的充电时间,可以在提高显示 装置刷新频率的同时,保证像素电极的充电时间,实现3D显示。 
附图说明
图1为本实用新型实施例的3D显示装置在进行左眼显示时的示意图; 
图2为本实用新型实施例的3D显示装置在进行右眼显示时的示意图。 
具体实施方式
为使本实用新型的实施例要解决的技术问题、技术方案和优点更加清楚,下面将结合附图及具体实施例进行详细描述。 
本实用新型的实施例提供一种阵列基板及3D显示装置,能够在提高显示装置刷新频率的同时,保证像素电极的充电时间,实现3D显示。 
本实用新型实施例提供了一种阵列基板,包括基板、以矩阵形式形成于所述基板上的2n行像素单元,所述阵列基板还包括对应每行像素单元的栅极线,每条栅极线与对应的像素单元中的薄膜晶体管的栅极相连接,其中, 
所述栅极线按照预设时间周期接收栅极扫描信号,其中,对应第2k-1行像素单元的栅极线在预设时间周期的第一时间段内接收栅极扫描信号,对应第2k行像素单元的栅极线在预设时间周期的第二时间段内接收栅极扫描信号,其中,k为不小于1不大于n的自然数。 
其中,在预设时间周期内,第一时间段可以在第二时间段之前或第二时间段在第一时间段之前。 
在显示装置的刷新频率为60Hz时,假设阵列基板上设置有1126行像素单元,逐行驱动扫描下,每行像素单元的打开时间为1/(1126*60)s,约为14.8us,为了实现3D显示,需要将显示装置的刷新频率提高到120Hz,这样像素电极的充电时间就会减少,为了保证像素电极的充电率,现有技术中,往往需要增加阵列基板上导线的线宽以减少显示装置的负载,这样会降低显示装置的透过率;并且,高刷新频率的显示装置的响应时间不足,使得画面质量较差。 
本实用新型的技术方案为了避免上述问题,按照预设时间周期为栅极线提 供栅极扫描信号。其中,奇数行的栅极线在预设时间周期的第一时间段内接收栅极扫描信号,偶数行的栅极线在第一时间段内不接收栅极扫描信号;偶数行的栅极线在预设时间周期的第二时间段内接收栅极扫描信号,奇数行的栅极线在第二时间段内不接收栅极扫描信号。 
本实用新型实施例中,预设时间周期的长度为1/60s,第一时间段和第二时间段的时间长度均为1/120s。 
在预设时间周期的第一时间段内,通过主动快门眼镜的切换开关,为观看者的左眼提供画面,此时对应第1行、第3行、…、第2k-1行、…、第2n-1行像素单元的栅极线依次接收栅极扫描信号,实现奇数行像素单元的画面显示;对应第2行、第4行、…、第2k行、…、第2n行像素单元的栅极线不接收栅极扫描信号,即偶数行的像素单元显示为黑色。 
在预设时间周期的第二时间段内,通过主动快门眼镜的切换开关,为观看者的右眼提供画面,对应第2行、第4行、…、第2k行、…、第2n行像素单元的栅极线依次接收栅极扫描信号,实现偶数行像素单元的画面显示;对应第1行、第3行、…、第2k-1行、…、第2n-1行像素单元的栅极线不接收栅极扫描信号,即奇数行的像素单元显示为黑色。 
在上述过程中,阵列基板的数据驱动电路为像素单元的数据线正常提供数据信号,但是在像素单元的栅极线未接收到栅极扫描信号时,像素单元的薄膜晶体管不能被打开,像素单元将不会进行画面显示,显示为黑色。 
通过上述方案,阵列基板在1s内可以刷新画面120次,使阵列基板的刷新频率达到120Hz。如果阵列基板上设置有1126行像素单元,逐行驱动扫描下,每行像素单元的打开时间为(1/120)/(1126/2)s,约为14.8us,可以看出,为了实现3D显示,虽然本实用新型的阵列基板的刷新频率提高到了120Hz,相当于原有刷新频率的两倍,但是还能保证像素电极具有足够长的充电时间,使显示装置的画面响应时间足够长,保证画面质量。 
本实用新型的技术方案通过间隔打开栅极驱动电路,给偶数行和奇数行像素单元的栅极分别充电,能够减少阵列基板的充电时间,可以在提高显示装置刷新频率的同时,保证像素电极的充电时间,实现3D显示。此外,奇数行和 偶数行像素单元交替接收栅极驱动信号,在奇数行像素单元进行画面显示时,偶数行像素单元显示为黑;在偶数行像素单元进行画面显示时,奇数行像素单元显示为黑,能够减轻3D显示的串扰现象。 
如图1和图2所示,本实用新型实施例还提供了一种3D显示装置,包括如上所述的阵列基板和驱动电路,其中,所述驱动电路包括: 
第一栅极驱动电路1,用于在预设时间周期的第一时间段为所述第2k-1行像素单元的栅极线提供栅极扫描信号; 
第二栅极驱动电路2,用于在预设时间周期的第二时间段为所述第2k行像素单元的栅极线提供栅极扫描信号。 
本实用新型中所述的显示装置可以为液晶显示器、液晶电视、OLED显示器、OLED电视、电子纸、手机或平板电脑等显示装置。 
上述3D显示装置的驱动方法包括: 
在预设时间周期的第一时间段内向所述第2k-1行像素单元的栅极线发送栅极扫描信号; 
在预设时间周期的第二时间段向所述第2k行像素单元的栅极线发送栅极扫描信号。 
其中,在预设时间周期内,第一时间段可以在第二时间段之前或第二时间段在第一时间段之前。 
下面结合图1及图2对本实用新型的3D显示装置进行详细介绍: 
如图1及图2所示,在3D显示装置的阵列基板上形成有2n行、m列像素单元,所述第2k-1行像素单元的栅极线与所述第一栅极驱动电路1连接,即奇数行像素单元的栅极线与第一栅极驱动电路1连接;所述第2k行像素单元的栅极线与所述第二栅极驱动电路2连接,即偶数行像素单元的栅极线与第二栅极驱动电路2连接。 
为了实现3D显示,本实用新型实施例中,将预设时间周期的长度设为1/60s,第一时间段和第二时间段的时间长度均为1/120s。 
在预设时间周期的第一时间段内,通过主动快门眼镜的切换开关,为观看者的左眼提供画面,如图1所示,此时第一栅极驱动电路1逐行向第1行、第 3行、…、第2k-1行、…、第2n-1行像素单元的栅极线发送栅极扫描信号,实现奇数行像素单元的画面显示;第二栅极驱动电路2不工作,不向第2行、第4行、…、第2k行、…、第2n行像素单元的栅极线发送栅极扫描信号,即偶数行的像素单元显示为黑色。 
在预设时间周期的第二时间段内,通过主动快门眼镜的切换开关,为观看者的右眼提供画面,如图2所示,此时,第二栅极驱动电路2逐行向对应第2行、第4行、…、第2k行、…、第2n行像素单元的栅极线发送栅极扫描信号,实现偶数行像素单元的画面显示;第一栅极驱动电路1不工作,不向第1行、第3行、…、第2k-1行、…、第2n-1行像素单元的栅极线发送栅极扫描信号,即奇数行的像素单元显示为黑色。 
在上述过程中,阵列基板的数据驱动电路为像素单元的数据线正常提供数据信号,但是在像素单元的栅极线未接收到栅极扫描信号时,像素单元的薄膜晶体管不能被打开,像素单元将不会进行画面显示,显示为黑色。 
通过上述方案,3D显示装置在1s内可以刷新画面120次,使3D显示装置的刷新频率达到120Hz。如果3D显示装置的阵列基板上设置有1126行像素单元,逐行驱动扫描下,每行像素单元的打开时间为(1/120)/(1126/2)s,约为14.8us,可以看出,为了实现3D显示,虽然本实用新型的3D显示装置的刷新频率提高到了120Hz,相当于原有刷新频率的两倍,但是还能保证像素电极具有足够长的充电时间,使显示装置的画面响应时间足够长,保证画面质量。 
本实用新型的技术方案通过间隔打开栅极驱动电路,给偶数行和奇数行像素单元的栅极分别充电,能够减少3D显示装置的充电时间,可以在提高显示装置刷新频率的同时,保证像素电极的充电时间,实现3D显示。此外,奇数行和偶数行像素单元交替接收栅极驱动信号,在奇数行像素单元进行画面显示时,偶数行像素单元显示为黑;在偶数行像素单元进行画面显示时,奇数行像素单元显示为黑,能够减轻3D显示的串扰现象。 
以上所述是本实用新型的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本实用新型所述原理的前提下,还可以作出若干改进和润饰,这些改进和润饰也应视为本实用新型的保护范围。 

Claims (8)

1.一种阵列基板,包括基板、以矩阵形式形成于所述基板上的2n行像素单元,所述阵列基板还包括对应每行像素单元的栅极线,每条栅极线与对应的像素单元中的薄膜晶体管的栅极相连接,其特征在于,
所述栅极线按照预设时间周期接收栅极扫描信号,其中,对应第2k-1行像素单元的栅极线在预设时间周期的第一时间段内接收栅极扫描信号,对应第2k行像素单元的栅极线在预设时间周期的第二时间段内接收栅极扫描信号,其中,k为不小于1不大于n的自然数。
2.根据权利要求1所述的阵列基板,其特征在于,在预设时间周期内,所述第一时间段在所述第二时间段之前或所述第二时间段在所述第一时间段之前。
3.根据权利要求2所述的阵列基板,其特征在于,
对应第1行、第3行、...、第2k-1行、...、第2n-1行像素单元的栅极线在所述第一时间段内依次接收栅极扫描信号;
对应第2行、第4行、...、第2k行、...、第2n行像素单元的栅极线在第二时间段内依次接收栅极扫描信号。
4.根据权利要求2所述的阵列基板,其特征在于,所述第一时间段的和所述第二时间段的时间长度为均为1/120s。
5.一种3D显示装置,其特征在于,包括如权利要求1-4中任一项所述的阵列基板和驱动电路。
6.如权利要求5所述的3D显示装置,其特征在于,所述驱动电路包括:
第一栅极驱动电路,用于在预设时间周期的第一时间段为所述第2k-1行像素单元的栅极线提供栅极扫描信号;
第二栅极驱动电路,用于在预设时间周期的第二时间段为所述第2k行像素单元的栅极线提供栅极扫描信号。
7.如权利要求6所述的3D显示装置,其特征在于,
所述第2k-1行像素单元的栅极线与所述第一栅极驱动电路连接;
所述第2k行像素单元的栅极线与所述第二栅极驱动电路连接。
8.如权利要求6所述的3D显示装置,其特征在于,所述3D显示装置为液晶显示器或OLED显示器。
CN2012206790058U 2012-12-10 2012-12-10 阵列基板及3d 显示装置 Expired - Lifetime CN202956570U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2012206790058U CN202956570U (zh) 2012-12-10 2012-12-10 阵列基板及3d 显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2012206790058U CN202956570U (zh) 2012-12-10 2012-12-10 阵列基板及3d 显示装置

Publications (1)

Publication Number Publication Date
CN202956570U true CN202956570U (zh) 2013-05-29

Family

ID=48462133

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2012206790058U Expired - Lifetime CN202956570U (zh) 2012-12-10 2012-12-10 阵列基板及3d 显示装置

Country Status (1)

Country Link
CN (1) CN202956570U (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102981339A (zh) * 2012-12-10 2013-03-20 京东方科技集团股份有限公司 阵列基板、3d显示装置及其驱动方法
CN115472122A (zh) * 2022-11-14 2022-12-13 成都利普芯微电子有限公司 驱动电路、显示装置及驱动方法

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102981339A (zh) * 2012-12-10 2013-03-20 京东方科技集团股份有限公司 阵列基板、3d显示装置及其驱动方法
CN102981339B (zh) * 2012-12-10 2016-12-21 京东方科技集团股份有限公司 阵列基板、3d显示装置及其驱动方法
CN115472122A (zh) * 2022-11-14 2022-12-13 成都利普芯微电子有限公司 驱动电路、显示装置及驱动方法

Similar Documents

Publication Publication Date Title
CN102981339A (zh) 阵列基板、3d显示装置及其驱动方法
CN102707524B (zh) 一种阵列基板、显示装置和显示装置的驱动方法
CN1960503B (zh) 三维显示设备及其驱动方法
CN103472643B (zh) 一种液晶显示装置、像素结构及其驱动方法
CN104880874A (zh) 一种液晶显示面板及装置
CN102915716A (zh) 像素电路、像素结构、可切换二维/三维显示装置、显示驱动方法
CN104200786A (zh) 一种阵列基板及其驱动方法、显示面板、显示装置
CN104977763A (zh) 一种驱动电路及其驱动方法、液晶显示器
CN202049315U (zh) 阵列基板像素结构、阵列基板、液晶面板及显示设备
CN103246094B (zh) 显示装置及其驱动方法
CN105159490A (zh) 触控显示面板及其驱动方法和触控显示装置
CN103257495B (zh) 一种阵列基板及液晶显示面板
CN103728751A (zh) 切换显示二维和三维影像的液晶显示器
CN102413348A (zh) 立体图像显示装置和相应的立体图像显示方法
CN202975546U (zh) 阵列基板及3d 显示装置
CN102445796B (zh) 液晶显示装置及其插黑方法
CN102629456A (zh) 一种tft-lcd显示屏及其驱动电路与驱动方法
US20120176354A1 (en) Substrate for liquid crystal display device, liquid crystal display device, and method for driving liquid crystal display device
CN102982741A (zh) 阵列基板、3d显示装置及其驱动方法
CN203299486U (zh) 液晶盒以及具有该液晶盒的液晶显示器
CN202956570U (zh) 阵列基板及3d 显示装置
CN104317456A (zh) 内嵌式触摸屏及其驱动方法和显示装置
CN102608792B (zh) 液晶显示器以及其驱动方法
CN102981338A (zh) 阵列基板、3d显示装置及其驱动方法
CN1987977A (zh) 液晶显示面板驱动方法

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
CX01 Expiry of patent term

Granted publication date: 20130529

CX01 Expiry of patent term