CN202551015U - 具有并行接口的中频数字处理板 - Google Patents
具有并行接口的中频数字处理板 Download PDFInfo
- Publication number
- CN202551015U CN202551015U CN2012201654697U CN201220165469U CN202551015U CN 202551015 U CN202551015 U CN 202551015U CN 2012201654697 U CN2012201654697 U CN 2012201654697U CN 201220165469 U CN201220165469 U CN 201220165469U CN 202551015 U CN202551015 U CN 202551015U
- Authority
- CN
- China
- Prior art keywords
- interface
- intermediate frequency
- digital processing
- frequency digital
- connector
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Abstract
本实用新型公开了一种具有并行接口的中频数字处理板,包括设于中频数字处理板上的接口电路以及连接在接口电路上的接口连接器。本实用新型结构简单,可实现中频数字处理板外部接口的功能扩展,更丰富了其软件功能。
Description
技术领域
本实用新型涉及无线电通信技术领域,具体的说,是一种具有并行接口的中频数字处理板。
背景技术
中频数字处理板作为提高现代通信接收机性能的核心器件,与射频电路模块、计算机模块和外部设备等通过多功能接口组合为一台设备,可实现对无线电发射频率、频率误差、发射带宽等进行测量,对声音信号进行监听,对非法电台和干扰源测向定位进行查处等无线电监测方面的各种应用功能。目前,大多数中频数字处理板的技术方案都是如图1所示:通过模数转芯片(即ADC)、现场可编程门阵列器件(即FPGA)及其IP核、数字信号处理器(即DSP)及其嵌入式软件、接口电路等组合实现的,现场可编程门阵列器件(即FPGA)及其IP核通过接口电路与外部接口相连,而在其实际应用过程中,却存在外部接口类型少,扩展功能也较少等缺陷,目前,中频数字处理板的外部接口类型一般只具有一种类型,比如RS232,RS485或网口等,因此往往造成底层软件框架下功能扩展的不灵活,使其软件功能匮乏、出现应用不方便等情况,更不利于无线电监测等领域的实际运用。
实用新型内容
本实用新型的目的在于提供一种具有并行接口的中频数字处理板,它通过在接口电路上连接的接口连接器,实现了中频数字处理板外部接口的扩展功能,更丰富了其软件功能,应用范围广。
本实用新型通过下述技术方案实现:具有并行接口的中频数字处理板,包括设于中频数字处理板上的接口电路以及连接在接口电路上的接口连接器,实现了中频数字处理板上外部接口的功能扩展,使用更加灵活方便。
为更好的使用本实用新型,所述的接口连接器设于中频数字处理板上。
本实用新型所述的接口连接器包括J1连接器以及与J1连接器电性连接的J2连接器,所述的J1连接器包括SPI输出接口、SPI输入接口,所述的J2连接器包括两个以上同步的串行接口,使用灵活,其中SPI输出接口和SPI输入接口还具有电路结构简单、速度快、通信可靠等优点。
本实用新型所述的串行接口为RS232接口、以太网接口、音频接口或时统接口。
为更好的实现本实用新型,在所述的J1连接器内的管脚上定义有8路SPI输出接口、1路SPI输入接口,在所述的J2连接器内的管脚上定义有3路RS232接口、1路以太网接口、1路音频接口、3路LVDS时统接口,不仅增加了中频数字处理板的外部接口,还可支持多任务的并发执行,使硬件扩展具有更加灵活、性能更高、功耗更低等特点。
为更好的实现本实用新型,所述的中频数字处理板采用单槽宽板卡结构。
本实用新型与现有技术相比,具有以下优点及有益效果:
(1)本实用新型结构简单,通过接口连接器实现了中频数字处理板外部接口的扩展,增加了底层软件框架下功能扩展的灵活性。
(2)本实用新型所述的J1连接器采用SPI输出接口和SPI输入接口,较普通的接口具有电路结构简单、速度快、通信可靠等优点。
(3)本实用新型所述的J2连接器的串行接口可以设为RS232接口、以太网接口、音频接口或时统接口等多种同步的串行接口,不仅增加了中频数字处理板的外部接口的功能性,还可支持多任务的并发执行,更有利于无线电监测等领域的实际运用。
(4)本实用新型设计简单,接口连接器采用高密度符合CompactCPI规范的坚固的紧凑型高密度连接器,有效的规范了中频数字处理板板卡的大小和结构组成,应用范围广。
附图说明
图1为现有技术中的中频数字处理板的原理框图。
图2 为本实用新型的原理框图。
图3为本实用新型JI连接器的电路结构示意图。
图4为本实用新型J2连接器的电路结构示意图。
具体实施方式
下面结合实施例对本实用新型作进一步地详细说明,但本实用新型的实施方式不限于此。
实施例:
具有并行接口的中频数字处理板,包括设于中频数字处理板上的接口电路以及与接口电路相连的接口连接器,可实现中频数字处理板外部接口的功能扩展,如图1所示,大多数中频数字处理板的技术方案都是通过模数转芯片(即ADC)、现场可编程门阵列器件(即FPGA)及其IP核、数字信号处理器(即DSP)及其嵌入式软件、接口电路等组合实现的,现场可编程门阵列器件(即FPGA)通过接口电路与外部接口相连,工作原理如下:信号通过中频输入通道传送至模数转芯片内进行数字采样,并输出指示信号至现场可编程门阵列器件内,同时通过与其高速连接的数字信号处理器进行处理,在此过程中,计算机闪存、计算机随机存储、同步动态随机存储等软件还可将数据随机存储,而射频模块则可有效抑制组合频率干扰和副波道干扰,避免发生频谱的混叠,而当高电平时为触发时,计时器则被清除为0,用于数字电路工作时的时间间隔信号,可使数字计算机的所有操作都按顺序进行。
数字中频处理板具有高效、高速、性能良好等优势,但在其实际应用过程中,却存在外部接口类型少,扩展功能也较少等缺陷,因此,为改进其扩展功能,进一步加强中频数字处理板在无线电监测等领域的运用,本实用新型仅通过连接在接口电路上的接口连接器即可实现,结构简单,成本低廉。
如图2所示,接口连接器包括J1连接器(型号为:ERNI-064176)以及与J1连接器电性连接的J2连接器(型号为:ERNI-064785),其中,J1连接器通过接口电路连接在现场可编程门阵列器件上, J2连接器包括两个以上同步的串行接口,由于串行接口可设为RS232接口、以太网接口、音频接口或时统接口,因此,J2连接器也可如图2所示,包括有RS232接口、以太网接口、音频接口以及时统接口等4个外部接口,在使用过程中,通过上述接口,还支持多任务的同步执行,具有硬件扩展灵活、性能高、功耗低等优势。
图3、图4分别为本实用新型J1连接器和J2连接器的电路结构示意图,在图3中,J1连接器内的管脚上定义有8路SPI输出接口(分别为:SPI-nCS、 SPI-SCLK、SPI-SDO)和1路SPI输入接口(SPI-SD),SPI接口具有电路结构简单、速度快、通信可靠等优点,现场可编程门阵列器件内运行的软件可以按需加载和配置,与其相连的接口电路可实现信号所需的性能指标,并通过SPI输入接口实现接口信号的输入;而外部设备(如:计算机设备)则可通过J2连接器的RS232接口、以太网接口、音频接口以及时统接口连接在J1连接器上,如图4所示,J2连接器内的管脚上定义有3路RS232接口、1路以太网接口、1路音频接口,3路LVDS时统接口,均为接口信号输出的外部接口,不仅扩展了外部接口的多样性,还改善了底层软件框架下功能扩展的灵活性,丰富其软件功能,应用更加方便。
为更好的实现本实用新型,中频数字处理板可采用符合CompactCPI规范的3U单槽宽板卡结构,如:宽为160mm、高为100mm、深为20.32mm。由于接口连接器也可采用高密度符合CompactCPI规范的坚固的紧凑型的高密度连接器,还有效的规范了中频数字处理板板卡的大小和结构组成,应用范围广。而在所述的中频数字处理板的现场可编程门阵列器件上,还设有JETAG仿真接口,在实际运行过程中,可用于开发电子产品过程中的测试,还具有有效降低测试难度、提高测试质量、提高产品故障定位能力等优势。本实用新型结构简单,可实现中频数字处理板外部接口的功能扩展,更丰富了其软件功能。
以上所述,仅是本实用新型的较佳实施例,并非对本实用新型做任何形式上的限制,凡是依据本实用新型的技术实质上对以上实施例所作的任何简单修改、等同变化,均落入本实用新型的保护范围之内。
Claims (6)
1.具有并行接口的中频数字处理板,包括设于中频数字处理板上的接口电路,其特征在于:还包括连接在接口电路上的接口连接器。
2.根据权利要求1所述的具有并行接口的中频数字处理板,其特征在于:所述的接口连接器设于中频数字处理板上。
3.根据权利要求2所述的具有并行接口的中频数字处理板,其特征在于:所述的接口连接器包括J1连接器以及与J1连接器电性连接的J2连接器,所述的J1连接器包括SPI输出接口、SPI输入接口,所述的J2连接器包括两个以上同步的外部接口。
4.根据权利要求3所述的具有并行接口的中频数字处理板,其特征在于:所述的外部接口为RS232接口、以太网接口、音频接口或时统接口。
5.根据权利要求4所述的具有并行接口的中频数字处理板,其特征在于:在所述的J1连接器内的管脚上定义有8路SPI输出接口、1路SPI输入接口,在所述的J2连接器内的管脚上定义有3路RS232接口、1路以太网接口、1路音频接口、3路LVDS时统接口。
6.根据权利要5所述的具有并行接口的中频数字处理板,其特征在于:所述的中频数字处理板采用单槽宽板卡结构。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2012201654697U CN202551015U (zh) | 2012-04-18 | 2012-04-18 | 具有并行接口的中频数字处理板 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2012201654697U CN202551015U (zh) | 2012-04-18 | 2012-04-18 | 具有并行接口的中频数字处理板 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN202551015U true CN202551015U (zh) | 2012-11-21 |
Family
ID=47171575
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2012201654697U Expired - Fee Related CN202551015U (zh) | 2012-04-18 | 2012-04-18 | 具有并行接口的中频数字处理板 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN202551015U (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104333697A (zh) * | 2014-11-21 | 2015-02-04 | 成都光大灵曦科技发展股份有限公司 | 瞬时动态信号采集定位模块 |
CN109818630A (zh) * | 2018-12-29 | 2019-05-28 | 南京奈思电子科技有限公司 | 一种可编程式无线通信开发平台 |
-
2012
- 2012-04-18 CN CN2012201654697U patent/CN202551015U/zh not_active Expired - Fee Related
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104333697A (zh) * | 2014-11-21 | 2015-02-04 | 成都光大灵曦科技发展股份有限公司 | 瞬时动态信号采集定位模块 |
CN109818630A (zh) * | 2018-12-29 | 2019-05-28 | 南京奈思电子科技有限公司 | 一种可编程式无线通信开发平台 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN205176829U (zh) | 一种测试配置多种通讯协议的系统芯片的测试系统 | |
CN103678212B (zh) | 基于vpx架构的通用接口检测装置 | |
CN103200081B (zh) | 一种面向异构网络环境的物联网网关开发平台 | |
CN110837486A (zh) | 一种基于FPGA的FlexRay-CPCIe通信模块 | |
CN103412810A (zh) | 一种可测试内部信号的系统封装芯片及测试方法 | |
CN203733112U (zh) | 多功能usb接口实现电路和usb连接器 | |
CN202551015U (zh) | 具有并行接口的中频数字处理板 | |
CN104850516A (zh) | 一种ddr变频设计方法和装置 | |
CN203167288U (zh) | 一种面向异构网络环境的物联网网关开发平台 | |
CN106886500A (zh) | 一种三层叠加式多功能接口系统 | |
CN202406141U (zh) | 一种防火墙 | |
CN218273390U (zh) | 一种基于fpga的soc原型验证装置 | |
CN103617145B (zh) | 一种自定义总线及其实现方法 | |
CN202209959U (zh) | 便携式环境数据采集器 | |
CN103197197B (zh) | 用于开路检测的极低功耗数字化电路结构及其检测方法 | |
CN213634473U (zh) | 一种基于sip实现远程部署及调试fpga的器件及系统 | |
CN204633770U (zh) | 多蓝牙芯片控制电路 | |
CN103678231A (zh) | 一种两通道并行信号处理模块 | |
CN203206264U (zh) | 无线MoCA终端 | |
CN206559350U (zh) | 4g通信模块 | |
CN201957126U (zh) | 一种将手提电脑连接到无线网络的手机 | |
CN205284006U (zh) | 电路板连接结构和电子设备 | |
CN208000571U (zh) | 一种计算机软件测试用pci插槽结构 | |
CN110120805A (zh) | 逻辑功能块、逻辑电路、集成电路及电子装置 | |
CN204014271U (zh) | 一种用于手机u盘的新型黑胶体 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CP01 | Change in the name or title of a patent holder | ||
CP01 | Change in the name or title of a patent holder |
Address after: 610000 No. 2 Tianyu Road, hi tech Zone, Sichuan, Chengdu Patentee after: Rong Rong Technology Co., Ltd. Address before: 610000 No. 2 Tianyu Road, hi tech Zone, Sichuan, Chengdu Patentee before: CHENGDU GUORONG TECHNOLOGY CO., LTD. |
|
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20121121 Termination date: 20180418 |