CN201986081U - 一种3d信号处理模块及电视机 - Google Patents

一种3d信号处理模块及电视机 Download PDF

Info

Publication number
CN201986081U
CN201986081U CN2011200492050U CN201120049205U CN201986081U CN 201986081 U CN201986081 U CN 201986081U CN 2011200492050 U CN2011200492050 U CN 2011200492050U CN 201120049205 U CN201120049205 U CN 201120049205U CN 201986081 U CN201986081 U CN 201986081U
Authority
CN
China
Prior art keywords
display screen
processing module
signal processing
interface
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN2011200492050U
Other languages
English (en)
Inventor
苗永平
张焕斌
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Qingdao Hisense Electronics Co Ltd
Original Assignee
Qingdao Hisense Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Qingdao Hisense Electronics Co Ltd filed Critical Qingdao Hisense Electronics Co Ltd
Priority to CN2011200492050U priority Critical patent/CN201986081U/zh
Application granted granted Critical
Publication of CN201986081U publication Critical patent/CN201986081U/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Controls And Circuits For Display Device (AREA)

Abstract

本实用新型公开了一种3D信号处理模块及电视机,包括信号输入接口、支持多种3D格式输出的3D处理电路以及显示屏接口,所述3D处理电路连接在所述信号输入接口与显示屏接口之间;所述显示屏接口包括多个,其管脚定义分别与多种类型的显示屏输入接口的管脚定义一一对应。本实用新型的3D信号处理模块可以兼容支持偏光式和快门式等多种目前主流的显示技术,并且通过配置多种管脚定义的显示屏接口实现了与目前主流3D显示屏的兼容插接,从而有效推进了3D模块的标准化设计工作。将其应用于电视机产品中,可以满足多种型号电视机的电路设计要求,避免了研发人员的重复性劳动,给电视产品的开发、生产、管理和售后服务工作带来了极大的便利。

Description

一种3D信号处理模块及电视机
技术领域
本实用新型属于视频信号处理技术领域,具体地说,是涉及一种3D信号处理模块以及采用所述3D信号处理模块设计的电视机。
背景技术
随着3D技术的迅速发展,3D电视机开始逐渐走进人们的生活。目前的3D电视机从图像刷新频率来看,根据行业发展趋势,120Hz已经成为业内的主流频率,并且目前的绝大部分电视机生产商在开发3D电视产品时,都将其电视产品的刷新频率集中在120Hz上。
从3D电视的显示方式来看,目前主要有偏光式和快门式两种。偏光式显示方式要求输送给显示屏的是line by line格式的3D信号,即采用行交错技术,其中,3D信号中奇数行对应的是左眼图像,偶数行对应的是右眼图像。将左右眼的两个图像分别以扫描线交错的形式自上而下地排列,通过偏光眼镜,让人能够分辨出屏幕上的左眼信号和右眼信号,达到3D效果。快门式显示方式要求输送给显示屏的是frame by frame格式的3D信号,即采用分时式的3D显示方式,左右眼信号帧交替显示在屏幕上,在观看时需要佩戴快门式的眼镜,通过眼镜镜片的快速打开和关闭,实现左右眼图像的分时供给。由于偏光式和快门式两种显示方式在性能上各有优劣,因此在一段时间内将会并行发展。
从3D显示屏供应商来看,同一厂家不同尺寸的3D显示屏,其输入接口的管脚定义是一致的,而不同厂家的3D屏输入接口则有些差异。若针对不同的显示技术和3D显示屏接口形式设计不同的3D信号处理模块,则不仅会因为需要付出大量的重复性劳动而造成产品开发周期长、效率低下的问题,而且研发成本高,3D模块的日常管理工作较为繁杂。
实用新型内容
本实用新型的目的在于提供一种可以兼容多种显示方式和3D显示屏输入接口的3D信号处理模块,以实现模块的标准化设计。
为解决上述技术问题,本实用新型采用以下技术方案予以实现:
一种3D信号处理模块,包括信号输入接口、支持多种3D格式输出的3D处理电路以及显示屏接口,所述3D处理电路连接在所述信号输入接口与显示屏接口之间;所述显示屏接口包括多个,其管脚定义分别与多种类型的显示屏输入接口的管脚定义一一对应。
作为所述3D处理电路的一种组建形式,在所述3D处理电路中设置有2D转3D运算电路和3D解码电路,分别对应连接在所述信号输入接口与显示屏接口之间,分别对输入的2D信号和3D信号进行分析处理。
进一步的,在所述信号输入接口与显示屏接口之间还连接有2D频率转换电路,直接对输入的2D信号进行频率变换处理后输出。
又进一步的,在所述3D信号处理模块中还包含有DDR存储器,分别与所述的2D频率转换电路、2D转3D运算电路和3D解码电路对应连接,共同完成对输入视频信号的处理任务。
作为所述3D处理电路的另外一种组建形式,所述3D处理电路也可以直接采用一颗3D处理芯片实现,以简化电路设计。
考虑到目前主流的显示屏输入接口主要有两种,因此本实用新型优选将所述显示屏接口设置两组,其管脚定义分别与两种主流类型的显示屏输入接口的管脚定义相对应,从而满足目前主流显示屏的接口插接要求。
进一步的,在每一组所述的显示屏接口中均包含有一个41针接口和一个51针接口。
再进一步的,在两组所述的显示屏接口中,两个51针接口平行布设在PCB板的同一侧,其内侧平行布设两个41针接口,且两组显示屏接口中的41针接口与所述两种显示屏接口中的51针接口交叉相对。
更进一步的,所述显示屏接口为标准的JAE连接器或者与JAE连接器相同规格的接口。
基于上述3D信号处理模块,本实用新型又提供了一种采用所述3D信号处理模块设计的电视机,包括主芯片、3D显示屏和连接在二者之间的3D信号处理模块;其中,在所述3D信号处理模块中设置有信号输入接口、支持多种3D格式输出的3D处理电路以及显示屏接口,所述3D处理电路连接在所述信号输入接口与显示屏接口之间,对主芯片输出的视频信号进行处理并输出至3D显示屏进行显示;为了实现3D信号处理模块对多种类型显示屏的兼容插接,所述显示屏接口设置有多个,且其管脚定义分别与多种类型的显示屏输入接口的管脚定义一一对应,在使用时只需选择与3D显示屏的输入接口类型相匹配的显示屏接口与3D显示屏插接上即可。
与现有技术相比,本实用新型的优点和积极效果是:本实用新型的3D信号处理模块可以兼容支持偏光式和快门式等多种目前主流的显示技术,并且通过配置多种管脚定义的显示屏接口实现了与目前主流3D显示屏的兼容插接,从而有效推进了3D模块的标准化设计工作。将其应用于电视机产品中,可以满足多种型号电视机的电路设计要求,从而避免了研发人员的重复性劳动,给电视产品的开发、生产、管理和售后服务工作带来了极大的便利。
附图说明
图1是本实用新型所提出的3D信号处理模块的一种实施例的电路原理框图;
图2是图1所示3D信号处理模块的一种实施例的PCB布局示意图。
具体实施方式
下面结合附图对本实用新型的具体实施方式进行详细地描述。
实施例一,本实施例的3D信号处理模块主要由信号输入接口、3D处理电路和显示屏接口等部分组成。为了提高3D模块的通用性,使其能够与多种型号的3D电视产品的设计相兼容,本实施例在设计其3D处理电路时,使其可以支持多种3D格式信号的输出,比如line by line格式的3D信号或者frame byframe格式的3D信号,以满足不同3D显示屏对显示方式的特殊要求。为了使本实施例的3D信号处理模块能够与不同显示屏供应商所提供的3D显示屏的输入接口相匹配,本实施例优选在3D信号处理模块上同时设置多个显示屏接口,并按照不同厂家的显示屏输入接口的管脚定义方式对3D模块上的各个显示屏接口进行与之适配的管脚定义,从而在日后的3D产品生产时,只需根据所选择的3D显示屏的输入接口类型选择与其管脚定义方式相一致的显示屏接口进行插接即可,使得同一块3D模块可以与不同厂家所提供的3D显示屏相适配。
下面对3D处理电路以及显示屏接口的具体组建形式进行阐述。
参见图1所示,作为3D处理电路的其中一种设计方式,本实施例采用2D频率转换电路、2D转3D运算电路以及3D解码电路来组建所述的3D处理电路。其中,所述2D频率转换电路、2D转3D运算电路以及3D解码电路分别对应连接在所述的信号输入接口与显示屏接口之间,以用于对输入的视频信号按照用户要求进行不同的处理,并生成后级3D显示屏所要求的信号格式,完成视频图像的显示播放。
以电视产品为例进行说明,通过电视机中各信号端子接入的视频信号,比如3D信号或者普通2D信号,经过电视机主芯片中的scaler电路处理后,输出一定分辨率和刷新频率的视频信号,以1920*1080@60Hz的视频信号为例进行说明,传送至所述的3D信号处理模块。
所述3D信号处理模块通过其信号输入接口接收电视机主芯片输出的2D或者2D视频信号。对于普通2D信号,根据用户需求(比如用户要求播放2D图像),可以经过直通电路送入2D频率转换电路FRC进行倍频处理,以变换成1920*1080@120Hz的2D信号,输出至显示屏进行显示播放;而若用户要求播放3D图像时,则启动2D转3D运算电路接收所述的普通2D信号,以对2D信号进行关键帧跟踪,通过对图像内容进行分析分类、鉴别信息与对象分割等处理,智能提取深度信息,运用算法融合并映射为左右双路3D图像信号,通过显示屏接口传输至后级3D显示屏,实现3D图像的显示播放。而对于接收到的3D信号,则可以直接利用3D解码电路对各种格式的3D信号的每一帧图像进行左右眼信号提取,并分别缩放成分辨率为1920*1080、刷新频率为120Hz的3D信号,输出至3D显示屏进行显示。
在本实施例的3D信号处理模块中还设置有DDR存储器,如图1所示,分别与所述的2D频率转换电路、2D转3D运算电路以及3D解码电路相连接,协同各信号处理电路完成对输入的2D或者3D信号的分析处理。
当然,所述3D处理电路也可以采用其它组建方式设计实现,比如可以采用一颗支持多种3D格式输出的集成3D处理芯片进行电路设计,比如mstar、mtk、泰鼎等公司生产的3D处理芯片。因为3D信号格式属于信号编码类,通过软件处理就可以实现3D格式的转换,因此在具备了硬件平台的条件上,无需增加硬件成本就可以支持多种3D格式的信号输出,满足用户的收视需求。
对于目前的3D显示屏制造商来说,其显示屏的输入接口均采用标准的JAE连接器或者与所述JAE连接器相同规格的接口。具体到接口内各电路管脚的定义,同一厂家不同尺寸的显示屏,其输入接口的管脚定义往往是一致的;而不同厂家的显示屏,其输入接口的管脚定义则略有差异。
为了使本实施例的3D信号处理模块能够与不同厂家所提供的3D显示屏兼容连接,本实施例优选在所述的3D信号处理模块上同时设置多个显示屏接口,比如图1中的接口J1、接口J2等,然后根据不同厂家所提供的显示屏输入接口的管脚定义方式分别对所述3D模块中的各个显示屏接口进行相应的管脚定义,并与3D模块中的相应线路相连接,由此一来,在进行电视产品的组装设计时,只需根据所选用的3D显示屏的输入接口的管脚定义方式,选择3D模块上与之适配的显示屏接口,即管脚定义方式相同的接口,贴装上对应的插座,然后与3D显示屏的输入接口连接即可,方便了电视产品的开发和生产。
在本实施例中,考虑到目前市面上的3D显示屏,其主流输入接口不外乎有两种,均包含有51针和41针两个接口,仅管脚定义略有差异。基于此,本实施例优选在3D信号处理模块上设置两组显示屏接口,如图1所示的接口J1和接口J2,在每一组显示屏接口中均设置有一个51针接口和一个41针接口。按照目前3D显示屏的两种主流输入接口的管脚定义方式,分别对接口J1和接口J2中的51针接口和41针接口进行与之匹配的管脚定义,并按照管脚定义与3D模块中的相应信号传输线路连接起来,由此便可以使本实施例的3D信号处理模块能够兼容插接目前的主流3D显示屏,提高3D模块的通用性。
图2为所述3D信号处理模块的其中一种PCB板布局设计,以采用3D处理芯片配合简单的外围电路来组建所述的3D处理电路为例进行说明。在PCB板的中间位置焊接3D处理芯片U1和与其连接的外围电路U2。在PCB板上靠近一个侧边的位置处布设信号输入接口J3,并通过印刷线路将其管脚与3D处理芯片的相应引脚对应连接。将两组显示屏接口J1、J2布设在PCB板上靠近另外一个侧边的位置处,且出于方便PCB布线的考虑,优选将两组显示屏接口J1、J2中的51针接口J1-1和J2-1平行布设在外侧,其内侧平行布设两个41针接口J1-2和J2-2,且两组显示屏接口中的41针接口J1-2、J2-2与所述两种显示屏接口中的51针接口J1-1、J 2-1交叉相对,如图2所示。在本实施例中,所述显示屏接口J1、J2优选采用标准的JAE连接器或者与JAE连接器相同规格的接口,以方便与目前主流3D显示屏的输入接口匹配插接。
采用本实施例的3D信号处理模块可以实现与多种品牌、多种类型(偏光式或者快门式)120Hz的3D显示屏兼容,从而实现了电路的模块化设计,适合在电视机等3D显示产品中推广应用。
当然,以上所述仅是本实用新型的一种优选实施方式,应当指出的是,对于本技术领域的普通技术人员来说,在不脱离本实用新型原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本实用新型的保护范围。

Claims (10)

1.一种3D信号处理模块,其特征在于:包括信号输入接口、支持多种3D格式输出的3D处理电路以及显示屏接口,所述3D处理电路连接在所述信号输入接口与显示屏接口之间;所述显示屏接口包括多个,其管脚定义分别与多种类型的显示屏输入接口的管脚定义一一对应。
2.根据权利要求1所述的3D信号处理模块,其特征在于:在所述3D处理电路中包括2D转3D运算电路和3D解码电路,分别对应连接在所述信号输入接口与显示屏接口之间。
3.根据权利要求2所述的3D信号处理模块,其特征在于:在所述信号输入接口与显示屏接口之间还连接有2D频率转换电路。
4.根据权利要求3所述的3D信号处理模块,其特征在于:在所述3D信号处理模块中还包含有DDR存储器,分别与所述的2D频率转换电路、2D转3D运算电路和3D解码电路对应连接。
5.根据权利要求1所述的3D信号处理模块,其特征在于:所述3D处理电路为一颗3D处理芯片。
6.根据权利要求1至5中任一项所述的3D信号处理模块,其特征在于:所述显示屏接口包括两组,其管脚定义分别与两种类型的显示屏输入接口的管脚定义相对应。
7.根据权利要求6所述的3D信号处理模块,其特征在于:在每一组所述的显示屏接口中均包含有一个41针接口和一个51针接口。
8.根据权利要求7所述的3D信号处理模块,其特征在于:在两组所述的显示屏接口中,两个51针接口平行布设在PCB板的同一侧,其内侧平行布设两个41针接口,且两组显示屏接口中的41针接口与所述两种显示屏接口中的51针接口交叉相对。
9.根据权利要求7所述的3D信号处理模块,其特征在于:所述显示屏接口为标准的JAE连接器或者与JAE连接器相同规格的接口。
10.一种电视机,包括主芯片和3D显示屏,其特征在于:在所述主芯片与3D显示屏之间连接有如权利要求1至9中任一项权利要求所述的3D信号处理模块。
CN2011200492050U 2011-02-22 2011-02-22 一种3d信号处理模块及电视机 Expired - Fee Related CN201986081U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2011200492050U CN201986081U (zh) 2011-02-22 2011-02-22 一种3d信号处理模块及电视机

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2011200492050U CN201986081U (zh) 2011-02-22 2011-02-22 一种3d信号处理模块及电视机

Publications (1)

Publication Number Publication Date
CN201986081U true CN201986081U (zh) 2011-09-21

Family

ID=44613530

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2011200492050U Expired - Fee Related CN201986081U (zh) 2011-02-22 2011-02-22 一种3d信号处理模块及电视机

Country Status (1)

Country Link
CN (1) CN201986081U (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103945205A (zh) * 2014-04-04 2014-07-23 西安交通大学 兼容2d与多视点裸眼3d显示的视频处理装置及方法
WO2018205628A1 (zh) * 2017-05-12 2018-11-15 京东方科技集团股份有限公司 显示处理装置及其显示处理方法以及显示装置
CN109697968A (zh) * 2018-12-13 2019-04-30 山东亚华电子股份有限公司 一种兼容多种显示屏的系统

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103945205A (zh) * 2014-04-04 2014-07-23 西安交通大学 兼容2d与多视点裸眼3d显示的视频处理装置及方法
CN103945205B (zh) * 2014-04-04 2015-11-11 西安交通大学 兼容2d与多视点裸眼3d显示的视频处理装置及方法
WO2018205628A1 (zh) * 2017-05-12 2018-11-15 京东方科技集团股份有限公司 显示处理装置及其显示处理方法以及显示装置
US10681330B2 (en) 2017-05-12 2020-06-09 Boe Technology Group Co., Ltd. Display processing device and display processing method thereof and display apparatus
CN109697968A (zh) * 2018-12-13 2019-04-30 山东亚华电子股份有限公司 一种兼容多种显示屏的系统

Similar Documents

Publication Publication Date Title
CN106934758B (zh) 一种基于fpga的立体图像视频实时融合方法及系统
CN103021378B (zh) 一种多屏拼接显示装置和方法
CN101516015B (zh) 多路视频数据采集处理和传输的方法
CN102622979B (zh) 一种lcd控制器及其显示控制方法
CN201986081U (zh) 一种3d信号处理模块及电视机
CN112367509B (zh) 一种国产四路超清图像综合显示装置的实现方法
CN206807643U (zh) 基于arm架构的4k图像拼接显示装置及显示系统
CN104243964A (zh) 立体led显示控制系统及方法、显示控制卡
CN106303298A (zh) 一种视频信号输出电路结构、电子设备、终端及系统
CN102036090B (zh) 一种用于数字电视终端的电视信号转换装置
CN101765024A (zh) 3d立体视频信号转换器及其技术应用
CN105516753A (zh) 液晶电视装置及系统
CN206249286U (zh) 一种显卡输出接口转换装置及其显卡
CN107103851A (zh) 一种led曲面三维虚拟显示系统
CN209000510U (zh) 可级联的led显示屏控制卡
CN206575517U (zh) 一种高清图像处理拼接器
CN102426829A (zh) 双画面显示装置及实现方法
CN202602830U (zh) 高清立体视频驱动器
CN105160622B (zh) 基于fpga的图像超分辨率的实现方法
CN103364978B (zh) 驱动芯片的驱动方法以及立体显示装置的显示方法
CN206907376U (zh) 一种基于led的曲面三维虚拟显示系统
CN215420522U (zh) 一种带有网口的视频矩阵输入板卡
CN206907390U (zh) 一种led曲面三维虚拟显示系统
CN106817576A (zh) 一种fpga板以及裸眼3d显示设备
CN202583953U (zh) 具有多种显示接口的工控主板

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20110921

Termination date: 20190222