CN201156432Y - 一种实现nor flash坏块管理的控制电路 - Google Patents

一种实现nor flash坏块管理的控制电路 Download PDF

Info

Publication number
CN201156432Y
CN201156432Y CNU2007201738600U CN200720173860U CN201156432Y CN 201156432 Y CN201156432 Y CN 201156432Y CN U2007201738600 U CNU2007201738600 U CN U2007201738600U CN 200720173860 U CN200720173860 U CN 200720173860U CN 201156432 Y CN201156432 Y CN 201156432Y
Authority
CN
China
Prior art keywords
flash
unit
control circuit
replacement
region
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CNU2007201738600U
Other languages
English (en)
Inventor
黄钧
李刚
陈震
徐磊
陈冈
宗萍
乔瑛
殷越
刘亮
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Beijing Tongfang Microelectronics Co Ltd
Original Assignee
Beijing Tongfang Microelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Beijing Tongfang Microelectronics Co Ltd filed Critical Beijing Tongfang Microelectronics Co Ltd
Priority to CNU2007201738600U priority Critical patent/CN201156432Y/zh
Application granted granted Critical
Publication of CN201156432Y publication Critical patent/CN201156432Y/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Read Only Memory (AREA)

Abstract

一种实现NOR FLASH坏块管理的控制电路,涉及FLASH闪存技术领域。本实用新型包括分为普通区、常用区和替换区的FLASH。普通区和常用区为系统总线可访问区域,普通区不可被替换。常用区可通过替换区对坏块的逻辑地址进行替换。替换区为常用区的替换备份区。本实用新型控制电路还包括控制FLASH擦替换的擦替换控制单元、系统上电时用来检查并校验写错误的上电纠错单元、索引存储单元以及控制FLASH擦写时序的FLASH接口单元。同现有技术相比,本实用新型通过对FLASH进行物理上的配置分区,对坏块进行记录和擦写替换以及上电纠错,实现系统逻辑地址访问NOR FLASH时,有不同擦写耐力。

Description

一种实现NOR FLASH坏块管理的控制电路
技术领域
本实用新型涉及FLASH闪存技术领域,特别是一种用于嵌入式系统或FLASH坏块进行管理的控制电路。
背景技术
FLASH又叫闪存,是非易失存储器,以页(SECTOR)或块(BLOCK)为单位对存储器单元进行擦写和再编程。任何FLASH器件的写入操作只能在空或已擦除的单元内进行,大多数情况下,在进行写入操作之前必须先执行擦除。
NOR和NAND是现在市场上两种主要的非易失闪存技术。Intel于1988年首先开发出NOR FLASH技术,彻底改变了原先由EPROM和EEPROM一统天下的局面。紧接着,1989年,东芝公司发表了NAND FLASH结构,强调降低每比特的成本,更高的性能,并且象磁盘一样可以通过接口轻松升级。大多数情况下闪存只是用来存储少量的代码,这时NOR闪存更适合一些。而NAND则是高数据存储密度的理想解决方案。
NOR的特点是芯片内执行(XIP,eXecute In Place),这样应用程序可以直接在FLASH闪存内运行,不必再把代码读到系统RAM中。NOR的传输效率很高,在1~4MB的小容量时具有很高的成本效益,但是很低的写入和擦除速度大大影响了它的性能。NAND结构能提供极高的单元密度,可以达到高存储密度,并且写入和擦除的速度也很快。应用NAND的困难在于FLASH的管理和需要特殊的系统接口。
NOR FLASH主要应用在代码存储介质中,占据了容量为1~16MB闪存市场的大部分,而NAND FLASH主要用在更大容量的产品当中。NOR的擦写次数是十万次,应付一般的应用足以。但在很多应用中,往往有部分数据需要常常更新维护,这部分数据就需要频繁擦写,它要求比十万次更高的擦写耐力,而用软件来实现坏的数据块的管理和更新备份会很烦琐,也会占用大量系统执行时间。
发明内容
针对上述现有技术中存在的不足,本实用新型的目的是提供一种实现NOR FLASH坏块管理的控制电路。它通过对FLASH进行物理上的配置分区,对坏块进行记录和擦写替换以及上电纠错,实现系统逻辑地址访问NOR FLASH时,有不同擦写耐力。
为了实现上述发明的目的,本实用新型的技术方案以如下方式实现:
一种实现NOR FLASH坏块管理的控制电路,其结构特点是,它包括分为普通区、常用区和替换区的FLASH。普通区和常用区为系统总线可访问区域,普通区不可被替换。常用区可通过替换区对坏块的逻辑地址进行替换。替换区为常用区的替换备份区。还包括控制FLASH擦替换的擦替换控制单元、系统上电时用来检查并校验写错误的上电纠错单元、索引存储单元以及控制FLASH擦写时序的FLASH接口单元。所述擦替换控制单元、上电纠错单元相互连接并分别与FLASH接口单元相互连接,FLASH接口单元和索引存储单元、FLASH相互连接。
在上述控制电路中,所述擦替换控制单元包括擦写单元和回读校验单元。擦写单元控制FLASH的写操作和擦操作,回读校验单元用于擦结束回读校验。
在上述控制电路中,所述索引存储单元可以是FLASH的数据存储单元或OTP区,也可以是其他在系统无电源时仍能保持存储数据的非易失性存储器,如EEPROM。
在上述控制电路中,所述索引存储单元被分为Ax和Ay两个存储区域,存取同样的数据。
本实用新型由于采用了上述的控制回路,通过对FLASH进行物理上的配置分区,实现FLASH在某一区域产生数据坏块情况下,系统还能对该FLASH区域进行访问。也就是说,在系统软件不做更改,也不对数据进行备份的情况下,本实用新型实现了坏块的数据备份,也就实现了系统对FLASH访问的高擦写耐力。
下面结合附图和具体实施方式对本实用新型做进一步说明。
附图说明
图1为本实用新型的控制电路结构示意图;
图2为本实用新型实施例中索引存储单元的分配示意图;
图3为本实用新型FLASH的擦操作以及替换程序流程图;
图4为本实用新型的在系统中的应用示例图。
具体实施方式
参看图1,本实用新型包括分为普通区、常用区和替换区的FLASH。普通区和常用区为系统总线可访问区域,普通区不可被替换。常用区可通过替换区对坏块的逻辑地址进行替换,替换区为常用区的替换备份区。本实用新型还包括控制FLASH擦替换的擦替换控制单元、系统上电时用来检查并校验写错误的上电纠错单元、索引存储单元以及控制FLASH擦写时序的FLASH接口单元。擦替换控制单元、上电纠错单元相互连接并分别与FLASH接口单元相互连接,FLASH接口单元和索引存储单元、FLASH相互连接。擦替换控制单元包括擦写单元和回读校验单元,擦写单元控制FLASH的写操作和擦操作,回读校验单元用于擦结束回读校验。索引存储单元可以是FLASH的数据存储单元或OTP区,也可以是其他在系统无电源时仍能保持存储数据的非易失性存储器,如EEPROM。索引存储单元被分为Ax和Ay两个存储区域,存取同样的数据。
参看图2,本实用新型使用时,假设常用区有128个数据块,并且常用区数据最多可被替换2次,则Ax区和Ay区分别为256字节,Ax就有Ax0~Ax127。每个Ax的位置就代表一个常用区地址,这个地址是相对于常用区的起始地址而言。每个Ax对应两个字节,每个字节的数据代表每一次替换的信息。每一个字节的定义为,bit[6:0]指的替换区数据块的索引地址,这个地址是相对于替换区的起始地址而言,实际访问替换区的地址是替换区起始地址加上此索引地址;bit[7]指的是常用区是否已经被替换,定义如果没被替换此位为1,已被替换此位为0。
参看图3,FLASH的擦操作及替换程序流程的方法步骤为:
系统开始工作,当访问NOR FLASH普通区时,如出现坏块不做替换。系统擦常用区时,当常用区地址为0的数据块擦寿命第一次耗尽时,即经回读检查发现为坏块,会找到Ax区的Ax0位置。先查看第一个字节,第一个字节的内容为FF。擦替换控制单元通过FLASH接口单元在索引存储单元的信息里找到替换区已被替换的地址索引的最大值,然后将该最大值加1的地址索引值写入Ax0的第一个字节。此后,当系统访问常用区第一个数据块时,系统逻辑地址访问的还是常用区第一个数据块,但其物理地址将访问Ax0中第一个字节所指向的替换区的地址。
当常用区地址为0的数据块擦寿命第二次耗尽时,会找到Ax0位置。先查看第一个字节,第一个字节的内容已经改写,于是查看第二个字节。擦替换控制单元通过FLASH接口单元在索引存储单元的信息里找到替换区已被替换的地址索引的最大值,然后将该最大值加1的地址索引值写入Ax0的第二个字节。此后,当系统访问常用区地址为0的数据块时,系统逻辑地址访问的还是常用区地址为0的数据块,但其物理地址将访问Ax0中第二个字节所代表的替换区的地址。
这样就实现了常用区寿命结束被替换区所替换的功能,其他数据块以此类推。
图4为本实用新型在系统中的应用示例图,系统中的Cpu通过本实用新型控制电路访问NOR FLASH。Cpu将地址和控制信号经控制电路传达到NOR FLASH,并经控制电路与NOR FLASH进行数据交换。

Claims (4)

1、一种实现NOR FLASH坏块管理的控制电路,其特征在于,它包括分为普通区、常用区和替换区的FLASH,普通区和常用区为系统总线可访问区域,普通区不可被替换,常用区可通过替换区对坏块的逻辑地址进行替换,替换区为常用区的替换备份区;还包括控制FLASH擦替换的擦替换控制单元、系统上电时用来检查并校验写错误的上电纠错单元、索引存储单元以及控制FLASH擦写时序的FLASH接口单元,所述擦替换控制单元、上电纠错单元相互连接并分别与FLASH接口单元相互连接,FLASH接口单元和索引存储单元、FLASH相互连接。
2、如权利要求1所述的控制电路,其特征在于,所述擦替换控制单元包括擦写单元和回读校验单元,擦写单元控制FLASH的写操作和擦操作,回读校验单元用于擦结束回读校验。
3、如权利要求1或2所述的控制电路,其特征在于,所述索引存储单元可以是FLASH的数据存储单元或OTP区,也可以是其他在系统无电源时仍能保持存储数据的非易失性存储器。
4、如权利要求3所述的控制电路,其特征在于,所述索引存储单元被分为Ax和Ay两个存储区域,存取同样的数据。
CNU2007201738600U 2007-10-30 2007-10-30 一种实现nor flash坏块管理的控制电路 Expired - Fee Related CN201156432Y (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CNU2007201738600U CN201156432Y (zh) 2007-10-30 2007-10-30 一种实现nor flash坏块管理的控制电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CNU2007201738600U CN201156432Y (zh) 2007-10-30 2007-10-30 一种实现nor flash坏块管理的控制电路

Publications (1)

Publication Number Publication Date
CN201156432Y true CN201156432Y (zh) 2008-11-26

Family

ID=40104209

Family Applications (1)

Application Number Title Priority Date Filing Date
CNU2007201738600U Expired - Fee Related CN201156432Y (zh) 2007-10-30 2007-10-30 一种实现nor flash坏块管理的控制电路

Country Status (1)

Country Link
CN (1) CN201156432Y (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102722443A (zh) * 2012-05-21 2012-10-10 三星半导体(中国)研究开发有限公司 闪速存储器的坏块管理方法
CN107870926A (zh) * 2016-09-26 2018-04-03 北京信威通信技术股份有限公司 一种实时存储的方法及装置
CN113176970A (zh) * 2021-06-28 2021-07-27 中国核动力研究设计院 基于FPGA的nor flash坏块管理系统及方法

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102722443A (zh) * 2012-05-21 2012-10-10 三星半导体(中国)研究开发有限公司 闪速存储器的坏块管理方法
CN102722443B (zh) * 2012-05-21 2014-12-17 三星半导体(中国)研究开发有限公司 闪速存储器的坏块管理方法
CN107870926A (zh) * 2016-09-26 2018-04-03 北京信威通信技术股份有限公司 一种实时存储的方法及装置
CN113176970A (zh) * 2021-06-28 2021-07-27 中国核动力研究设计院 基于FPGA的nor flash坏块管理系统及方法

Similar Documents

Publication Publication Date Title
US11967369B2 (en) Lifetime mixed level non-volatile memory system
US8250286B2 (en) Block management method, and storage system and controller using the same
US8234466B2 (en) Flash memory storage system applying SLC NAND flash memory and MLC NAND flash memory and data writing method thereof
US9208079B2 (en) Solid state memory (SSM), computer system including an SSM, and method of operating an SSM
US8086787B2 (en) Wear leveling method, and storage system and controller using the same
US8214578B2 (en) Method of storing data into flash memory according to usage patterns of addresses and data storage system using the same
US8296504B2 (en) Data management method and flash memory storage system and controller using the same
US20100042774A1 (en) Block management method for flash memory, and storage system and controller using the same
CN101634967B (zh) 用于闪存的区块管理方法、储存系统与控制器
CN103270500A (zh) 事务日志恢复
CN103635968A (zh) 包含存储器系统控制器的设备和相关方法
CN101556555B (zh) 用于闪存的区块管理方法、其控制器与储存系统
CN101625897B (zh) 用于快闪存储器的数据写入方法、储存系统与控制器
US8074128B2 (en) Block management and replacement method, flash memory storage system and controller using the same
US8037236B2 (en) Flash memory writing method and storage system and controller using the same
CN101425334B (zh) 一种实现nor flash坏块管理的方法及其控制电路
CN101667157A (zh) 闪存数据传输方法、闪存储存系统及控制器
CN111399752A (zh) 不同类型存储单元的控制装置及方法
CN101727397B (zh) 区块管理与更换方法、闪存储存系统及其控制器
US10877853B2 (en) Data storage device and operation method optimized for recovery performance, and storage system having the same
CN201156432Y (zh) 一种实现nor flash坏块管理的控制电路
CN101661432B (zh) 闪存区块管理方法、闪存储存系统及控制器
CN101957799B (zh) 用于闪速存储器的数据写入方法及其控制电路与存储系统
CN112988069B (zh) 存储器管理方法、存储器存储装置及存储器控制器
CN102650971B (zh) 存储器管理方法、存储器控制器与存储器储存装置

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20081126

Termination date: 20121030