CN1767621A - 数据处理装置、方法和系统、程序和存储介质 - Google Patents
数据处理装置、方法和系统、程序和存储介质 Download PDFInfo
- Publication number
- CN1767621A CN1767621A CN 200510114164 CN200510114164A CN1767621A CN 1767621 A CN1767621 A CN 1767621A CN 200510114164 CN200510114164 CN 200510114164 CN 200510114164 A CN200510114164 A CN 200510114164A CN 1767621 A CN1767621 A CN 1767621A
- Authority
- CN
- China
- Prior art keywords
- image data
- transcriber
- data
- reproduction
- speed
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Television Signal Processing For Recording (AREA)
Abstract
一种数据处理装置,用于将形成再现数据的多个图片数据输出到再现装置以再现,该数据处理装置具有处理电路,用于判断再现装置对图片数据的再现速率是否低于用于将图片数据传输到再现装置的传输速率,并且在作为判断结果判断出再现速率低于传输速率时将形成再现数据的所有图片数据输出到再现装置。
Description
相关申请的交叉参考
本发明包含与2004年10月26日在日本专利局申请的日本专利申请号2004-311594和2005年8月24日在日本专利局申请的日本专利申请号2005-243290相关的主题,其全部内容在此引入作为参考。
技术领域
本发明涉及例如用于将形成再现数据的多个图片数据输出到在线装置以再现的数据处理装置、数据处理方法、数据处理系统、程序和存储介质。
背景技术
例如,存在这样的系统,该系统将包括多个利用MPEG(运动图像专家组)方案编码的图片数据的再现数据从计算机(数据处理装置)输出到再现装置以再现(例如参见日本专利公开(A)号2004-215185)。在一般的系统中,例如当再现装置执行1X速度再现时,数据处理装置输出1X速度再现所要求的再现数据。此外,例如,当再现装置执行3X速度再现时,即使当再现速率低于到再现装置的数据传输速率时,数据处理装置也仅向再现装置输出3X速度再现再现数据所要求的数据。
然而,例如当从3X速度再现降低为1X速度再现时,再现装置获得用于3X再现所要求的数据量,而不是获得1X速度再现所要求的数据量,所以,有必要将用于1X速度再现所要求的数据再次从数据处理装置传送到再现装置,因此瞬间慢动作再现是很困难的。也就是说,存在对慢动作再现响应很差的缺点。
发明内容
本发明的一个目的是提供数据处理装置、数据处理方法、数据处理系统、程序和存储介质,它们能够在将形成再现数据的多个图片数据从数据处理装置输出到再现装置以在再现装置中再现并且再现速率低于传输速率时改善慢动作再现中的响应。
为了实现该目的,根据本发明第一方面,提供了一种数据处理装置,用于将形成再现数据的多个图片数据输出到再现装置以再现,所述数据处理装置包括处理电路,用于判断所述再现装置对所述图片数据的再现速率是否低于用于将所述图片数据传输到所述再现装置的传输速率,并且在作为判断的结果判断出所述再现速率低于所述传输速率时将形成所述再现数据的所有图片数据输出到所述再现装置。
本发明的第一方面的动作如下:数据处理装置输出形成再现数据的多个图片数据到再现装置。数据处理装置的处理装置判断再现装置对图片数据的再现速率是否低于将图片数据传输到再现装置的传输速率。在作为判断结果判断出再现速率低于传输速率时,其将形成再现数据的所有图片数据输出到再现装置。
根据本发明第二方面,提供了一种数据处理方法,用于将形成再现数据的多个图片数据输出到再现装置以再现,所述数据处理装置的数据处理方法包括:第一步骤,判断所述再现装置对所述图片数据的再现速率是否低于将所述图片数据传输到所述再现装置的传输速率;和第二步骤,当所述第一步骤作为判断结果判断出所述再现速率低于所述传输速率时,将形成所述再现数据的所有所述图片数据输出到所述再现装置。
根据本发明第三方面,提供了一种数据处理系统,用于使数据处理装置将形成再现数据的多个图片数据输出到再现装置以再现,其中所述计算机数据处理装置判断所述再现装置对所述图片数据的再现速率是否低于将所述图片数据输出到所述再现装置时的传输速率,并且在判断结果为所述再现速率低于所述传输速率时将形成所述再现数据的所有图片数据输出到所述再现装置,并且所述再现装置包括:输入存储器;和用于将从所述数据处理装置输入的所述图片数据写到所述输入存储器中,对从所述输入存储器读取的所述图片数据进行解码,并且利用所述再现速率对其进行再现的装置。
根据本发明第三发明的动作如下:数据处理装置判断再现装置对图片数据的再现速率是否低于在将图片数据输出到再现装置时的传输速率,并且在判断结果为再现速率低于传输速率时将形成再现数据的所有图片数据输出。此外,再现装置将从数据处理装置输入的图片数据写到输入存储器,并且对从输入存储器读取的图片数据进行解码,并且以再现速率对其进行再现。
根据本发明第四方面,提供了一种由数据处理装置执行的程序,用于将形成再现数据的多个图片数据输出到再现装置以再现,包括:第一例程,判断所述再现装置对所述图片数据的再现速率是否低于将所述图片数据传输到所述再现装置的传输速率;和第二例程,当所述第一例程判断结果为所述再现速率低于所述传输速率时,将形成所述再现数据的所有图片数据输出到所述再现装置。
根据本发明第五发明,提供一种存储介质,存储由数据处理装置执行的程序,用于将形成再现数据的多个图片数据输出到再现装置以再现,所述程序包括:第一例程,判断所述再现装置对所述图片数据的再现速率是否低于将所述图片数据传输到所述再现装置的传输速率;和第二例程,当所述第一例程判断结果为所述再现速率低于所述传输速率时,将形成所述再现数据的所有图片数据输出到所述再现装置。
根据本发明第六发明,提供了一种数据处理装置,用于将形成再现数据的多个图片数据输出到再现装置以再现,包括:存储装置,用于存储所述再现数据;处理电路,用于判断所述再现装置对所述图片数据的再现速率是否低于在将从所述存储装置读取的所述图片数据输出到所述再现装置时的传输速率,并且在判断结果为所述再现速率低于所述传输速率时,将形成所述再现数据的所有图片数据输出到所述再现装置;和再现装置,用于将从所述处理电路输出的图片数据写到输入存储器,对从所述输入存储器读取的所述图片数据进行解码,并且用所述再现速率对其进行再现。
根据本发明,可以提供数据处理装置、数据处理方法、数据处理系统、程序和存储介质,它们能够将形成再现数据的多个图片数据从数据处理装置输出到再现装置以在再现装置中再现该数据,并且在再现速率低于传输速率时改善慢动作再现中的响应。
附图说明
参考附图,从下面对优选实施方式的描述中,本发明的其他目的和特征将变的更加清楚,在附图中:
图1是根据本发明实施例的数据处理系统的总体配置图;
图2是用于解释图1所示的数据处理系统解码再现数据ENC的图;
图3是用于解释从图1示出的计算机将传输完成通知输出到再现装置的图;
图4是用于解释图1示出的数据处理系统的总体操作的示例的流程图;
图5是接图4的流程图,用于解释图1示出的数据处理系统的总体操作的示例;
图6是用于解释图1示出的数据处理系统在指定再现速率时的操作的流程图;
图7是用于解释在图1示出的数据处理系统的计算机将数据传输到再现装置时数据的优先顺序的图,其中图7A是用于解释I、P和B图片数据的优先级的特定示例的图,而图7B是用于解释根据I、P和B图片数据的优先级输出的模式的特定示例的图;
图8是用于解释在改变图1示出的数据处理系统的再现速率时的操作的特定示例的流程图;
图9是用于解释在图8示出的步骤ST35处将再现速率从低于最大传输速率改变到高于其的再现速率时数据处理系统的操作的特定示例的图;
图10是用于解释在图8示出的步骤ST36处将再现速率从高于最大传输速率改变到低于其的再现速率时数据处理系统的操作的特定示例的图;
图11是用于解释图10中示出的低速改变处理的第一特定示例的图;
图12是用于解释在图8示出的步骤ST36处将再现速率从高于最大传输速率改变到低于其的再现速率时低速改变处理的第二特定示例的图;
图13是用于解释图11中示出的低速改变处理的第二详细示例的图;
图14是用于解释在图8示出的步骤ST36处将再现速率从高于最大传输速率改变到低于其的再现速率时低速改变处理的第三特定示例的图;
图15是用于解释低速改变处理的第三特定示例的图;
图16是示出了在第一特定示例中再现解码的锚帧的情形的图;
图17是示出了在第二特定示例中再现解码的锚帧的情形的图;
图18是示出了在第三特定示例中再现解码的锚帧的情形的图;
图19是在第一特定示例中再现解码的锚帧的情形的流程图;和
图20是用于解释根据本发明实施例对数据处理系统进行修改的图。
具体实施方式
下面解释根据本发明实施例的数据处理系统。
图1是根据本发明实施例的数据处理系统1的总体配置图。如图1所示,数据处理系统1例如具有计算机2和再现装置4。
[计算机2]
如图1所示,计算机2具有HDD12、桥14、存储器16、桥18、操作设备19和CPU20。注意,存储器16存储预定程序(本发明第四方面的程序),而CPU20读出并执行该程序来执行下述处理。预定程序可存储在半导体存储器或其他存储器16中,或者存储在HDD、光盘、或其他存储介质中。HDD12例如存储按照MPEG方案编码的再现数据ENC。
如图2所示的再现数据ENC包括在再现装置4中相继顺序解码的多个GOP(图片组)。在图2示出的示例中,按照GOP(N-1)、(N)、(N+1)、(N+2)的顺序解码。每个GOP包括I、P和B图片数据(帧数据)。此外,每个GOP包括单个I图片数据。在本实施例中,例如,使用了在GOP中具有相对较大数目的图片数据的所谓的“长GOP”。
I图片数据是编码图像内(帧内)的图片数据,并且相对于其他图片数据独立被解码。此外,P图片数据是在前向方向上可预测编码的帧的图片数据,并且参考在时间上位于过去的(先前显示顺序)I或P图片数据而被解码。注意,“I和P图片数据”也被称作“锚图片数据”。此外,B图片数据是在两个方向上可预测编码的帧的图片数据。并且参考时间上位于前面或后面(在前或在后显示顺序)的I或P图片数据而被解码。
注意,形成再现数据的多个图片数据包括第一类图片数据和第二类图片数据,其中在第一类图片数据中,在对其他图片数据进行解码时参考再现装置4的解码结果,在第二类图片数据中,在对其他图片数据进行解码时不参考解码结果。该第一类图片数据对应于I图片数据和P图片数据,而第二类图片数据对应于B图片数据。
注意,HDD12的读速率低于再现装置4的最大再现速率。此外,从计算机2到再现装置4的最大数据传输速率低于再现装置4的最大再现速率。
桥14提供了桥18的扩展功能,并且具有PCI扩展插槽或IDE(集成驱动电路)插槽等。桥14基本上具有与桥18相同的功能,但是具有比桥18窄的带宽,并且具有连接到它的比连接到桥18的设备速度低的访问设备。
存储器16例如是半导体存储器,存储用于CPU20的处理的程序和数据。操作设备19是键盘、鼠标或其他操作装置,并且向CPU20输出对应于用户操作的操作信号。操作设备19接收用于指定再现数据ENC的再现点的操作、用于发出指定的再现点的再现开始命令的操作、以及改变再现速率的操作,并且向CPU20输出显示所指定再现点的操作信号。桥18将桥14、存储器16、PCI总线6和CPU20连接到其,并且转换沿CPU20的地址总线和数据总线传输的数据。
CPU20例如执行从存储器16读出的程序,以控制计算机2的操作。当CPU20从操作设备19接收到指示指定再现点的操作的操作信号时,CPU20从HDD12读出包括指定的再现点的图片数据的GOP,并且通过桥18和PCI总线6将其输出(传输)到再现装置4。此外,CPU20根据再现装置4的再现进度状态从HDD12连续读取GOP,并且将结果输出到再现装置4。此外,CPU20将再现装置4的CPU42的与GOP的输出链接的传输完成通知TCN输出到再现装置4。
如图3所示,传输完成通知TCN示出从计算机2输出(传输)到再现装置4的GOP的标识数据、该GOP被写入的输入存储器32的地址、以及GOP的数据大小。此外,传输完成通知还示出所输出的GOP中的每个图片数据的标识数据、图片数据被写入输入存储器32的地址、以及图片数据的大小。此外,当CPU20从操作设备19接收到指示再现开始命令操作的操作信号时,它就通过桥18和PCI总线6将指定再现点的再现开始命令输出到再现装置4。
此外,当从操作设备19接收作为输入的指示用于命令再现速率的操作的操作信号时,CPU20就通过桥18和PCI总线6将用于设置再现速率的再现速率命令输出到再现装置4。此外,当从操作设备19接收指示用于命令改变再现速率的操作的操作信号时,CPU20就通过桥18和PCI总线6将指示改变再现速率的命令输出到再现装置4。
此外,CPU20判断再现装置4对图片数据再现的再现速率是否低于将图片数据传输到再现装置4的传输速率低。当作为判断结果判断出再现速率低于传输速率时,它就将形成再现数据的所有图片数据输出到再现装置4。
此外,当判断出再现速率快于传输速率时,CPU20将根据形成再现数据的所有多个图片数据中的再现速率能够传输的图片数据的一部分传输到再现装置4。
此外,当判断出再现速率快于传输速率时,CPU20根据形成再现数据的所有多个图片数据中的再现速率将优先级高于B图片数据的I和P图片数据输出。此外,当判断出再现速率快于传输速率时,CPU20以形成再现数据的所有多个图片数据中的优先顺序将I图片数据、P图片数据和B图片数据输出到再现装置4。
此外,CPU20将图片数据写到再现装置4的输入存储器32中,并且使写到输入存储器32中的图片数据被解码并以指定的再现速率再现。
当使图片数据被写到再现装置4的输入存储器32中时,CPU20生成管理信息,用于在再现装置4从输入存储器32读取并再现图片数据时参考,并将所生成的管理信息输出到再现装置4。该管理信息对应于图3中示出的传输完成通知TCN。
此外,CPU20接收用于将再现速率从快于传输速率改变到低于传输速率的命令,临时停止再现装置4的再现,将形成对应于正被再现的帧的再现数据的所有多个图片数据输出到再现装置4,并且使再现装置4以指定的再现速率从临时被停止的再现点开始再现再现数据。
此外,CPU20接收用于将再现速率从快于传输速率改变到低于传输速率的命令,将形成对应于正被再现装置4再现的帧的下一帧的再现数据的所有多个图片数据输出到再现装置4,并且使再现装置4以再现速率再现再现数据。
此外,当CPU20从操作设备19接收到作为输入的指示瞬变命令操作的操作信号时,其通过桥18和PCI总线6将该瞬变命令输出到再现装置4。此外,当CPU20接收到作为输入的指示瞬变命令操作的操作信号时,其判断包括在瞬变之后的再现方向再现中接下来要被使用的图片数据的GOP是否被存储在输入存储器32中,并且如果判断出该GOP未存储在输入存储器32中,则将该GOP输出到再现装置4。相反,当CPU20判断出GOP已存储在输入存储器32中,则它就不将该GOP输出到再现装置4,而是将该GOP的传输完成通知输出到再现装置4的CPU42。
CPU20基于输出到再现装置4的传输完成通知、瞬变命令、再现速度命令等来管理在再现装置4的输入存储器32中存储的GOP和图片数据。这样,CPU20可以判断包括在瞬变之后的再现方向中接下来要被使用的图片数据的GOP是否被存储在输入存储器32中。此外,CPU20确定接下来要被写的GOP的地址,以使得下述图片数据部分能够被覆写,所述被覆写的图片数据部分是在图片数据输入存储器32中存储的图片数据中的已在再现装置4中再现了的图片数据中。
此外,CPU20也可以基于最大传输速率比较传输速率和再现速率来进行判断。例如,CPU20可以判断再现装置4对图片数据再现的速率是否低于用于将图片数据传输到再现装置4的最大传输速率。如果作为判断结果判断出再现速率低于传输速率,则其可以将形成再现数据的所有图片数据输出到再现装置4。
[再现装置4]
如图1所示,再现装置4例如具有PCI桥30、输入存储器32、解码器34_1、再现存储器36_1、选择器38、控制存储器40、CPU42和控制总线46。注意,控制存储器40存储预定程序,并且CPU42读取并执行该程序来执行下面的处理。预定的程序可存储在半导体存储器或其他控制存储器40中,或者可存储在HDD、光盘或其他存储介质中。
PCI桥30具有存储器,用于缓冲经由PCI总线6自计算机2输入的GOP和命令。此外,桥18具有动态存储器访问(DMA)传输功能。输入存储器32是SDRAM或其他半导体存储器,并且临时存储经由PCI桥30输入的GOP。
解码器34_1在CPU42的控制下利用MPEG方案对经由PCI桥30从输入存储器32中读取的图片数据进行解码,并且将结果写到再现存储器36_1中。具体地说,解码器34_1在CPU42的控制下不参考其他图片数据的解码结果对自输入存储器32中读取的I图片数据进行解码。此外,解码器34_1在CPU42的控制下,通过参考在时间上位于过去并已将解码结果存储在再现存储器36_1中的I或P图片数据的解码结果,从而对从输入存储器32中读取的P图片数据进行解码。此外,解码器34_1在CPU42的控制下,通过参考在时间上在其前或在其后并已将解码结果存储在各再现存储器36_1中的I或P图片数据的解码结果,从而对从输入存储器32中读取的B图片数据进行解码。
此外,在CPU42的控制下,其再现并输出从再现存储器36_1读取的解码后的图片数据作为图片数据S38。
CPU42将从计算机2输入的GOP(再现数据ENC)写到输入存储器32中。此外,在输入存储器32中存储的再现数据ENC中,CPU42执行调度来确定对该GOP中的图片数据进行解码在GOP单位中的顺序。CPU42使解码器34_1基于调度结果执行解码。
CPU42例如通过PCI桥30从输入存储器32中读取参考I和P图片数据的解码结果解码的GOP(N-1)中的I和P图片数据和GOP(N)中的B图片数据,并且将其输出到解码器34_1。
在这里,在本实施例中,参考参照GOP的I和P图片数据的解码结果解码的具有不同的B图片数据的开放GOP。
在例如接收到作为输入的来自计算机2的CPU20的再现开始命令时,CPU42使包括再现点的多个GOP在解码器34_1处被执行解码。
当例如接收到作为输入的来自计算机2的CPU20的再现开始命令时,CPU42使包括再现点的多个GOP在解码器34_1,34_2和34_3处被执行解码。此刻,CPU42控制解码器34_1对B图片数据的解码、从再现存储器36_1的读操作,以使再现和输出从该再现点以指定的再现速率执行。
此外,CPU42基于自CPU20输入的传输完成通知来管理在输入存储器32中存储的GOP和图片数据的地址。
下面将解释图1中示出的数据处理系统1的操作的示例。
<第一操作示例>
下面将解释数据处理系统1的总体操作示例。图4和图5是用于解释图1示出的数据处理系统1的总体操作的示例的流程图。
步骤ST1:
计算机2的CPU20判断指示用于指定再现数据ENC中的再现点的操作的操作信号是否已从操作设备19输入。当判断出其已被指定,则前进到步骤ST2,而当判断出尚未被指定时,重复步骤ST1的处理。
步骤ST2:
计算机2的CPU20从HDD12读取包括在步骤ST1中指定的再现点的图片数据的GOP、以及周围的GOP,或者共3个(多个)GOP。
步骤ST3:
计算机2的CPU20通过桥18和PCI总线6将在步骤ST2中读取的多个GOP输出到再现装置4。再现装置4的CPU42通过PCI桥30将从计算机2输入的GOP写到输入存储器32中。
步骤ST4:
计算机2的CPU20将传输完成通知输出到再现装置4的CPU42。传输完成通知示出在步骤ST3中从计算机2输出(传输)到再现装置4的GOP的标识特征、这些GOP被写入的输入存储器32的地址、以及GOP的数据大小。CPU42将传输完成通知写到控制存储器40中。在本实施例中,CPU20和CPU42保持传输完成通知,并且基于该传输完成通知管理在输入存储器32中存储的GOP。
步骤ST5:
在完成步骤ST4的处理后,再现装置4的CPU42将准备完成通知输出到计算机2的CPU20。
步骤ST6:
计算机2的CPU20判断是否已从操作设备19输入操作信号,指示指定再现点的再现开始命令操作。当判断出已输入之后,前进到步骤ST7,当判断出尚未输入,则重复步骤ST6的处理。
步骤ST7:
当判断出已输入后,计算机2的CPU20将指定再现点的再现开始命令输出到再现装置4的CPU42。
步骤ST8:
再现装置4的CPU42执行调度来根据图片数据、再现速率、再现方向等之间的参考关系确定对下述图片数据进行解码的顺序,所述图片数据是在输入存储器32中存储的包括由在步骤ST7输入的再现开始命令指示的再现点的图片数据的GOP中的图片数据。
步骤ST9:
再现装置4的CPU42将指示基于在步骤ST8的调度结果接下来将被解码的图片数据的解码命令输出到解码器34_1。
步骤ST10:
解码器34_1读取并解码由在步骤ST9中输入的解码命令所指示的图片数据,并且将解码结果写到各再现存储器36_1。
步骤ST11:
再现装置4的CPU42基于指定的再现方向或再现速率和调度结果指定接下来将要被再现并输出的解码结果,生成示出这些解码结果的显示命令,并且将其写到控制存储器40中。
步骤ST12:
再现装置4的CPU42将在步骤ST11中生成的显示命令输出到解码器34_1。
步骤ST13:
解码器34_1从再现存储器36_1读出由在步骤ST12中输入的显示命令所指示的解码结果,并且将其再现和输出。
步骤ST14:
CPU20和CPU42判断在步骤ST9到ST13处理的图片数据是否是GOP中的最后的图片数据。如果判断出其是最后的图片数据,则前进到步骤ST15,而当判断出其不是时,返回到步骤ST9,然后执行下一图片数据的处理。
步骤ST15:
CPU20和CPU42判断被处理的图片数据所属的GOP是否是再现数据ENC中的最后GOP。当判断出其是最后的GOP时,结束处理,而当判断出不是时,前进到步骤ST16。
步骤ST16:
计算机2的CPU20根据再现方向和再现速率,从HDD12读取下一GOP。
步骤ST17:
计算机2的CPU20通过桥18和PCI总线6将在步骤ST19中读取的GOP输出到再现装置4。再现装置4的CPU42通过PCI桥30将从计算机2输入的GOP写到输入存储器32。
步骤ST18:
计算机2的CPU20将在步骤ST20中输出的GOP的传输完成通知输出到再现装置4的CPU42。CPU42将该传输完成通知写到控制存储器40中。
步骤ST19:
在结束步骤ST21中的处理后,再现装置4的CPU42将准备完成通知输出到计算机2的CPU20。
步骤ST20:
再现装置4的CPU42例如判断对包括根据再现方向下一再现点的图片数据的GOP的调度是否被完成(即,如果要求调度)。当判断出调度尚未被完成时,前进到步骤ST8,而当判断出调度已完成时,前进到步骤ST9。
<第二操作示例>
下面将解释指定再现速率时的操作。图6是用于解释在指定图1中示出的数据处理系统的再现速率时的操作的流程图。
步骤ST21:
计算机2的操作设备19将指示用于指定再现速率的指定操作的操作信号输入到CPU20。
步骤ST22:
计算机2的CPU20判断从操作设备19输入的再现速率是否低于用于将图片数据传输到再现装置4的传输速率,例如最大传输速率。如果判断出低于,则前进到步骤ST23,而如果不低于,则前进到步骤ST24的处理。例如,在本实施例中,最大传输速率是对应于5X速率再现速率的数据传输速率。
步骤ST23:
当计算机2的CPU20在步骤ST22中作为判断结果判断出再现速率低于该传输速率时,则其通过桥18和PCI总线6将形成再现数据的所有图片数据,具体地说是I、P和B图片数据,输出到再现装置4,然后前进到步骤ST26。
步骤ST24:
当计算机2的CPU20在步骤ST22中判断出再现速率快过该传输速率时,其选择出根据在形成再现数据的所有多个图片数据中的再现速率能够以该传输速率传输的图片数据的一部分。
图7是用于解释在图1所示的数据处理系统1的计算机2将数据传输到再现装置4时的数据优先顺序的图。图7A是用于解释I、P和B图片数据的优先级的特定示例的图。图7B是用于解释对应于I、P和B图片数据的优先级的输出的模式的特定示例的图。
具体地说,计算机2的CPU20例如如图7A所示根据该优先顺序中的再现速率从形成再现数据的多个图片数据中选择I、P和B图片数据。具体地说,在判断出再现速率低于最大传输速率时,CPU20如图7B所示将I、P和B图片数据输出到CPU20。当判断出再现速率快过最大传输速率时,CPU20根据较快的再现速率选择图片数据,例如如图7B所示,I和P图片数据和部分B图片数据、I和P图片数据、部分I图片数据和P图片数据、I图片数据、以及部分I图片数据。
步骤ST25:
计算机2的CPU20通过桥18和PCI总线6将在步骤ST24中选择的数据输出到再现装置4。再现装置4的CPU42通过PCI桥30将从计算机2输入的数据写到输入存储器32。计算机2的CPU20将传输完成通知TCN输出到再现装置4的CPU42。CPU42将传输完成通知TCN写到控制存储器40中。再现装置4的CPU42将准备完成通知输出到计算机2的CPU20。
步骤ST26:
再现装置4的CPU42例如执行包括根据再现速率或再现方向的下一再现点的图片数据的GOP的调度,并且基于调度结果将指示图片数据的解码命令输出到解码器34_1。解码器34_1从输入存储器32读出并解码由解码命令所指示的图片数据,并且将解码结果写到再现存储器36_1中。再现装置4的CPU42标识出基于指定的再现速率和调度结果将被再现并输出的解码结果,并且将指示这些解码结果的显示命令写到控制存储器40。再现装置4的CPU42将显示命令输出到解码器34_1,并且解码器34_1从再现存储器36_1读出由显示命令所指示的解码结果以再现并输出。
下面将解释在改变数据处理系统1的再现速率时的操作的特定示例。图8是用于解释在改变图1中示出的数据处理系统的再现速率时的操作的特定示例的流程图。
步骤ST31:
当从操作设备19接收到作为输入的操作信号,指示用于改变再现速率的命令操作时,计算机2的CPU20通过再现装置4检查当前的再现速率,并且获得指示当前再现速率的数据。
步骤ST32:
计算机2的CPU20判断是否利用改变的再现速率和在步骤ST31中获得的当前再现速率来在最大传输速率中跳跃。具体地说,当例如最大传输速率是对应于5X速度再现的数据传输速率时,CPU20判断是否通过从1X速度再现跳到6X速度再现或者从6X速度再现跳到1X速度再现来改变最大传输速率。如果判断出不通过跳跃来改变最大传输速率,则前进到步骤ST33,而如果判断出通过跳跃来改变,则前进到步骤ST34。
步骤ST33:
计算机2的CPU20通过桥18和PCI总线6将再现速率改变命令输出到再现装置4的CPU42,然后前进到步骤ST37。
步骤ST34:
计算机2的CPU20判断从当前再现速率到改变后的再现速率的改变是否是增加。作为判断的结果,当判断出其是增加时,前进到步骤ST35的处理,而当判断出不是增加时,前进到步骤ST36的处理。
步骤ST35:
当再现速率低于最大传输速率时,计算机2的CPU20只将再现所要求的数据输出到再现装置4,然后前进到步骤ST37。例如,当最大传输速率是对应于5X再现速率的传输速率时,计算机2的CPU20根据改变到例如6X速度再现或15X速度再现等中的再现速率选择I和P图片数据等,并且通过桥18和PCI总线6将I和P图片数据输出到再现装置4,并且将其写到再现装置4的输入存储器32中。
图9是用于解释在图8中示出的步骤ST35中从低于最大传输速率的再现速率改变到较高再现速率时数据处理系统的操作的特定示例的图。
如图9所示,例如,在1X速度再现时,I、P和B图片数据被从计算机2写到再现装置4的输入存储器32,从输入存储器32读取的数据在CPU42的控制下根据解码调度而被解码,并且再现输出信号S38根据再现调度被输出。在图9中,附有*的数据、附有+的数据、附有++的数据以及未附标记的数据表示在不同GOP中包括的图片数据。在改变点CP1,例如,如果接收到用于从1X速度再现改变到6X速度再现的命令信号,则在稀释(thinning)之后6X速度再现所要求的数据被传输,并且根据再现调度输出再现输出信号S38。
步骤ST36:
当计算机2的CPU20在步骤ST34的判断步骤中判断出从当前再现速率改变到改变的再现速率不是增加,即,当CPU20判断出从当前再现速率到改变后的再现速率的改变是减少,则其执行后面解释的低速改变处理,将再现所要求的数据输出到再现装置4,并且前进到步骤S37的处理。
步骤S37:
当再现装置4的CPU42从计算机2的CPU20接收到作为输入的信号,指示用于以指定的再现速率开始再现的命令时,如上所述,其从输入存储器32读取图片数据,使解码器34_1对其进行解码,将解码结果写到再现存储器36_1中,并且以指定的再现速率从再现存储器36_1将其读出,并再现、输出。
如上所述,在数据处理系统1中,在计算机2的CPU20判断再现装置4对图片数据的再现速率是否低于用于将图片数据传输到再现装置4的最大传输速率,并作为判断结果判断出最大再现速率低于传输速率,其将形成再现数据的所有图片数据输出到再现装置4,并且将其写到再现装置4的输入存储器32。再现装置4的CPU42将从计算机2输入的图片数据写到输入存储器32中,使解码器34_1对从输入存储器32读取的图片数据进行解码,并且以计算机2的CPU20指定的再现速率对其再现,所以当最大再现速率低于传输速率时,可以改进慢动作再现的响应。
即,当最大再现速率低于传输速率时,通过将包括形成再现数据的所有I、P和B图片数据的GOP从计算机2传输到再现装置4,即使再现装置4的CPU42从例如对应于最大传输速率的5X速率再现(速率)改变到1X速度再现,由于1X速度再现所要求的数据被存储在输入存储器32中,所以可以在短时间从输入存储器32读取数据并执行1X速度再现。
此外,当计算机2的CPU20判断出再现速率快过最大传输速率时,由于其将根据在形成再现数据的所有多个图片数据中的再现速率用最大传输速率能够传输的图片数据的一部分输出到再现装置4,所以即使再现速率低于最大传输速率,也可以根据再现速率再现具有较好质量的图片。
此外,此刻,由于CPU20以该优先次序将I、P和B图片数据输出到再现装置4,所以可以根据该再现速率再现具有高质量的图片。
此外,由于CPU20将图片数据写到再现装置4的输入存储器32中,然后解码并以指定的再现速率再现写在输入存储器32中的图片数据,CPU20仅需执行简单的处理来发出指定再现速率的命令,以便再现装置4以指定的再现速率再现数据,所以CPU20的处理负载较小。
具体地说,由于CPU20生成管理信息(传输完成通知TCN),用于在再现装置4从输入存储器32读取并再现图片数据时参考,并将所生成的管理信息输出到再现装置4,所以CPU20的处理负载较小。
此外,通过在存储设备和解码器之间提供能够与解码器进行高速传输的设备,在该设备中保持数个GOP的压缩图片数据,并且根据需要对自该设备读出的图片数据进行解码,从而,即使利用短时间不稳定的设备,例如利用例如IDE连接的HDD,也可以实现稳定的再现。
此外,当利用MPEG或其他压缩方案通过双向帧间预测来再现包括I、P和B图片数据等的压缩的图片数据时,例如长GOP类型压缩的图片数据时,通过选择根据再现速率和存储设备的传输速率传输的数据并输出所选的数据,可以减小HDD或其他存储设备的传输处理中的负载。
即,在本发明中,可以以从0X速度再现到对应于最大传输速率(例如5X速度再现)的再现速率无缝变化的速度从任何可变再现点执行用于显示压缩的图片数据的处理,只要要被再现的压缩的数据在输入存储器32中。
此外,可以使用I图片数据和P图片数据,用于以5X速度再现到15X速度再现。此外,由于通过例如CPU20向CPU42发送命令来改变再现速率,一旦接收到该命令,CPU42就改变再现速率,从而再现速率被改变,所以CPU20上的处理负载较小。
此外,通过在初始状态中将多个GOP的数据传输到输入存储器32,即使在从HDD12的传输有些不稳定的情况下,也可以读取并稳定地解码并再现在输入存储器32中存储的数据。
此外,这多个GOP的数据被延迟刚好用于传输到输入存储器的时间,但是例如通过在将压缩的图片数据设置到再现装置4中并按下再现按钮之前,将这多个GOP的数据传输到输入存储器,从而可以改善操作命令的响应。
[改变到低速的处理的第一特定示例]
在图8示出的步骤ST36,CPU20执行处理以在从快过最大传输速率的再现速率改变到较慢的再现速率时改变到较低的速度。在第一特定示例中,当例如改变再现速率时,CPU20重传具有正被再现的GOP的再现所要求的数据的GOP。例如,从计算机2到再现装置4的最大传输速率对应于5X速度再现。当从6X速度再现改变到4X速度再现时,CPU20例如将6X速度再现所要求的稀释后的图片数据I、P、P、P和P的传输改变为例如在4X速度再现时未经稀释的图片数据I、B、P、B、B、P、B、B、P、B和B的传输。
然而,对于稳定的再现,输入存储器32保持多个GOP的I、P、P、P、P、P和P图片数据。在输入存储器32中存储的数据仅能根据I、P、P、P、P、P和P图片数据在显示屏上显示。
因此,CPU20接收命令,以从快过最大传输速率的再现速率改变到低于最大传输速率的再现速率,临时停止再现装置4的再现,将形成对应于再现期间的一帧的再现数据的所有多个图片数据输出到再现装置4,并且使再现装置4以指定的再现速率从临时被停止的再现点开始根据再现数据再现该数据。
下面,将参考图10和图11对此进行更详细的解释。图10是在图8中示出的步骤ST34中将再现速率从快过最大传输速率该变到较低再现速率的处理的第一特定示例的流程图。图11是用于解释在图10中示出的改变到低速的第一特定示例的图。
例如,如图11所示,6X速度再现所要求的数据被输入到输入存储器32,并且根据再现调度在CPU42的控制下输出再现输出信号S38。在图11中,附有*的图片数据、附有+的图片数据、以及未附标记的图片数据示出了在分离的GOP中包括的图片数据。
下面将解释图10的流程图的步骤。
步骤ST51:
计算机2的CPU20检查当前再现的帧来获得与当前再现的帧相关的数据。
步骤ST52:
当计算机2的CPU20在例如改变点CP2处接收到作为输入的命令,用于从快过最大传输速率的再现速率改变到低于最大传输速率的再现速率时,其将用于临时停止再现装置4的再现的命令输出到再现装置4。再现装置4的CPU42接收到该命令,如图11所示,临时停止(冻结)再现。此刻,在改变点CP2处的帧被显示为静止图片。
步骤ST53:
计算机2的CPU20将形成对应于正被再现的帧的再现数据(GOP)的所有多个图片数据输出到再现装置4。如图11所示,再现装置4的输入存储器32被写有从计算机2输入的数据。
步骤ST54:
计算机2的CPU20通过桥18和PCI总线6将命令输出到再现装置4,用于使得根据指定的再现速率从在再现装置4处临时停止的再现点开始再现再现数据。
在第一特定示例中,如上所述,由于在改变点CP2处包括正被再现的帧的GOP被再次传输,直到该帧被再现,所以时间被花费来对再现的帧后的下一帧的再现,并且在该时间期间显示屏临时停止,但是如果该传输结束,就可以从改变点CP2开始以改变后的再现速率可靠地再现数据。
[改变到低速的处理的第二特定示例]
在图8的步骤ST36中用于改变到较低速度的处理的第二特定示例中,例如,当再现速率被改变时,CPU20将正被再现的GOP之后的下一个GOP的再现所要求的数据输出到再现装置4。
图12是用于解释图8的步骤ST36的用于从快过最大传输速率的再现速率改变到较低再现速率的处理的第二特定示例的流程图。图13是用于解释在图11中示出的低速改变处理的第二特定示例的图。在图13中,附有*的图片数据、附有+的图片数据、以及未附标记的图片数据示出了在分离的GOP中包括的图片数据。
下面将解释图12的流程图的步骤。
例如,如图13所示,6X速度再现所要求的数据被输入到输入存储器32。
步骤ST61:
计算机2的CPU20检查当前再现的帧来获得关于当前再现的帧的数据。
步骤ST62:
如果在改变点CP3处从操作设备19接收到命令,用于从快过最大传输速率的再现速率改变到低于最大传输速率的再现速率,则计算机2的CPU20将清空输入存储器32的缓冲的命令输出再现装置4。然后,根据该命令,再现装置4的输入存储器32被清空。
步骤ST63:
计算机2的CPU20将形成对应于在改变点CP3处正被再现的帧之后的下一帧的再现数据(GOP)的所有多个图片数据输出到再现装置4。此外,使再现装置4以指定的再现速率再现再现数据。
在第二特定示例中,如上所述,当在改变点CP3处改变再现速率时,CPU20将从正被再现的GOP后的下一GOP开始的再现所要求的数据输出到再现装置4,所以当前正被再现的GOP照样以6X速度被显示,对再现速率的改变的响应最终变慢,并且在再现当前正被再现的GOP期间下一GOP未结束传输,则显示屏幕最终临时停止,但是如果其结束传输,则可以以指定的再现速率从改变点CP3的下一GOP开始可靠地再现。
[改变到较低速度的处理的第三特定示例]
在图8的步骤ST36中用于改变到较速的处理的第三特定示例中,例如,当再现速率被改变时,CPU20只将从再现位置开始的不充足的数据输出到再现装置4。
图14是用于解释图8示出的步骤ST36的用于从快过最大传输速率的再现速率改变到较低再现速率的处理的第三特定示例的流程图。图15是用于解释用于改变到较低速率的处理的第三特定示例的图。在图15中,附有*的图片数据、附有+的图片数据、以及未附标记的图片数据指示在分离的GOP中包括的图片数据。
例如,如图15所示,6X速度再现所要求的数据被输入到输入存储器32。
下面将解释图14的流程图的步骤。
步骤ST71:
计算机2的CPU20检查当前再现的帧来获得涉及当前再现的帧的数据。
步骤ST72:
如果计算机2的CPU20在改变点CP4处从操作设备19接收到命令,用于从快过最大传输速率的再现速率改变到低于最大传输速率的再现速率,则计算机2的CPU20将包括在改变点CP4处正被再现的帧的多个图片数据(GOP)的不充分帧输出到再现装置4。即,锚帧(I和P图片数据)已存储在输入存储器32中,所以剩余的B图片数据被输出到再现装置4。
步骤ST73:
如果在步骤ST72传输的不充分帧足够下一帧的再现,则CPU20前进到步骤ST74,而如果不足够,则前进到步骤ST75。
步骤ST74:
计算机2的CPU20将命令输出到再现装置4,用于临时停止再现装置4的再现。
步骤ST75:
计算机2的CPU20将在步骤ST72传输的帧输出到再现装置4。
在第三特定示例中,如上所述,一直到帧在改变点CP4处被再现才传输包括正被再现的帧的GOP的不充分帧,所以如果对于在改变点CP4处的帧后的下一帧的传输来说不充分帧的传输及时,则可以防止显示屏临时停止,并且使得能够以改变后的再现速率从改变点CP4开始再现。如果不充分帧的传输不及时,则显示屏在改变点CP4的帧处被临时停止,但是然后以改变后的速率可靠再现变得可能。
此外,在第一到第三特定示例中,再现被临时停止,但是如图16到图18所示,通过对已传输到输入存储器32并且在再现装置4处完成了解码的锚帧进行显示,可以在不临时停止再现的情况下再现数据。
图16是示出了在第一特定示例中再现解码后的锚帧的情形的图。图16仅仅是一个示例。由于包括当前正被再现的帧(P8)的GOP被重传,在从发出改变到1X速度的命令时到传输结束时的间隔中,在输入存储器32中存储的锚帧(P11、P14、*I2、*P5、*P8、*P11)以3X速度被再现,并且以此速度重传结束。因此,1X速度再现从*P11后的下个*B12开始。注意,3X再现的原因在于锚帧构成形成GOP的所有帧的1/3。
图17是示出了在第二特定示例中再现解码后的锚帧的情形的图。图17仅仅是一个示例。由于包括当前正被再现的帧(P8)的GOP后的下一GOP被重传,在对仍在存储器末端的包括当前正被再现帧的GOP的帧(P11、P14)进行再现后,可以以1X速度再现来快速再现下一GOP的帧(*B0、*B1、*I2、*B3)。
图18是示出了在第三特定示例中再现解码后的锚帧的情形的图。图18仅仅是一个示例。由于仅传输除了预先传输到输入存储器32的那些帧之外的锚帧,所以在这3种特定示例中,可以使3X速度再现的时间最短。
接下来,将使用图19的流程图解释图16中示出的在第一特定示例中再现解码后的锚数据的情形的操作的示例。
步骤ST81:
计算机2的CPU20检查当前再现的帧来获得与当前再现的帧相关的数据。
步骤ST82:
当计算机2的CPU20从操作设备19接收到命令,用于从快过最大传输速率的再现速率改变到低于最大传输速率的再现速率(在图16中,从6X速度到1X速度)时,其将用于继续再现来自输入存储器32的锚帧输出到再现装置4。接收到该命令,再现装置4的CPU42继续再现锚帧,如图16所示。在图16中,由于只有锚帧(即,只有GOP的所有图片数据的1/3)被再现,所以导致3X速度再现。
步骤ST83:
计算机2的CPU20将形成对应于正被再现的帧的再现数据(GOP)的所有多个图片数据输出到再现装置4。如图16所示,再现装置4的输入存储器32被写有从计算机2输入的数据。
步骤ST84:
对于在步骤ST82再现的每个锚帧,计算机2的CPU20判断在再现装置4中正被再现的帧后的下一帧是否已被传输到再现装置4。如果判断出已被传输到,则前进到步骤ST85,而如果判断出未传输到,则返回步骤ST82。
步骤ST85:
当在步骤ST84在正被再现的帧后的下一帧已被传输到再现装置4,则计算机2的CPU20通过桥18和PCI总线6将命令输出到再现装置,用于以指定的速率(在图16中是1X速度)再现正被再现的帧后的下一帧。
以相同的方式,在第二特定示例中,不同于在图12的步骤ST62中清空输入存储器32的缓冲,而是以3X速度再现在输入存储器32中存储的锚帧,直到在步骤ST63中正被再现的帧后的下一GOP结束,然后当传输结束时开始1X速度再现。以相同的方式,在第三特定示例中也是如此,不是在图14的步骤ST74中临时停止再现,而是用于以常规顺序再现在输入存储器32中存储的锚帧的命令被输出到再现装置4。此外,在步骤ST75,当传输结束时,开始1X速度再现。
如图16到图18所示,第二特定示例要求3X速度再现的帧比第一特定示例少,而第三特定示例要求的则比第二特定示例少。
图20是用于解释根据本发明实施例对数据处理系统进行修改的图。本实施例的数据处理系统1a使用多个解码器用于再现装置4a,例如,如图20所示,解码器34_1到34_3。下面将只解释区别点。
再现装置4a例如具有PCI桥30、输入存储器32、解码器34_1到343、再现存储器36_1到36_3、选择器38、控制存储器40、CPU42和控制总线46。
解码器34_1、34_2和34_3在CPU42的控制下利用MPEG方案对通过PCI桥30从输入存储器32中读取的图片数据进行解码,并且将结果写到再现存储器36_1至36_3中。具体地说,解码器34_1、34_2和34_3在CPU42的控制下不参考其他图片数据的解码结果对自输入存储器32中读取的I图片数据进行解码。此外,解码器34_1、34_2和34_3在CPU42的控制下,通过参考在时间上位于过去并且具有在再现存储器36_1到36_3中存储的解码结果的I或P图片数据的解码结果,从而对从输入存储器32中读取的P图片数据进行解码。此外,解码器34_1、34_2和34_3在CPU42的控制下,参考在时间上在前或在后并且具有在再现存储器36_1到36_3中存储的解码结果的I或P图片数据的解码结果,从而对从输入存储器32中读取的B图片数据进行解码。
解码器34_2和解码器34_3具有与解码器34_1相同的配置。它们利用MPEG方案对经由PCI桥30输入的图像数据进行解码,并且将结果写入到各自的再现存储器36_2和36_3。即,通过根据需要执行利用分散处理的解码,解码器34_1、34_2和34_3可以执行高速解码。
选择器38在CPU42的控制下切换并有选择地再现并输出从再现存储器36_1、36_2和36_3读取的解码后的图片数据,作为再现输出信号S38。
其余的操作于上面的实施例基本相同,所有将省略其解释。
如上所述,根据数据处理系统1,当输出用于将再现速率从高速改变到低速的命令时,从计算机2预先输出到再现装置4的图片数据被用作以中间再现速率开始再现,并且在此期间,不充分的量从计算机2被输出到再现装置4。因此,在输出了将再现速率从高速改变到低速的命令后,在短时间内就可以平滑执行以改变后的低速的再现。当图片数据是高分辨率(HD)图像或者具有大量数据的其他图像时,或者在应用与常用GOP相比具有在每个GOP中具有较大量图片数据的长GOP时,上面的效果尤其显著。即,当图片数据是HD图像或者具有大量数据的其他图像时,速度从高速到低速的改变导致较大的从计算机2到再现装置4的图片数据重传损失。根据数据处理系统1,如上所述,当从高速到低速的速度改变命令发生时,可以立即以它们之间的速度再现。此外,对于使用参考结构的I、P、B或其他图片数据,从高速到低速的速度改变导致时间被消耗,直到解码下一个所要求的所有图片数据都被组装。当应用长GOP时,这种趋势尤其大。在本实施例中,如上所述,在某些条件下,就在速度改变后所要求的多个图片数据可以被保持在再现装置4中。
本发明不限于上述实施例。此外,在上面的实施例中,MPEG被示作编码方案,但是本发明也可以类似地应用于H.264/AVC(高级视频编码)等。
在上面的实施例中,解释了压缩的图片数据被存储到HDD12中的情形,但是本发明并不限于此,例如,通过输入/输出接口等,本发明也可以在光盘、磁光盘、半导体存储器、磁盘或其他各种存储介质上存储。此外,连接模式不限于通过线缆等的连接。例如,也可以是利用诸如有线或无线连接之类的从外部的其他类型的连接模式。
此外,在上面的实施例中,解释了利用具有那些功能的硬件执行一系列处理的情形,但是本发明不限于此。也可以使用软件来执行这些处理。此刻,当利用软件执行一系列处理时,可以通过将各种程序安装到计算机中来实现各种类型的功能,其中形成软件的程序被内置在专用硬件中。例如,从例如存储介质安装到通用个人计算机等中。此外,存储介质例如包括光盘、磁光盘、半导体存储器、磁盘或其他各种存储介质,无需多言。此外,例如也可以通过因特网或其他网络下载各种类型的程序来将它们安装到通用计算机中。
此外,在上面的实施例中,再现速率并不具体受限。本发明可以广泛应用到以任何可变再现速度执行再现操作的再现装置的特定处理。
注意,在上面的实施例中,计算机2的CPU20判断再现装置4的再现速率是否低于最大传输速率,并且基于该判断的结果执行处理,但是本发明不限于此。例如,CPU20也可以基于取决于设备的传输速率或预设的传输速率做出上面的判断。
此外,这些实施例的模块配置时模块配置的示例。本发明不限于所示出的示例。
此外,通过对在HDD12中存储压缩过的编码数据的情况适当的提供一组读标记指示从HDD12读取的数据是否有效、提供一组解码标记指示在解码调度时刻的有效性、一组显示标记指示在调度以显示解码后的数据时的有效性等作为元数据,并且根据再现速率和方向自动更新这多系列标记组,从而可以管理调度。此刻,使用可变速度再现处理和标记组的更新信息的过去多系列调度可以作为独立的调度元数据(历史信息)管理。这可以根据需要而被描述为在压缩的编码数据或在存储介质例如HDD12中独立存储的文法。
此外,解码器的数目、存储体的数目、解码器ID等也可以被作为元数据(组件历史信息)管理。此外,再现速度、再现方向等也可以作为元数据(再现历史信息)管理。此刻,如果必要,元数据可以被描述为在压缩的编码数据或者在存储介质例如HDD12中独立存储的文法。通过引用这种元数据(历史信息),可以重用在过去执行的调度,并且还可以更快更准地执行调度。注意,该元数据也可以是组合的,以便在外部装置处作为例如数据库管理。
注意,在上面的实施例中,本发明也可以应用于解码器34_1(34_2和34_3)未完全解码在HDD12中存储的压缩的编码数据时(解码至中间)的情形中。具体地说,例如,本发明也可以被应用到解码器34_1(34_2和34_3)只对可变长度编码和反向量化执行解码而不执行逆DCT的情形中,或者它执行反向量化但是不对可变长度编码执行解码的情形中,等等。在此情形中,例如,解码器(34_2和34_3)可以生成例如指示它们执行的处理最多至编码和解码的何阶段(例如,反向量化阶段)的历史信息,并且输出与未完全解码的数据链接的这种信息。
此外,在上面的实施例中,HDD12存储未完全编码的数据(例如,对其执行了DCT和量化,但是未对其执行可变长度编码),并且根据需要存储编码和解码的历史信息,但是本发明也可以应用到这样的情形中,在该情形中,解码器(34_2和34_3)可以在CPU20的控制下对所提供的未完全编码的数据执行解码,并将其转换为基带信号。具体地说,本发明也可应用到这样的情形,在该情形中,解码器34_1(34_2和34_3)例如对已被应用了DCT和量化但是未应用可变长度编码的数据执行逆DCT和反向量化,但是不执行可变长度编码的解码。此外,在这种情形中,例如CPU20可以获得在HDD12中存储的链接到未完全编码的数据的编码和解码的历史信息,并且基于该历史信息来调度解码器34_1(34_2和34_3)执行解码。
此外,在上面的实施例中,HDD12存储未完全编码的数据,并且根据需要存储编码和解码的历史信息,但是本发明也可以应用到这样的情形,在该情形中,解码器34_1(34_2和34_3)在CPU20的控制下不对所提供的未完全编码的数据完全解码(仅解码至中间阶段)。此外,在这种示例中,例如CPU20可以获得在HDD12中存储的与未完全编码的数据链接的编码和解码的历史信息,并且基于该信息调度解码器34_1(34_2和34_3)。此外,在此情形中,解码器34_1到34_3可以根据需要生成编码和解码的历史信息,并且输出链接到未完全解码的数据的历史信息。换言之,本发明还可以应用到这样的情形,在该情形中,解码器34_1(34_2和34_3)在CPU20的控制下执行部分解码(执行解码的部分步骤)。CPU20可以获得在HDD12中存储的与未完全编码的数据链接的编码和解码的历史信息,并且基于该信息调度解码器34_1(34_2和34_3)的解码。解码器34_1(34_2和34_3)也可以根据需要生成编码和解码的历史信息,并且输出链接到未完全编码的数据的历史信息。
此外,HDD12还可以存储关于与压缩的编码流数据链接的编码和解码处理的历史的信息,并且CPU20可以基于该关于编码处理和解码处理的历史的信息来调度压缩的编码流数据的解码。此外,即使当解码器34_1(34_2和34_3)可以解码压缩的编码流数据,并且在CPU20的控制下将其转换为基带信号时,其也可以根据需要生成关于编码和解码的历史的信息,并且使其能够链接到该基带信号并被输出。
注意,在在上面的实施例中,再现装置4被解释为具有多个解码器,但是本发明也可以应用到单个解码器的情形中。此刻,该单个解码器不仅接收、解码、并且显示或输出压缩的编码数据,而且还可以以与上面解释的相同的方式接收压缩的编码数据、将其部分解码至中间阶段、并且根据编码和解码的历史信息将其输出到外部、接收部分编码的数据、将其解码、并且将其转换为基带信号以输出到外部、或者接收部分编码的数据、将其部分解码至中间阶段、并且根据编码和解码的历史信息将其输出到外部。
此外,在上面的实施例中,CPU20和CPU42独立配置,但是本发明不限于此。例如,可以想象,也可以用控制再现装置4的单个CPU将CPU20和CPU42配置为一个整体。此外,即使当CPU20和CPU42独立配置时,CPU20和CPU42也可以形成在单个芯片上。
此外,当CPU20和CPU42独立配置时,也可以至少使在上述实施例中由CPU20执行的部分处理例如由CPU42时分执行,或者至少使由CPU42执行的部分处理例如由CPU20时分执行。也可以使用能够执行分散处理的处理器来实现CPU20和CPU42。
此外,例如,再现装置4可配置为能够被连接到网络,并且在上述实施例中由CPU20和CPU42执行的至少部分处理可在通过网络连接的另一装置的CPU中执行。类似地,在上面的实施例中。存储器32、40等被独立配置,但是本发明不限于此。可以想象,也可以用再现装置4中的单个存储器配置这些存储器。
此外,在上面的实施例中,解释了HDD12,解码器34_1到34_3、和选择器38经由桥和总线而被连接,并且集成到再现装置的情形,但是本发明不限于此。例如,本发明也可应用到这样的情形:从外部有线或无线地连接这些组件中的部分;以其他各种连接模式将这些组件彼此连接。
此外,在上面的实施例中,解释了压缩的流数据被存储到HDD中的情形,但是本发明不限于此。例如,本发明也可应用到这样的情形中,在该情形中,正再现和处理的流数据被存储到光盘、磁光盘、半导体存储器、磁盘或其他各种存储介质。
此外,在上面的实施例中,CPU42、存储器32、存储器40、解码器34_1(34_2和34_3)和选择器38被安装到同一扩展卡上(例如,PCI卡或PCI-Express卡),但是本发明不限于此。例如,当卡之间的传输速度高时,PCI-Express或其他技术可用来将这些组件安装到独立的扩展卡上。
此外,在本说明书中,“系统”意指多个装置的逻辑集合。而不管不同配置的装置是否在同一个外壳中。
本发明可被应用到用于对再现的数据进行再现的系统。
本领域的技术人员应当理解,取决于设计需求和其他因素,可以做出各种修改、组合、子组合和改变,只要它们在所附权利要求或其等同的范围内。
Claims (23)
1.一种数据处理装置,用于将形成再现数据的多个图片数据输出到再现装置以再现,
所述数据处理装置包括处理电路,用于判断所述再现装置对所述图片数据的再现速率是否低于用于将所述图片数据传输到所述再现装置的传输速率,并且在作为所述判断的结果判断出所述再现速率低于所述传输速率时将形成所述再现数据的所有图片数据输出到所述再现装置。
2.如权利要求1所述的数据处理装置,其中,当判断出所述再现速率快过所述传输速率时,所述处理电路根据所述再现速率将在形成所述再现数据的所有多个图片数据中的能够以所述传输速率传输的所述图片数据的一部分输出到所述再现装置。
3.如权利要求2所述的数据处理装置,其中,所述形成所述再现数据的多个图片数据包括第一类图片数据和第二类图片数据,其中在第一类图片数据中,在对其他图片数据进行解码时参考所述再现装置的解码结果,在第二类图片数据中,在对其他图片数据进行解码时不参考解码结果,并且
当判断出所述再现速率快过所述传输速率时,所述处理电路根据所述再现速率将在形成所述再现数据的所述多个图片数据中的比所述第二类图片数据优先的所述第一类图片数据输出到所述再现装置。
4.如权利要求3所述的数据处理装置,
包括未参考其他图片数据的解码结果而解码的I图片数据和参考其他图片数据的解码结果而解码的P图片数据作为所述第一类图片数据,
包括参考其他图片数据的解码结果而解码的B图片数据作为所述第二类图片数据,
当判断出所述再现速率快过所述传输速率时,所述处理电路在形成所述再现数据的多个图片数据中以I图片数据、P图片数据和B图片数据的优先级顺序输出到所述再现装置。
5.如权利要求1所述的数据处理装置,其中,所述处理电路将所述图片数据写到所述再现装置的输入存储器中,并且解码并以指定的再现速率再现被写到所述输入存储器中的所述图片数据。
6.如权利要求1所述的数据处理装置,其中,当将所述图片数据写到所述再现装置的输入存储器中时,所述处理电路生成当所述再现装置从所述输入存储器读取所述图片数据以再现时要参考的管理信息,并且将所述生成的管理信息输出到所述再现装置。
7.如权利要求1所述的数据处理装置,其中,所述处理电路判断所述再现装置对所述图片数据的再现速率是否低于将所述图片数据传输到所述再现装置的最大传输速率,并且在作为所述判断的结果判断出所述再现速率低于所述最大传输速率时,将形成所述再现数据的所有图片数据输出到所述再现装置。
8.如权利要求1所述的数据处理装置,其中,所述处理电路接收用于将再现速率从快过所述传输速率改变到低于所述传输速率的命令,临时停止所述再现装置的再现,将形成与所述正被再现的图片数据相对应的所述再现数据的所有多个图片数据输出到所述再现装置,并且使所述再现装置以所述再现速率从所述临时被停止的再现点开始再现所述再现数据。
9.如权利要求1所述的数据处理装置,其中,所述处理电路接收用于将再现速率从快过所述传输速率改变到低于所述传输速率的命令,将形成与正被再现的图片数据相对应的所述再现数据的所有多个图片数据输出到所述再现装置,在此期间使写在所述再现装置的输入存储器中的所述图片数据在未指定再现速率的情况下被所述再现装置再现,并且在与正被所述再现装置再现的所述图片数据的下一图片数据相对应的图片数据被输出到所述再现装置的情况下,使所述再现装置以所述再现速率从与正被所述再现装置再现的所述图片数据的下一图片数据相对应的所述图片数据再现所述再现数据。
10.如权利要求1所述的数据处理装置,其中,所述处理电路接收用于将再现速率从快过所述传输速率改变到低于所述传输速率的命令,将形成与正被所述再现装置再现的图片数据的下一图片数据相对应的所述再现数据的所有多个图片数据输出到所述再现装置,并且使所述再现装置以所述再现速率再现所述再现数据。
11.如权利要求1所述的数据处理装置,其中,所述处理电路接收用于将再现速率从快过所述传输速率改变到低于所述传输速率的命令,将形成与正被再现的图片数据的下一图片数据相对应的所述再现数据的所有多个图片数据输出到所述再现装置,在此期间使所述再现装置在未指定用于所述再现装置的再现速率的情况下再现写在所述输入存储器中的所有所述图片数据,并且在与正被所述再现装置再现的所述图片数据的下一图片数据相对应的图片数据被输出到所述再现装置的情况下,使所述再现装置以所述再现速率从与正被所述再现装置再现的所述图片数据的下一图片数据相对应的所述图片数据再现所述再现数据。
12.如权利要求1所述的数据处理装置,其中,所述处理电路接收用于将再现速率从快过所述传输速率改变到低于所述传输速率的命令,将形成包括正被再现的图片数据的所述再现数据的图片数据中的除了已被写到所述再现装置的输入存储器中的图片数据之外的数据输出到所述再现装置,并且在除了已被写到所述输入存储器中的图片数据之外的所述数据的输出足够正被再现的图片数据的下一图片数据的再现时,使所述再现装置以所述再现速率再现所述再现数据。
13.如权利要求12所述的数据处理装置,其中,在除了已被写到所述输入存储器中的图片数据之外的所述数据的输出不够正被再现的图片数据的再现时,该装置临时停止所述再现装置的再现,并且在所述输入结束时使所述再现装置以所述再现速率再现所述再现数据。
14.如权利要求1所述的数据处理装置,其中,所述处理电路接收用于将再现速率从快过所述传输速率改变到低于所述传输速率的命令,将形成包括正被再现的图片数据的所述再现数据的图片数据中的除了已被写到所述再现装置的输入存储器中的图片数据之外的数据输出到所述再现装置,并且在已被写到所述输入存储器中的所述数据的输出不够正被再现的图片数据的下一图片数据的再现时,将形成与正被再现的所述图片数据相对应的所述再现数据的所有多个图片数据输出到所述再现装置,使所述再现装置在未指定所述再现装置中的再现速率的情况下再现写在所述输入存储器中的所述图片数据,并且在与正被所述再现装置再现的所述图片数据的下一图片数据相对应的图片数据被输出到所述再现装置的情况下,使所述再现装置以所述再现速率从与正被所述再现装置再现的所述图片数据的下一图片数据相对应的所述图片数据再现所述再现数据。
15.一种数据处理方法,用于将形成再现数据的多个图片数据输出到再现装置以再现,
所述数据处理装置的数据处理方法包括
第一步骤,判断所述再现装置对所述图片数据的再现速率是否低于将所述图片数据传输到所述再现装置的传输速率,和
第二步骤,当所述第一步骤作为判断结果判断出所述再现速率低于所述传输速率时,将形成所述再现数据的所有所述图片数据输出到所述再现装置。
16.如权利要求15所述的数据处理方法,用于使数据处理装置接收用于将再现速率从快过所述传输速率改变到低于所述传输速率的命令,所述方法还包括:
第三步骤,将形成与正被再现的图片数据相对应的所述再现数据的所有多个图片数据输出到所述再现装置,
第四步骤,在执行所述第三步骤时,在未指定再现速率的情况下,再现写在所述再现装置的输入存储器中的所有所述图片数据,和
第五步骤,结束所述第四步骤的再现,并且在与正被所述再现装置再现的所述图片数据的下一图片数据相对应的图片数据被输出到所述再现装置的情况下,以所述再现速率从与正被所述再现装置再现的所述图片数据的下一图片数据相对应的所述图片数据再现所述再现数据。
17.如权利要求15所述的数据处理方法,用于使数据处理装置接收用于将再现速率从快过所述传输速率改变到低于所述传输速率的命令,所述方法还包括
第六步骤,将形成与正被再现的图片数据的下一图片数据相对应的所述再现数据的所有多个图片数据输出到所述再现装置,
第七步骤,在执行所述第六步骤时,使所述再现装置在未指定所述再现装置中的再现速率的情况下再现写在所述输入存储器中的所有所述图片数据,和
第八步骤,在与正被所述再现装置再现的所述图片数据的下一图片数据相对应的图片数据被输出到所述再现装置的情况下,使所述再现装置以所述再现速率从与正被再现的所述图片数据的下一图片数据相对应的所述图片数据再现所述再现数据。
18.如权利要求15所述的数据处理方法,用于使数据处理装置接收用于将再现速率从快过所述传输速率改变到低于所述传输速率的命令,所述方法还包括
第九步骤,将形成包括正被再现的图片数据的所述再现数据的图片数据中的除了已被写到所述再现装置的输入存储器中的图片数据之外的数据输出到所述再现装置,
第十步骤,在除了已被写到所述输入存储器中的图片数据之外的所述数据的输出不够正被再现的图片数据的下一图片数据的再现时,将形成与正被再现的所述图片数据相对应的所述再现数据的所有多个图片数据输出到所述再现装置,
第十一步骤,在执行所述第十步骤时,使所述再现装置在未指定所述再现装置中的再现速率的情况下再现写在所述输入存储器中的所有所述图片数据,和
第十二步骤,在与正被所述再现装置再现的所述图片数据的下一图片数据相对应的图片数据被输出到所述再现装置的情况下,使所述再现装置以所述再现速率从与正被再现的所述图片数据的下一图片数据相对应的所述图片数据再现所述再现数据。
19.一种数据处理系统,用于使数据处理装置将形成再现数据的多个图片数据输出到再现装置以再现,其中
所述计算机数据处理装置判断所述再现装置对所述图片数据的再现速率是否低于将所述图片数据输出到所述再现装置时的传输速率,并且在所述判断结果为所述再现速率低于所述传输速率时将形成所述再现数据的所有图片数据输出到所述再现装置,并且
所述再现装置包括:
输入存储器,和
用于将从所述数据处理装置输入的所述图片数据写到所述输入存储器中,对从所述输入存储器读取的所述图片数据进行解码,并且以所述再现速率对其进行再现的装置。
20.如权利要求11所述的数据处理系统,其中
所述数据处理装置输出指定所述再现装置的再现速率的命令,并且
所述再现装置解码从所述输入存储器读取的所述图片数据,并且以根据从所述数据处理装置输入的所述命令的所述再现速率对其进行再现。
21.一种由数据处理装置执行的程序,用于将形成再现数据的多个图片数据输出到再现装置以再现,包括:
第一例程,判断所述再现装置对所述图片数据的再现速率是否低于将所述图片数据传输到所述再现装置的传输速率,和
第二例程,当所述第一例程判断结果为所述再现速率低于所述传输速率时,将形成所述再现数据的所有图片数据输出到所述再现装置。
22.一种存储介质,存储由数据处理装置执行的程序,用于将形成再现数据的多个图片数据输出到再现装置以再现,
所述程序包括:
第一例程,判断所述再现装置对所述图片数据的再现速率是否低于将所述图片数据传输到所述再现装置的传输速率,和
第二例程,当所述第一例程判断结果为所述再现速率低于所述传输速率时,将形成所述再现数据的所有图片数据输出到所述再现装置。
23.一种数据处理装置,用于将形成再现数据的多个图片数据输出到再现装置以再现,包括:
存储装置,用于存储所述再现数据,
处理电路,用于判断所述再现装置对所述图片数据的再现速率是否低于在将从所述存储装置读取的所述图片数据输出到所述再现装置时的传输速率,并且在所述判断结果为所述再现速率低于所述传输速率时,将形成所述再现数据的所有图片数据输出到所述再现装置,和
再现装置,用于将从所述处理电路输出的图片数据写到输入存储器,对从所述输入存储器读取的所述图片数据进行解码,并且以所述再现速率对其进行再现。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004311594 | 2004-10-26 | ||
JP2004311594 | 2004-10-26 | ||
JP2005243290 | 2005-08-24 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1767621A true CN1767621A (zh) | 2006-05-03 |
CN100525422C CN100525422C (zh) | 2009-08-05 |
Family
ID=36743185
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB2005101141648A Expired - Fee Related CN100525422C (zh) | 2004-10-26 | 2005-10-26 | 数据处理装置、方法和系统 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN100525422C (zh) |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000083215A (ja) * | 1998-09-07 | 2000-03-21 | Matsushita Electric Ind Co Ltd | 再生方法及び再生装置 |
JP3825719B2 (ja) * | 2002-06-13 | 2006-09-27 | 三洋電機株式会社 | 画像再生方法、画像再生装置、および画像記録装置 |
JP3982354B2 (ja) * | 2002-07-15 | 2007-09-26 | ソニー株式会社 | 画像データ再生装置及び方法 |
-
2005
- 2005-10-26 CN CNB2005101141648A patent/CN100525422C/zh not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
CN100525422C (zh) | 2009-08-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1167275C (zh) | 图像处理方法 | |
CN1199471C (zh) | 提高了处理效率的图象声音处理装置 | |
CN101052127A (zh) | 信息处理装置、信息处理方法、记录介质和程序 | |
CN1223196C (zh) | 解码器、解码方法 | |
CN1856081A (zh) | 重放设备、重放方法、记录媒体以及程序 | |
CN1941913A (zh) | 用于跳跃图像的方法和设备 | |
CN1191449A (zh) | 显示影像的终端装置、用于该装置的再生方法和记录媒体 | |
CN1812548A (zh) | 记录器及其方法,播放器及其方法,程序和记录介质 | |
CN1906694A (zh) | 再现装置、再现方法、程序、记录介质和数据结构 | |
CN1806447A (zh) | 图像编码装置、图像解码装置、图像编码方法、图像解码方法、图像编码程序、图像解码程序、记录图像编码程序的记录媒体、记录图像解码程序的记录媒体 | |
CN1767648A (zh) | 信息处理设备和信息处理方法、记录介质、以及程序 | |
CN101060603A (zh) | 再现装置、程序和再现方法 | |
CN1788496A (zh) | 图像处理设备和方法、信息处理设备和方法、信息记录设备和方法、信息再现设备和方法、信息存储介质、以及程序 | |
CN100348044C (zh) | 不同帧速率多流混合视频流的无缝译码装置 | |
CN1747544A (zh) | 记录装置、记录方法、再生装置、再生方法、及程序 | |
CN101065725A (zh) | 命令供给装置 | |
CN1249629A (zh) | 信息记录系统和信息记录方法 | |
CN1240225C (zh) | 图像编码装置以及图像编码方法 | |
CN1801915A (zh) | 记录设备和方法、程序以及记录介质 | |
CN1924761A (zh) | 数据处理装置、程序、记录介质和内容回放装置 | |
CN100343850C (zh) | 数据处理方法及其系统 | |
CN1848941A (zh) | 图像再现、处理装置和方法以及具有该装置的电视接收机 | |
CN1783286A (zh) | 图像处理装置及其传送和输出控制方法、程序及记录介质 | |
CN1816129A (zh) | 记录装置 | |
CN1163076C (zh) | 图像编码装置和图像编码方法及图像解码装置和图像解码方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20090805 Termination date: 20151026 |
|
EXPY | Termination of patent right or utility model |