CN1598799A - 控制桥接器的方法与相关的桥接器装置 - Google Patents
控制桥接器的方法与相关的桥接器装置 Download PDFInfo
- Publication number
- CN1598799A CN1598799A CNA2004100785944A CN200410078594A CN1598799A CN 1598799 A CN1598799 A CN 1598799A CN A2004100785944 A CNA2004100785944 A CN A2004100785944A CN 200410078594 A CN200410078594 A CN 200410078594A CN 1598799 A CN1598799 A CN 1598799A
- Authority
- CN
- China
- Prior art keywords
- bridge
- bridge chip
- bus interface
- chip
- energized
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4004—Coupling between buses
- G06F13/4027—Coupling between buses using bus bridges
Landscapes
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Bus Control (AREA)
- Power Sources (AREA)
Abstract
一种控制桥接器的方法与相关的桥接器装置,该桥接器装置包括至少一用来控制该桥接器的运作的桥接器芯片。每一桥接器芯片都单独连接至一总线接口,以于该总线接口处于使用中的状态时,允许一主机系统和该桥接器芯片进行通讯。每一桥接器芯片也连接至另一连接该桥接器与一装置的总线接口。每一桥接器芯片中都包括一启动电路,以于特定的状况下自动使该桥接器芯片去能。当该启动电路接收到一协议初始化信号后,该启动电路仅有赋能相关的桥接器芯片。被赋能之后,该桥接器芯片驱动该总线接口上用来连接该桥接器与该装置的所有插脚,并保持控制直到特定的状况发生为止。
Description
技术领域
本发明提供一种桥接器系统,尤指一种可以支持多重接口形式桥接器系统的装置以及方法。
背景技术
现今许多各式各样电子装置的模块化(modularization)对于制造商以及消费者有诸多的贡献。对于消费者而言,消费者具有从多种不一样的系统零件中依据不同需求选择自己所需要组件的弹性。至于制造商,则可以降低制造成本,特别化各项产品,并且增加单一产品的效能。举个简单的例子来说,一个使用者可以很容易的将一装置(如光驱)加入一个原先就已存在的计算机主机系统的中。
至于非模块化(non-modularized)的系统,为了要使系统能够正常工作,一个基本的要求就是要建立起有效的通讯协议(protocol),以使得主机系统能够有效率地与各式各样的装置进行通讯。因此,工业界开发出了现今使用的各式各样标准通讯协议,例如各种不同版本的通用序列总线(universal serialbus,USB),整合装置电子接口(integrated drive electronics,IDE),以及小计算机系统接口(small computer system interface,SCSI)。只要主机系统以及相关的装置使用相同的通讯协议,两者之间即可进行正常的通讯。
但是在通讯上还是有一些问题会发生,就是当一使用者想要将一装置(使用一种通讯协议)连上一主机系统(使用与该装置不同的通讯协议),例如将一IDE装置连上一主机系统的USB端口。在这样的状况下,即必须于该装置与该主机系统间使用一种中介装置(可称为桥接器),以提供有效的通讯路径。上述的桥接器包括必备的电路系统以及信息,以使得使用一第一通讯协议的主机系统能够与使用一第二通讯协议的装置间建立起有效的通讯路径。通常,由于成本以及制造上的考量,一桥接器系统通常会具有能支持多重接口的形式。举例来说,一多重桥接器系统可能可以允许一IDE装置通过一主机系统上的一USB端口或是一1394接口,与该主机系统进行通讯。
图1为公知技术一主机-桥接器-装置系统10的功能方块图(使用了一多重桥接器)。系统10包括一主机系统15,一桥接器(brifge)20(即为上述的多重桥接器),以及一装置25。一第一总线接口(bus interface)30用来连接主机系统15与多重桥接器20,并允许主机15与多重桥接器20间依据一第一通讯协议进行通讯。一第二总线接口35用来连接主机系统15与多重桥接器20,并允许主机15与多重桥接器20间依据一第二通讯协议进行通讯。一第三总线接口(也即装置总线接口)40用来连接装置25与多重桥接器20,并允许装置25与多重桥接器20间依据一第三通讯协议进行通讯。
由于多重桥接器20仅连接至一单一的装置25,为了避免硬件上的冲突,在单一时间点上,第一总线接口30与第二总线接口35中仅会有一个是处于启动状态的。因此,多重桥接器20包括两个桥接器芯片50、55,用来控制桥接器20的运作。一般而言,这两个桥接器芯片50、55是设置在桥接器20中一单一的印刷电路板(PCB board)上。桥接器芯片50连接于第一总线接口30,以允许于第一总线接口30处于使用中的状态时,主机系统15与装置25间能够通讯。至于桥接器芯片55则连接于第二总线接口35,以允许于第二总线接口35处于使用中的状态时,主机系统15与装置25间能够通讯。而这两个桥接器芯片50、55都连接于第三总线接口40,以完整的建立起主机系统15与装置25间的连接。
在公知技术中,至少有两种方可以用来选择在上述两个桥接器芯片中,哪一个是启动的(activated),哪一个则是关闭的(deactivated)。第一种方法如图2所示,其使用了额外的功能性插脚(functional pin),以对桥接器芯片60、65进行赋能/去能(enabling/disabling)的动作。上述的功能性插脚可以近似于一跳线设定(jumper setting)70,并且必须依据桥接器45在多重桥接器系统80中的目的作用,将其实体地设定(physically set)在预设的位置。
第二种方法则如图3所示。这种方法通常在桥接器芯片上不具有功能性插脚时使用,以对桥接器芯片进行赋能/去能的动作。图3所示的主机-桥接器-装置系统90与图2所示的系统80主要的不同点在于,于图3中,并没有功能性插脚的设置,对桥接器芯片61、66进行赋能/去能的工作主要由一控制电路75负责。控制电路75的输入端可以近似于一跳线设定71,并且必须依据桥接器46在多重桥接器系统90中的目的作用,将其实体地设定在预设的位置。当选择的出桥接器芯片61或66被赋能后,控制电路75即可允许装置总线接口40的插脚连接至被选择的桥接器芯片61或66的输出插脚,并阻隔(block out)未被选择的桥接器芯片61或66所有的输出插脚。控制电路75虽然位于桥接器芯片61、66的外,但通常会设置在多重桥接器46中,与设置桥接器芯片61、66相同的那块印刷电路板上。
上述两种公知技术的作法都可以用来决定哪一个桥接器芯片是启动的,哪一个桥接器芯片则是关闭的。然而,在桥接器系统中的功能性插脚必须以实体的方式来进行设定(也即手动式的切换),这并不是很方便的作法。至于包括上述的控制电路则会增加桥接器系统的成本、大小、以及复杂的程度,也不是系统设计者所乐见的情形。
发明内容
因此本发明的目的之一,在于提供一种多重桥接器系统,可自动对每一个桥接器芯片去能,并只有在一桥接器芯片接收到一预设协议初始化信号后,该桥接器芯片才会被赋能,以减少多重桥接器系统所需的成本、大小、复杂度、及不便性。
本发明提出一种桥接器系统,包括多个桥接器芯片,以控制该桥接器的运作。每一个桥接器芯片可以单独连接于一总线接口,并且当该总线接口处于使用中的状态时,允许一主机系统和该桥接器芯片间的通讯。每一个桥接器芯片也连接于另一个用来连接该桥接器与该装置的总线接口,以完整地连接该主机系统、该桥接器以及该装置。
每一个桥接器芯片中都包括一个单一的启动电路,以在一电源开启、一硬件重置、或是一与该主机间的实体分断发生后,对相对应的桥接器芯片进行自动去能,或是于接收到一预设协议初始化信号后,对相对应的桥接器芯片进行赋能。当该启动电路接收到该预设协议初始化信号,该启动电路仅赋能相关的(且仅有该相关的)桥接器芯片。当该桥接器芯片被赋能后,一装置总线接口上所有用来将该装置总线接口连接至该已赋能的桥接器芯片的插脚都会被该已赋能的桥接器芯片所驱动,以使得该已赋能的桥接器芯片可以控制该装置总线接口。且该已赋能的桥接器芯片可以保持对该装置总线接口的控制,直到一电源关闭、一硬件重置发生、或是该桥接器芯片与该主机间的实体分断发生为止。
附图说明
图1为公知技术一主机-桥接器-装置系统的功能方块图。
图2为公知技术一主机-桥接器-装置系统的功能方块图。
图3为公知技术一主机-桥接器-装置系统的功能方块图。
图4为本发明一主机-桥接器-装置系统的功能方块图。
附图符号说明
10、80、90、100 主机-桥接器-装置系统
15 主机系统
20、45、46、120 桥接器
25 装置
30 第一总线接口
35 第二总线接口
40 装置总线接口
40A 装置总线接口
50、55、60、61、65、66、105、110 桥接器芯片
70、71 跳线设定
75 控制电路
130、135 启动电路
具体实施方式
图4为本发明一主机-桥接器-装置系统100的功能方块图。由于部分的组件与图1至图3中的组件具有相同的功能与组成成分,因此为了一贯性以及说明上的方便,这些组件都使用相同的数字编号表示。
主机-桥接器-装置系统100中包括一计算机主机系统15,一桥接器120,以及一装置25。一第一总线接口30连接了主机系统15与桥接器120,并可允许主机15与桥接器120依据一第一通讯协议进行通讯。一第二总线接口35连接了主机系统15与桥接器120,并可允许主机15与桥接器120依据一第二通讯协议进行通讯。一装置总线接40连接了装置25与桥接器120,并可允许装置25与桥接器120依据一第三通讯协议进行通讯。由于所有的桥接器芯片在一电源开启或硬件重置的动作后都会自动被去能,而装置总线接口40并不是由任何的桥接器芯片驱动,因此依然可用来与主机进行连接。所以,有一种可能性是,装置25也可以旁通(bypass)桥接器120,而经由装置总线接口40中的路径40A直接连接至主机系统15。
桥接器120可以包括至少一桥接器芯片或包括两个甚至两个以上的桥接器芯片105、110(如图4所示)以控制桥接器120的运作。桥接器芯片105、110可以设置于桥接器120中一单一的印刷电路板上。桥接器芯片105可连接于第一总线接口30,以于第一总线接口30处于使用中的状态时,允许主机系统15与装置25间的通讯。桥接器芯片110可连接于第二总线接口35,以于第二总线接口35处于使用中的状态时,允许主机系统15与装置25间的通讯。这两个桥接器芯片105和110也可以连接于装置总线接口40,以完整地连接主机系统15与装置25。
需要注意的是,本发明中的桥接器120并不需要使用额外的功能性插脚或是额外的控制电路来对桥接器芯片105和110进行赋能/去能的动作。在本发明中,桥接器芯片105和110则是分别包括一启动电路130和一启动电路135。启动电路130能够在一电源开启、一硬件重置、或是一实体分断(physicaldisconnection)的动作之后对桥接器芯片105进行去能的工作,它也可以于接收到一第一预设协议初始化信号之后对桥接器芯片105进行赋能的工作。相似的,启动电路135能够在一电源开启、一硬件重置、或是一实体分断的动作之后对桥接器芯片110进行去能的工作其也可以于接收到一第二预设协议初始化信号之后对桥接器芯片110进行赋能的工作。
至于对于启动电路130和135较佳的操作方式则如以下所述。在一电源开启、或是一硬件重置的动作之后,启动电路130和135都将相对应的桥接器芯片105和110进行去能,而将桥接器芯片105和110连接至装置总线接口40的插脚设定为浮动(floating)的状态。在这样的状况的下,桥接器芯片105和110都无法控制装置总线接口40。(然而,当一装置总线接口40A存在时,如果有需要的话,依旧可以通过装置总线接口40A使用装置25,因为此时桥接器芯片105和110已经被去能,并不会控制装置总线接口40)。桥接器芯片105和110都保持于去能的状态,直到启动电路130或135收到该第一或第二预设协议初始化信号为止。
假如桥接器芯片105中的启动电路130收到了该第一预设协议初始化信号,启动电路130就会对桥接器芯片105进行赋能。一旦变为已赋能的状态,桥接器芯片105即可驱动装置总线接口40中的所有插脚,进一步控制装置总线接口40。在桥接器芯片105控制了装置总线接口40后,桥接器芯片105对装置总线接口40的控制权限会一直保持着,直到桥接器芯片105被从主机15上实体地拔除,一电源关闭或是一硬件重置的情形发生为止。
另一方面,假如桥接器芯片115中的启动电路135收到了该第二预设协议初始化信号,启动电路135就会对桥接器芯片110进行赋能。一旦变为已赋能的状态,桥接器芯片110即可驱动装置总线接口40中的所有插脚,进一步控制装置总线接口40。在桥接器芯片110控制了装置总线接口40后,桥接器芯片110对装置总线接口40的控制权限会一直保持着,直到桥接器芯片110被从主机15上实体地拔除,一电源关闭或是一硬件重置的情形发生为止。
需要注意的是,只有接收到一协议初始化信号的桥接器芯片105或110才会被赋能,以进一步控制装置总线接口40。而没有收到协议初始化信号的桥接器芯片则会一直保持在去能的状态。另外,当桥接器芯片105或110控制了装置总线接口40时,实际上即可排除使用装置总线接口40A这项选择。
而实际上,启动电路130和135可以是分离但完全相同的,只要每一个启动电路分别对应到一个单一的桥接器芯片105或110即可。另外,只要对个别的桥接器芯片105和110中的硬件装置作些微的修改,即可很容易的实现出启动电路130和135。至于其它可能的修改方式则包括桥接器芯片的预设状态即为去能状态,且使用一旗标(flag)来表示是否处于已赋能的状态,及/或于桥接器芯片接收到一协议初始化信号时,使用一开关以对桥接器芯片进行赋能的动作。
在本发明的较佳实施例当中,一协议初始化信号自主机系统15发出,经过连接于主机系统15和桥接器120间的第一总线接口30或第二总线接口35,而送至启动电路130或135。该协议初始化信号可以是一个用来表示主机系统15和桥接器120间的实体连接已经建立成功的信号、或是一个自主机系统1 5发出用来重置桥接器120或装置25的信号、或是一个自主机系统15发出用来重新初始化桥接器120或是装置25的信号、或是一个自主机系统15发出,用来确认桥接器120或装置25是否存在的信号。
而在本实施例中,启动电路在一电源开启、一硬件重置的情形发生或是桥接器芯片与主机间的实体连接被分断(disconnect)之后,会自动将每一个桥接器芯片去能。如果系统中有存在装置总线接口40A的话,在这种情形中即可被使用。假如对应于一特定桥接器芯片的启动电路接收到一预设协议初始化信号,则该启动电路就会使得该特定的桥接器芯片(且只有该特定的桥接器芯片)变成已赋能的状态。一个已赋能的桥接器芯片就可以控制装置总线接口,直到该已赋能的桥接器芯片与主机间的实体连接被分断、一电源关闭、或是一硬件重置的情形发生为止。
显然,虽然上述说明到的多重桥接器系统中都只包括两个桥接器芯片以及两个连接于主机系统和桥接器间的总线接口,其它任意数量的桥接器芯片和总线接口也属于本发明的范围的内。
本发明的目的之一在于:使得一个桥接器系统(包括至少一个桥接器芯片)可以在不使用一功能性插脚(需要进行实体的配置和移除),并且在不需使用会增加成本、大小以及复杂度的控制电路的情形下,进行正常的运作。而本发明是通过启动电路以及协议初始化信号的使用,来满足上述的功能需求的。
以上所述仅为本发明的较佳实施例,凡依本发明权利要求书范围所做的等同变化与修饰,皆应属本发明的涵盖范围。
Claims (22)
1.一种使用于一主机-桥接器-装置系统中的桥接器,该桥接器包括:
至少一用来控制该桥接器的运作的桥接器芯片;以及
对于每一个桥接器芯片相对应于该桥接器芯片的一启动电路,每一个启动电路在一电源开启、一硬件重置、或是一与该主机间的实体分断发生后,可对相对应的桥接器芯片进行去能,而在接收到一预设协议初始化信号后则可对相对应的桥接器芯片进行赋能。
2.如权利要求1所述的桥接器,其特征在于:该预设协议初始化信号是为一用来表示该主机和该桥接器间的实体连接已经建立成功的信号、或是一自该主机发出用来重置该桥接器/该装置的信号、或是一自该主机发出用来重新初始化该桥接器/该装置的信号、或是一自该主机发出用来确认该桥接器/该装置是否存在的信号。
3.如权利要求1所述的桥接器,其特征在于:每一个桥接器芯片都包括相对应的启动电路。
4.如权利要求1所述的桥接器,其特征在于:当该桥接器芯片被去能后,一装置总线接口上所有用来将该装置总线接口连接至该已去能的桥接器芯片的插脚都被设定为浮动状态,以使得该已去能的桥接器芯片不控制该装置总线接口。
5.如权利要求1所述的桥接器,其特征在于:当该桥接器芯片被赋能之后,一装置总线接口上所有用来将该装置总线接口连接至该已赋能的桥接器芯片的插脚都被该已赋能桥接器芯片所驱动,以使得该已赋能的桥接器芯片可以控制该装置总线接口。
6.如权利要求5所述的桥接器,其特征在于:当该桥接器芯片被赋能之后,该已赋能的桥接器芯片可以保持对该装置总线接口的控制,直到一电源关闭、一硬件重置发生、或是该桥接器芯片与该主机间的实体分断发生为止。
7.一种装置,包括如权利要求1所述的桥接器。
8.一种装置,包括:
一桥接器,该桥接器用来提供该装置与一计算机主机系统间的通讯,该桥接器包括:
至少一桥接器芯片,该桥接器芯片用来控制该桥接器的运作;以及
对于每一个桥接器芯片相对应于该桥接器芯片的一启动电路,每一个启动电路在一电源开启、一硬件重置、或是一与该主机间的实体分断发生后,可对相对应的桥接器芯片进行去能,而于接收到一预设协议初始化信号后则可对相对应的桥接器芯片进行赋能。
9.如权利要求8所述的装置,其特征在于:该预设协议初始化信号是为一用来表示该主机和该桥接器间的实体连接已经建立成功的信号、或是一自该主机发出用来重置该桥接器/该装置的信号、或是一自该主机发出用来重新初始化该桥接器/该装置的信号、或是一自该主机发出,用来确认该桥接器/该装置是否存在的信号。
10.如权利要求8所述的装置,其特征在于:当该桥接器芯片被去能后,一装置总线接口上所有用来将该装置总线接口连接至该已去能的桥接器芯片的插脚都被设定为浮动状态,以使得该已去能的桥接器芯片不控制该装置总线接口。
11.如权利要求8所述的装置,其特征在于:当该桥接器芯片被赋能后,一装置总线接口上所有用来将该装置总线接口连接至该已赋能的桥接器芯片的插脚都被该已赋能桥接器芯片所驱动,以使得该已赋能的桥接器芯片可以控制该装置总线接口。
12.如权利要求8所述的装置,其特征在于:该装置还包括一原本的总线接口,可以在所有的桥接器芯片被去能时,用来使该装置和该计算机主机系统进行通讯。
13.一种控制一桥接器系统的方法,该桥接器系统包括至少一桥接器芯片,该方法包括:
在一电源开启、一硬件重置、或是该桥接器芯片与一主机间的实体分断发生后,对每一个的桥接器芯片进行去能;
仅对一个已去能的桥接器芯片发出一预设协议初始化信号;以及
仅对接收到该预设协议初始化信号的桥接器芯片进行赋能。
14.如权利要求13所述的方法,其特征在于:当该桥接器芯片被去能后,一装置总线接口上,所有用来将该装置总线接口连接至该已去能的桥接器芯片的插脚都被设定为浮动状态,以使得该已去能的桥接器芯片不控制该装置总线接口。
15.如权利要求13所述的方法,其特征在于:当该桥接器芯片被赋能后,一装置总线接口上,所有用来将该装置总线接口连接至该已赋能的桥接器芯片的插脚都被该已赋能桥接器芯片所驱动,以使得该已赋能的桥接器芯片可以控制该装置总线接口。
16.如权利要求15所述的方法,其特征在于:当该桥接器芯片被赋能之后,该已赋能的桥接器芯片可以保持对该装置总线接口的控制,直到一电源关闭、一硬件重置发生、或是该桥接器芯片与该主机间的实体分断发生为止。
17.如权利要求13所述的方法,其特征在于:该预设协议初始化信号是为一用来表示一主机和该桥接器间的实体连接已经建立成功的信号、或是一自该主机发出用来重置该桥接器/一装置的信号、或是一自该主机发出用来重新初始化该桥接器/该装置的信号、或是一自该主机发出,用来确认该桥接器/该装置是否存在的信号。
18.一种桥接器芯片,包括:
一启动电路,该启动电路可在一电源开启、一硬件重置、或是该桥接器芯片与一主机间的实体分断发生后,可对该桥接器芯片进行去能,而于接收到一预设协议初始化信号后,则可对该桥接器芯片进行赋能。
19.如权利要求18所述的桥接器芯片,其特征在于:该预设协议初始化信号是为一用来表示该主机和一包括该桥接器芯片的桥接器间的实体连接已经建立成功的信号、或是一自该主机发出用来重置该桥接器/一连接于该桥接器的装置的信号、或是一自该主机发出用来重新初始化该桥接器/该装置的信号、或是一自该主机发出,用来确认该桥接器/该装置是否存在的信号。
20.如权利要求18所述的桥接器芯片,其特征在于:当该桥接器芯片被去能后,一装置总线接口上,所有用来将该装置总线接口连接至该已去能的桥接器芯片的插脚都被设定为浮动状态,以使得该已去能的桥接器芯片不控制该装置总线接口。
21.如权利要求18所述的桥接器芯片,其特征在于:当该桥接器芯片被赋能后,一装置总线接口上所有用来将该装置总线接口连接至该已赋能的桥接器芯片的插脚都被该已赋能桥接器芯片所驱动,以使得该已赋能的桥接器芯片可以控制该装置总线接口。
22.如权利要求18所述的桥接器芯片,其特征在于:当该桥接器芯片被赋能之后,该已赋能的桥接器芯片可以保持对一装置总线接口的控制,直到一电源关闭、一硬件重置发生、或是该桥接器芯片与该主机间的实体分断发生为止。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US10/605,195 US7073008B2 (en) | 2003-09-15 | 2003-09-15 | Method of function activation on a bridge system |
US10/605,195 | 2003-09-15 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1598799A true CN1598799A (zh) | 2005-03-23 |
CN100361110C CN100361110C (zh) | 2008-01-09 |
Family
ID=34273175
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB2004100785944A Expired - Lifetime CN100361110C (zh) | 2003-09-15 | 2004-09-15 | 控制桥接器的方法与相关的桥接器装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US7073008B2 (zh) |
CN (1) | CN100361110C (zh) |
TW (1) | TWI251145B (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN100361102C (zh) * | 2005-06-02 | 2008-01-09 | 北京凌创超胜科技有限公司 | 安装在电脑主机中的嵌入式网络共享装置 |
CN100403228C (zh) * | 2005-07-05 | 2008-07-16 | 威盛电子股份有限公司 | 连接复数主桥接器的中央处理单元的电源管理方法 |
CN100545823C (zh) * | 2005-11-09 | 2009-09-30 | 佳能株式会社 | 信息处理设备 |
Families Citing this family (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI226552B (en) * | 2003-11-20 | 2005-01-11 | Rdc Semiconductor Co Ltd | Bus integrating system |
US7581041B1 (en) * | 2003-12-29 | 2009-08-25 | Apple Inc. | Methods and apparatus for high-speed serialized data transfer over network infrastructure using a different protocol |
US8315269B1 (en) | 2007-04-18 | 2012-11-20 | Cypress Semiconductor Corporation | Device, method, and protocol for data transfer between host device and device having storage interface |
US7814246B2 (en) * | 2007-04-30 | 2010-10-12 | Hewlett-Packard Development Company, L.P. | Translation of data to/from storage devices based on a redundancy configuration and host interface type |
US20090037610A1 (en) * | 2007-07-31 | 2009-02-05 | Krancher Robort E | Electronic device interface control system |
TWI448902B (zh) * | 2007-08-24 | 2014-08-11 | Cypress Semiconductor Corp | 具頁存取基礎處理器介面之橋接裝置 |
US8090894B1 (en) | 2007-09-21 | 2012-01-03 | Cypress Semiconductor Corporation | Architectures for supporting communication and access between multiple host devices and one or more common functions |
CN101276319B (zh) * | 2008-02-05 | 2010-04-21 | 北京飞天诚信科技有限公司 | 一种将usb接口分时应用为标准i/o接口的设备及方法 |
KR20100067905A (ko) * | 2008-12-12 | 2010-06-22 | 삼성전자주식회사 | 인터페이싱 유닛 및 이를 포함하는 전자 시스템 |
TWI465917B (zh) * | 2011-12-12 | 2014-12-21 | Via Tech Inc | 橋接裝置以及橋接裝置的省電操作方法 |
TWI514154B (zh) * | 2011-12-12 | 2015-12-21 | Via Tech Inc | 橋接裝置以及橋接裝置的省電操作方法 |
JP5843656B2 (ja) * | 2012-02-24 | 2016-01-13 | 三菱電機株式会社 | 情報処理装置及び情報処理方法 |
US9734117B2 (en) * | 2015-01-26 | 2017-08-15 | Western Digital Technologies, Inc. | Data storage device and method for integrated bridge firmware to be retrieved from a storage system on chip (SOC) |
JP2023140124A (ja) * | 2022-03-22 | 2023-10-04 | キオクシア株式会社 | 半導体装置、コントローラ、及びホスト装置 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1206879A (zh) * | 1997-07-25 | 1999-02-03 | 三星电子株式会社 | 外围部件互连桥 |
US6035355A (en) * | 1998-04-27 | 2000-03-07 | International Business Machines Corporation | PCI system and adapter requirements following reset |
TW409204B (en) * | 1998-08-15 | 2000-10-21 | Winbond Electronics Corp | Expansion interface conversion device and conversion method therefor |
US6460106B1 (en) * | 1998-10-20 | 2002-10-01 | Compaq Information Technologies Group, L.P. | Bus bridge for hot docking in a portable computer system |
US6253268B1 (en) * | 1999-01-15 | 2001-06-26 | Telefonaktiebolaget L M Ericsson (Publ) | Method and system for multiplexing a second interface on an I2C interface |
JP2000316006A (ja) * | 1999-04-28 | 2000-11-14 | Nec Corp | バスマネージャ機能自動切換対応ノード、移動端末、及び、移動端末システム |
CN1195254C (zh) * | 2001-11-20 | 2005-03-30 | 英业达股份有限公司 | 外围部件接口-小型计算机系统接口的接口电路 |
US20040205280A1 (en) * | 2003-04-10 | 2004-10-14 | Jeansonne Jeffrey K. | End-point sharing of communication bus interface |
-
2003
- 2003-09-15 US US10/605,195 patent/US7073008B2/en not_active Expired - Lifetime
-
2004
- 2004-08-11 TW TW093124084A patent/TWI251145B/zh active
- 2004-09-15 CN CNB2004100785944A patent/CN100361110C/zh not_active Expired - Lifetime
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN100361102C (zh) * | 2005-06-02 | 2008-01-09 | 北京凌创超胜科技有限公司 | 安装在电脑主机中的嵌入式网络共享装置 |
CN100403228C (zh) * | 2005-07-05 | 2008-07-16 | 威盛电子股份有限公司 | 连接复数主桥接器的中央处理单元的电源管理方法 |
CN100545823C (zh) * | 2005-11-09 | 2009-09-30 | 佳能株式会社 | 信息处理设备 |
Also Published As
Publication number | Publication date |
---|---|
US20050060478A1 (en) | 2005-03-17 |
US7073008B2 (en) | 2006-07-04 |
TWI251145B (en) | 2006-03-11 |
CN100361110C (zh) | 2008-01-09 |
TW200511021A (en) | 2005-03-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1598799A (zh) | 控制桥接器的方法与相关的桥接器装置 | |
KR100373994B1 (ko) | 컴퓨터 시스템의 보수 방법과 컴퓨터 시스템의 전력 서브 시스템 | |
US6415342B1 (en) | Universal serial bus controlled connect and disconnect | |
US8275599B2 (en) | Embedded bus emulation | |
CN101727430B (zh) | 一种板卡的热插拔方法和装置 | |
EP2474913A1 (en) | USB device switching working mode | |
JP7479619B2 (ja) | 拡張カードの独立スロット制御 | |
US8037243B1 (en) | Installing data storage system software on disk drive systems | |
CN102339242A (zh) | 计算机系统数据修复装置 | |
US20090158025A1 (en) | Dual bios circuit | |
US20120324131A1 (en) | Automatic detection device, system and method for inter-integrated circuit and serial general purpose input/output | |
US7979610B2 (en) | Remotely controllable switch and testing methods using same | |
CN101650694B (zh) | Usb设备、计算机及实现usb设备的虚拟设备配置的方法 | |
US20080201512A1 (en) | Serial attached scsi backplane and detection system thereof | |
US6067506A (en) | Small computer system interface (SCSI) bus backplane interface | |
TW201842449A (zh) | PCIe織品連接性擴充卡 | |
WO2010010633A1 (ja) | 機能拡張装置、情報処理装置、情報処理システム、制御方法およびプログラム | |
US20030023801A1 (en) | System for removing and replacing core I/O hardware in an operational computer system | |
CN213365511U (zh) | 一种主机板及服务器 | |
CN116450224A (zh) | 基于清除cmos的数据的恢复方法及装置、系统 | |
KR19990079978A (ko) | I2c 버스를 이용한 pci 핫플러그 장치 및 제어방법 | |
CN213365381U (zh) | 主板 | |
CN212782723U (zh) | PCIe和SATA互容的拷贝装置 | |
Cisco | Channel Interface Processor (CIP2) Install. and Config. | |
WO2007109189A2 (en) | Software driver device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |