CN1585373A - 一种乒乓缓冲装置 - Google Patents

一种乒乓缓冲装置 Download PDF

Info

Publication number
CN1585373A
CN1585373A CNA2004100428720A CN200410042872A CN1585373A CN 1585373 A CN1585373 A CN 1585373A CN A2004100428720 A CNA2004100428720 A CN A2004100428720A CN 200410042872 A CN200410042872 A CN 200410042872A CN 1585373 A CN1585373 A CN 1585373A
Authority
CN
China
Prior art keywords
buffer memory
data
additional information
buffer
ping
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2004100428720A
Other languages
English (en)
Other versions
CN100349442C (zh
Inventor
赵琮
陈家锦
何刚跃
何剑
文冠果
陈旭
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
ZTE Corp
Original Assignee
ZTE Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ZTE Corp filed Critical ZTE Corp
Priority to CNB2004100428720A priority Critical patent/CN100349442C/zh
Publication of CN1585373A publication Critical patent/CN1585373A/zh
Application granted granted Critical
Publication of CN100349442C publication Critical patent/CN100349442C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Memory System Of A Hierarchy Structure (AREA)

Abstract

本发明公开了一种乒乓缓存装置,包括数据附加信息分析模块、附加信息输入选择器、输入数据分析模块、写缓存选择器、写跳转条件处理模块、乒乓缓存的实体模块、附加信息输出选择器和读缓存选择器。使用本发明的提出的乒乓缓存装置,能够实现只用一套乒乓缓存实体即可对数据流中不同类型数据进行分类缓存,本发明提出的乒乓装置,扩展了传统乒乓缓存的功能,有效地解决了使用传统乒乓缓存浪费资源的问题,节省了电路资源,提高了系统中数据缓存的效率。

Description

一种乒乓缓冲装置
技术领域
本发明涉及数据缓存领域,尤其涉及处理零散、多类型数据接收,分类定量发送的数据缓存技术。
背景技术
乒乓缓存(PingPong Buffer)机制是一种比较常用的增加数据带宽的缓存方式。可以用在任何一个需要读操作和写操作同时进行的系统中,比如交换机和路由器系统中的数据重组缓存,或者计算机系统中的数据批量传输。
图1是普通缓存的示意图。如图1所示,这是一个普通的缓存(buffer),假设它的输入(An)和输出(Dn)有数据单元的处理(批量处理),在每个数据单元时间(我们称之为时隙)内,零个(An=0)或者一个(An=1)新的数据单元会输入,而且也可能有零个(Dn=0)或者一个(Dn=1)数据单元输出;这意味着在每个时隙,有两个独立的存储器操作发生。如果采用双端口存储器,是可以达到是两个操作同时进行的目的的;但是双端口存储器价格昂贵,出于经济上的考虑,一般都会采用单端口存储器,那么这就要求缓存的存储器带宽(等于缓存输入速率和输出速率的和)必须是线速(输入或者输出)的两倍。以OC-48(OC〔Optical Carrier,光载波〕是SONET〔Synchronous Optical NETwork,光纤同步网络〕规范中定义的传输速度。OC定义光设备的传输速度,OC-48线速2.4Gbps)为例子,它需要的存储器带宽是4.8Gbps,对应到32位的存储器,那么存储器的访问时间必须为6.4ns,这对存储器和系统时钟的要求是非常苛刻的。
除了采用双端口存储器,还有另外一种机制来实现读和写同时操作,这就是乒乓缓存机制。乒乓缓存采用两块单端口存储器,在每个时隙,每块存储器只需要执行一种操作(读或者写)。乒乓缓存的一般结构如图2所示,假设乒乓缓存的总容量是M(单位是存储单元),它的输入处理和输出处理分别用An和Dn表示。乒乓缓存包含两块物理上分开的存储器件,每个的容量分别是M/2,两个存储器接口是绑在一起的,从外部看(从An和Dn的角度来看)到只是一个缓存,可操作容量是M/2。
相对于一般的单端口存储器缓存,在乒乓缓存中,读操作和写操作可以同时发生,但是分别交替作用在不同的存储器器件上。图3是乒乓缓存的操作示例图。如图3所示,当输入(An)数据单元到达的时候,如果其中一块缓存(buffer1)正在被读,那么这些数据单元会被写到另外一块缓存(buffer2)上;当缓存1写满,缓存2读空之后,操作就交换了过来,An写入缓存2中,而Dn从缓存1总读取数据。从An或者Dn的角度看,操作都是在两个缓存之间交替进行的。乒乓缓存是目前比较常用的缓存机制,其基本的原理被业界广泛接受。对于实际的不同的系统中,需求是多种多样的,具体控制方式千变万化的。
但是传统的乒乓缓存在实际应用中还是存在着一些缺点的。例如:通常的乒乓缓存只能在乒乓缓存中的其中的一个缓存(如缓存1或者缓存2)写满或者读空的时候才发生跳转。当缓存的数据是不同类型的数据时,系统往往要求输出的数据类型也要分别保持一致,若采用传统的乒乓缓存,对于数据流中的不同类型的数据就必须在区分数据类型之后,采用多套乒乓缓存来分别缓存不同类型的数据,这在资源上比较浪费,并且无疑会增加整个系统的规模和复杂度。
发明内容
本发明的目的就是提出一种经济可靠的,适用于缓存不同数据类型的乒乓缓存装置。
本发明的核心思想是:根据输入数据的随路信息区分的不同类型,不同类型的数据必须区分开来存放在乒乓缓存内部不同缓存(缓存1或者缓存2)中,若数据类型发生变化,即便是缓存未满,乒乓缓存也要发生跳转,以保证每个缓存(缓存1或者缓存2)内存放的是同一类型的数据;对于随路信息表明是同类型的数据,也可以根据数据的附加信息对数据进行进一步的分类,不同类别的数据也存放在不同的乒乓缓存内部不同的缓存实体内。
本发明的技术方案为:
一种乒乓缓存装置,包括:
数据附加信息分析模块,用于分析输入的数据附加信息,将分析结果输入到附加信息输入选择器,同时产生写满正常跳转条件和附加信息异常跳转条件输出到写跳转条件处理模块;
附加信息输入选择器,接收数据附加信息分析模块和写跳转处理模块的输出结果,选择数据附加信息进入缓存1的数据附加信息寄存器或是缓存2的数据附加信息寄存器;
输入数据分析模块,用于分析输入的数据和数据的随路信息,将分析后附加状态的数据输出到写缓存选择器,并产生数据类型异常跳转条件输出到写跳转条件处理模块;
写缓存选择器,接收输入数据分析模块输出的附加状态的数据以及写跳转处理模块的输出,选择将数据放进缓存1中或是缓存2中;
写跳转条件处理模块,用于处理接收到的各种跳转条件,将产生的选择结果输出到附加信息输入选择器和写缓存选择器进行选择;
乒乓缓存的实体模块,用于缓存输入数据和输入数据附加信息;
具体包括
A、缓存1和缓存2,乒乓缓存模块中的两个缓存实体,用于缓存写缓存选择器输出的数据;
B、缓存1内数据附加信息寄存器和缓存2内数据附加信息寄存器,用于寄存附加信息输入选择器输出的数据附加信息;
C、缓存1的有效数据个数寄存器和缓存2的有效数据个数寄存器,用于寄存当前缓存1或缓存2内有效数据的个数;
D、缓存1的写指针寄存器和缓存1的读指针寄存器,用于寄存缓存1的写指针和读指针;
E、缓存2的写指针寄存器和缓存2的读指针寄存器,用于寄存缓存2的写指针和读指针;
附加信息输出选择器,用于根据读跳转条件选择输出缓存1内数据附加信息寄存器或缓存2内数据附加信息寄存器中的数据附加信息;
读缓存选择器,用于根据读跳转条件选择输出缓存1或缓存2中的数据。
上述缓存1和缓存2是物理上分开的对称的存储器器件,可以由单端口RAM构成,也可以由寄存器组搭建。缓存1内数据附加信息寄存器和缓存2内数据附加信息寄存器组合在一起是内部缓存深度为1的一个乒乓缓存。
使用本发明的提出的乒乓缓存装置,能够实现只用一套乒乓缓存实体即可对数据流中不同类型数据进行分类缓存,本发明提出的乒乓装置,扩展了传统乒乓缓存的功能,有效地解决了使用传统乒乓缓存浪费资源的问题,节省了电路资源,提高了系统中数据缓存的效率。
附图说明
图1是普通缓存的示意图;
图2是传统的乒乓缓存的结构示意图;
图3是乒乓缓存的操作示例图;
图4是本发明提出的乒乓缓存装置的结构示意图。
具体实施方式
下面结合附图和实施例对本发明作进一步的详细说明。
图1、图2和图3已经在背景技术中进行过详细说明。
图4是本发明提出的乒乓缓存装置的结构示意图。本发明涉及的乒乓缓存装置的主要输入是:输入数据和输入数据的附加信息。如图4所示,本发明提出的乒乓缓存装置包括:
数据附加信息分析模块,用于分析输入的数据附加信息,将分析结果输入到附加信息输入选择器,同时产生写满正常跳转条件和附加信息异常跳转条件输出到写跳转条件处理模块。
附加信息输入选择器,接收数据附加信息分析模块和写跳转处理模块的输出结果,选择数据附加信息进入缓存1的数据附加信息寄存器或是缓存2的数据附加信息寄存器。
输入数据分析模块,用于分析输入的数据和数据的随路信息,将分析后附加状态的数据输出到写缓存选择器,并产生数据类型异常跳转条件输出到写跳转条件处理模块。该分析模块要求输入数据中含有数据类型信息,若输入数据中不含有随路信息,则装置认为所有数据都是同一类型,这就保证了本发明提出的乒乓缓存装置能够完全与传统的缓冲装置功能兼容。
写缓存选择器,接收输入数据分析模块输出的附加状态的数据以及写跳转处理模块的输出,选择将数据放进缓存1中或是缓存2中;
写跳转条件处理模块,用于处理接收到的各种跳转条件,将产生的选择结果输出到附加信息输入选择器和写缓存选择器进行选择;
乒乓缓存的实体模块,用于缓存输入数据和输入数据附加信息;
具体包括
A、缓存1和缓存2,乒乓缓存模块中的两个缓存实体,用于缓存写缓存选择器输出的数据;缓存数据的高位附加了类型等实时控制信息。
B、缓存1内数据附加信息寄存器和缓存2内数据附加信息寄存器,用于寄存附加信息输入选择器输出的数据附加信息;比如目标地址等。
C、缓存1的有效数据个数寄存器和缓存2的有效数据个数寄存器,用于寄存当前缓存1或缓存2内有效数据的个数;
D、缓存1的写指针寄存器和缓存1的读指针寄存器,用于寄存缓存1的写指针和读指针;
E、缓存2的写指针寄存器和缓存2的读指针寄存器,用于寄存缓存2的写指针和读指针;
附加信息输出选择器,用于根据读跳转条件选择输出缓存1内数据附加信息寄存器或缓存2内数据附加信息寄存器中的数据附加信息;
读缓存选择器,用于根据读跳转条件选择输出缓存1或缓存2中的数据。
下面详细描述一下本发明所提出的乒乓缓存装置的工作原理。首先解释一下“跳转”。所谓跳转,是指对乒乓缓存进行操作(读或者写)时从一个缓存跳转到另外一个,“正常跳转”指写满(对于读操作)或者读空(对于读操作)时候发生的。那么“异常跳转”就是指在其它条件(非写满条件)触发下发生的写跳转;因此:异常跳转条件只会产生在乒乓缓存的写端口,乒乓缓存的读端口的跳转条件是唯一的:就是乒乓缓存的某个缓存被“读空”了,当然这也包含了本来因为异常跳转而未被写满的缓存被读空。
输入数据的附加信息是非实时性的,或者是由数据的最终接收方送过来的控制信息,可以利用这些信息对数据进行进一步的分类。数据附加信息分析模块对数据的附加信息进行分析,也可以产生异常跳转条件,并将分析后的信息存在在数据所在的缓存对应的附加信息寄存器中,供后续的处理单元读取使用。
缓存1内数据附加信息寄存器和缓存2内数据附加信息寄存器组合在一起也是内部缓存深度为1的一个乒乓缓存。在缓存实体内部,缓存1和缓存2是物理上分开的存储器器件,它们是对称的,可以由单端口RAM构成,也可以由寄存器组搭建;缓存内的存储结构是:数据+数据的控制和状态信息;其中的控制和状态信息根据需要而定,可以是需要传递到下一级处理单元的数据随路信息,也可以是本模块中要用的中间参数。缓存的深度可以根据具体需要而定,一般为4、8或者16;缓存的宽度取决于数据宽度(一般是32)和控制状态信息的宽度。
每次对每个缓存(缓存1或者缓存2)的读或者写操作都是缓存的起始位置开始的,但是由于乒乓缓存存在异常跳转的情况,所以有可能某个缓存没有写满,所以需要有“写指针寄存器”来表示对当前缓存的写操作进行到了哪个位置(表示了当前缓存中有多少数据是有效的),这个寄存器在An开始对某个缓存进行写操作的时候复位,在进行写操作的同时不断更新,当写操作发生跳转的时候,写指针寄存器保留当时的值不变;当Dn对这个缓存进行读操作的时候,会参考这个写指针寄存器数值来指导读操作,同时每个缓存也有一个“读指针寄存器”,Dn每读一个数,就更新一次“读指针寄存器”,更新规则和更新“写指针寄存器”的一致,这样当“读指针寄存器”的数值等于“写指针寄存器”的数值的时候,就表示读空了,读空的同时,读指针清零,读操作跳转到另外一个缓存上。

Claims (6)

1、一种乒乓缓存装置,其特征在于包括:
数据附加信息分析模块,用于分析输入的数据附加信息,将分析结果输入到附加信息输入选择器,同时产生写满正常跳转条件和附加信息异常跳转条件输出到写跳转条件处理模块;
附加信息输入选择器,接收数据附加信息分析模块和写跳转处理模块的输出结果,选择数据附加信息进入缓存1的数据附加信息寄存器或是缓存2的数据附加信息寄存器;
输入数据分析模块,用于分析输入的数据和数据的随路信息,将分析后附加状态的数据输出到写缓存选择器,并产生数据类型异常跳转条件输出到写跳转条件处理模块;
写缓存选择器,接收输入数据分析模块输出的附加状态的数据以及写跳转处理模块的输出,选择将数据放进缓存1中或是缓存2中;
写跳转条件处理模块,用于处理接收到的各种跳转条件,将产生的选择结果输出到附加信息输入选择器和写缓存选择器进行选择;
乒乓缓存的实体模块,用于缓存输入数据和输入数据附加信息;具体包括
A、缓存1和缓存2,乒乓缓存模块中的两个缓存实体,用于缓存写缓存选择器输出的数据;
B、缓存1内数据附加信息寄存器和缓存2内数据附加信息寄存器,用于寄存附加信息输入选择器输出的数据附加信息;
C、缓存1的有效数据个数寄存器和缓存2的有效数据个数寄存器,用于寄存当前缓存1或缓存2内有效数据的个数;
D、缓存1的写指针寄存器和缓存1的读指针寄存器,用于寄存缓存1的写指针和读指针;
E、缓存2的写指针寄存器和缓存2的读指针寄存器,用于寄存缓存2的写指针和读指针;
附加信息输出选择器,用于根据读跳转条件选择输出缓存1内数据附加信息寄存器或缓存2内数据附加信息寄存器中的数据附加信息;
读缓存选择器,用于根据读跳转条件选择输出缓存1或缓存2中的数据。
2、根据权利要求1所述的乒乓缓存装置,其特征在于:缓存1和缓存2是物理上分开的对称的存储器器件。
3、根据权利要求2所述的乒乓缓存装置,其特征在于:所述存储器器件可以由单端口RAM构成,也可以由寄存器组搭建。
4、根据权利要求1所述的乒乓缓存装置,其特征在于:缓存1内数据附加信息寄存器和缓存2内数据附加信息寄存器组合在一起是内部缓存深度为1的一个乒乓缓存。
5、根据权利要求1所述的乒乓缓存装置,其特征在于:在缓存1和缓存2中缓存的数据中,数据高位附加了类型等实时控制信息。
6、根据权利要求1所述的乒乓缓存装置,其特征在于:所述缓存1内数据附加信息寄存器和缓存2内数据附加信息寄存器寄存的数据附加信息包括目标地址。
CNB2004100428720A 2004-05-28 2004-05-28 一种乒乓缓冲装置 Expired - Fee Related CN100349442C (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CNB2004100428720A CN100349442C (zh) 2004-05-28 2004-05-28 一种乒乓缓冲装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CNB2004100428720A CN100349442C (zh) 2004-05-28 2004-05-28 一种乒乓缓冲装置

Publications (2)

Publication Number Publication Date
CN1585373A true CN1585373A (zh) 2005-02-23
CN100349442C CN100349442C (zh) 2007-11-14

Family

ID=34601693

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2004100428720A Expired - Fee Related CN100349442C (zh) 2004-05-28 2004-05-28 一种乒乓缓冲装置

Country Status (1)

Country Link
CN (1) CN100349442C (zh)

Cited By (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100372406C (zh) * 2005-02-25 2008-02-27 华为技术有限公司 基站板间传输数据的方法及装置
CN100419723C (zh) * 2005-12-30 2008-09-17 北京中星微电子有限公司 多中断的缓存装置和方法
CN1933575B (zh) * 2006-09-30 2010-06-23 康佳集团股份有限公司 一种照相手持设备的录像方法
CN101848395A (zh) * 2010-06-13 2010-09-29 上海交通大学 H.264/avc输入码流用解码器及其控制方法
CN102098090A (zh) * 2009-12-11 2011-06-15 上海贝尔股份有限公司 多天线接收机中用于缓存数据的方法及相应器件和接收机
CN101777031B (zh) * 2009-01-14 2012-02-08 中兴通讯股份有限公司 直接存储器存取控制器以及数据传输方法
CN102385555A (zh) * 2010-08-27 2012-03-21 深圳市朗科科技股份有限公司 一种缓存系统和数据缓存的方法
CN102023929B (zh) * 2009-09-15 2012-07-25 上海摩波彼克半导体有限公司 基于乒乓缓存方式的数据缓存系统结构及其实现方法
CN101494636B (zh) * 2008-01-23 2013-01-16 中兴通讯股份有限公司 一种基于快速io互连技术的数据排序方法及装置
CN102957884A (zh) * 2011-08-24 2013-03-06 现代摩比斯株式会社 车载摄像头图像的叠加处理装置及其方法
CN103377030A (zh) * 2012-04-26 2013-10-30 华为技术有限公司 图像旋转控制方法及装置
CN104243341A (zh) * 2014-09-22 2014-12-24 曙光信息产业(北京)有限公司 数据处理方法和装置
CN108153679A (zh) * 2016-12-05 2018-06-12 腾讯科技(深圳)有限公司 一种数据加载、数据处理的方法、装置及设备
CN112486901A (zh) * 2020-11-30 2021-03-12 清华大学 基于乒乓缓冲的存内计算系统及方法

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104252331B (zh) * 2013-06-29 2018-03-06 华为技术有限公司 乘累加器

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6721316B1 (en) * 2000-02-14 2004-04-13 Cisco Technology, Inc. Flexible engine and data structure for packet header processing
CN1148055C (zh) * 2000-09-13 2004-04-28 瑞昱半导体股份有限公司 快速扫描器的影像处理电路及影像处理方法

Cited By (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100372406C (zh) * 2005-02-25 2008-02-27 华为技术有限公司 基站板间传输数据的方法及装置
CN100419723C (zh) * 2005-12-30 2008-09-17 北京中星微电子有限公司 多中断的缓存装置和方法
CN1933575B (zh) * 2006-09-30 2010-06-23 康佳集团股份有限公司 一种照相手持设备的录像方法
CN101494636B (zh) * 2008-01-23 2013-01-16 中兴通讯股份有限公司 一种基于快速io互连技术的数据排序方法及装置
CN101777031B (zh) * 2009-01-14 2012-02-08 中兴通讯股份有限公司 直接存储器存取控制器以及数据传输方法
CN102023929B (zh) * 2009-09-15 2012-07-25 上海摩波彼克半导体有限公司 基于乒乓缓存方式的数据缓存系统结构及其实现方法
CN102098090A (zh) * 2009-12-11 2011-06-15 上海贝尔股份有限公司 多天线接收机中用于缓存数据的方法及相应器件和接收机
CN101848395A (zh) * 2010-06-13 2010-09-29 上海交通大学 H.264/avc输入码流用解码器及其控制方法
CN102385555A (zh) * 2010-08-27 2012-03-21 深圳市朗科科技股份有限公司 一种缓存系统和数据缓存的方法
CN102385555B (zh) * 2010-08-27 2015-03-04 深圳市朗科科技股份有限公司 一种缓存系统和数据缓存的方法
CN102957884A (zh) * 2011-08-24 2013-03-06 现代摩比斯株式会社 车载摄像头图像的叠加处理装置及其方法
CN102957884B (zh) * 2011-08-24 2017-05-24 现代摩比斯株式会社 车载摄像头图像的叠加处理装置及其方法
CN103377030A (zh) * 2012-04-26 2013-10-30 华为技术有限公司 图像旋转控制方法及装置
CN103377030B (zh) * 2012-04-26 2016-12-21 华为技术有限公司 图像旋转控制方法及装置
CN104243341A (zh) * 2014-09-22 2014-12-24 曙光信息产业(北京)有限公司 数据处理方法和装置
CN104243341B (zh) * 2014-09-22 2017-09-08 曙光信息产业(北京)有限公司 数据处理方法和装置
CN108153679A (zh) * 2016-12-05 2018-06-12 腾讯科技(深圳)有限公司 一种数据加载、数据处理的方法、装置及设备
CN112486901A (zh) * 2020-11-30 2021-03-12 清华大学 基于乒乓缓冲的存内计算系统及方法

Also Published As

Publication number Publication date
CN100349442C (zh) 2007-11-14

Similar Documents

Publication Publication Date Title
CN1585373A (zh) 一种乒乓缓冲装置
CN1203420C (zh) 用于移动存储块的直接存储器存取控制器及其移动方法
CN1149489C (zh) 提供流水线存储器控制器的设备
CN1050212C (zh) 先进先出缓冲存储器
CN1113365C (zh) 实现数据的读修改写操作的方法和电路以及半导体存储器
CN2791752Y (zh) 高速数据存储设备
CN1523490A (zh) 校准多个数据信道的数据传输时序的电路及方法
CN1511280A (zh) 在具有限制性存储器模型的系统中多存储缓冲器转发的系统和方法
CN1819011A (zh) 显示屏分区再现的装置和方法
CN1294498C (zh) 利用再参考指示符进行页面替换的方法和装置
CN1752916A (zh) 磁盘阵列的控制器及其工作方法
CN1829200A (zh) 用于在网络处理器中记帐的装置和方法
CN1303050A (zh) 用于网络处理器的动态随机存取存储器数据存储和移动
CN1890637A (zh) 基于垃圾收集器分析与对象的布局动态插入预取指令的方法和装置
CN1120652C (zh) 2n×n多路交换机
CN1804822A (zh) 多中断的缓存装置和方法
CN111600731B (zh) 一种期货行情档位快速处理系统和方法
CN1871592A (zh) 用于增强存储器单元耐久性的方法和系统
CN1262922C (zh) 数据处理装置及控制数据处理装置的方法
US7489689B2 (en) Method, system and apparatus for scheduling a large pool of resources
CN1741188A (zh) 异步数据时钟域转换的系统
CN101067821A (zh) 用于处理顺序文件的方法和装置
CN1269045C (zh) 一种实现多个数据队列处理时动态分配存储器的方法
CN1728135A (zh) 于档案系统中存取档案的方法及其系统
CN1975637A (zh) 一种配置寄存器及其寄存方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
EE01 Entry into force of recordation of patent licensing contract

Assignee: SHENZHEN ZTE MICROELECTRONICS TECHNOLOGY CO., LTD.

Assignor: ZTE Corporation

Contract fulfillment period: 2007.11.26 to 2013.11.26 contract change

Contract record no.: 2008990001018

Denomination of invention: Ping pong buffer device

Granted publication date: 20071114

License type: Exclusive license

Record date: 20081031

LIC Patent licence contract for exploitation submitted for record

Free format text: EXCLUSIVE LICENSE; TIME LIMIT OF IMPLEMENTING CONTACT: 2007.11.26 TO 2013.11.26; CHANGE OF CONTRACT

Name of requester: SHENZHEN CITY ZHONGXINGWEI ELECTRON TECHNOLOGY CO.

Effective date: 20081031

C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20071114

Termination date: 20140528