CN1304947C - 存储器模拟器的转接装置 - Google Patents

存储器模拟器的转接装置 Download PDF

Info

Publication number
CN1304947C
CN1304947C CNB2004100837239A CN200410083723A CN1304947C CN 1304947 C CN1304947 C CN 1304947C CN B2004100837239 A CNB2004100837239 A CN B2004100837239A CN 200410083723 A CN200410083723 A CN 200410083723A CN 1304947 C CN1304947 C CN 1304947C
Authority
CN
China
Prior art keywords
memory
read
rom
slot
connector
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CNB2004100837239A
Other languages
English (en)
Other versions
CN1614559A (zh
Inventor
王景容
余嘉兴
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Via Technologies Inc
Original Assignee
Via Technologies Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Via Technologies Inc filed Critical Via Technologies Inc
Priority to CNB2004100837239A priority Critical patent/CN1304947C/zh
Publication of CN1614559A publication Critical patent/CN1614559A/zh
Application granted granted Critical
Publication of CN1304947C publication Critical patent/CN1304947C/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Techniques For Improving Reliability Of Storages (AREA)
  • Test And Diagnosis Of Digital Computers (AREA)

Abstract

本发明存储器模拟器的转接装置,让存储器模拟器可使用于不同传输接口规格的只读存储器插槽的主机板,本发明设有一第一连接器与一第二连接器,分别用以连接主机板所设的一第一只读存储器插槽或一第二只读存储器插槽,当第一连接器连接该第一只读存储器插槽,主机板开启时,转接装置的一控制器,将以一第一读取模式读取系统程序代码,并透过第一连接器传输至第一只读存储器插槽,当第二连接器连接第二只读存储器插槽,主机板开启时,控制器以一第二读取模式读取系统程序代码,并透过第二连接器传输至该第二只读存储器插槽,进行执行。

Description

存储器模拟器的转接装置
技术领域
本发明是有关于一种转接装置,特别是关于一种用于存储器模拟器的转接装置,让不同于存储器模拟器传输接口的主机板存储器插槽,可经传输接口转换使用存储器模拟器。
背景技术
现今计算机系统性能周全,带给民众相当多的便利,民众可利用计算机系统处理一般文书事务、透过网际网络找寻资料及提供视讯娱乐等,但随着使用民众需求日益提高,使的现今计算机系统性能需不断的提升,最为常见的即为计算机系统硬件接口设备,每当硬件接口设备传输接口或中央处理单元有所提升改变时,主机板规格与基本输入输出系统(BIOS),亦需随着更改,基本输入输出系统为一韧体(Firmware),储放于只读存储器(ROM)中,BIOS研发人员于测试BIOS程序代码时,大都将BIOS程序代码传输至一存储器模拟器,存储器模拟器即仿真主机板上的只读存储器,以测试BIOS程序代码,以可在测试过程中,不需耗费时间重复烧录BIOS程序代码于只读存储器,且能随时修改BIOS程序代码。
早期主机板上仅有工业标准架构(Industry Standard Architecture,ISA)传输接口的只读存储器插槽(Socket),所以现今的存储器模拟器都为ISA传输接口规格。请参阅图1,是习知存储器模拟器的实施例方块图,BIOS研发人员于测试BIOS程序代码时,会透过一个人计算机10,将BIOS程序代码传输至一ISA存储器模拟器12,而ISA存储器模拟器12需透过一转接装置20作信号缓冲,才能与一主机板15作信号和BIOS程序代码传输,转接装置20设有两ISA存储器连接器22、24,以分别与ISA存储器模拟器12和主机板15的一ISA存储器插槽17相连接。
当主机板15启动时,会透过ISA存储器插槽17发出控制信号经ISA存储器连接器24传送至一缓冲单元26,作信号缓冲,之后再透过ISA存储器连接器22传送至ISA存储器模拟器12,读取BIOS程序代码,相对的当ISA存储器模拟器12透过ISA存储器连接器22传输BIOS程序代码时,亦必须经过缓冲单元26,作信号缓冲,之后再透过ISA存储器连接器24传送至ISA存储器插槽17,供主机板15执行BIOS程序代码,进行测试。
在现今的主机板架构上不断整合与轻薄短小时代潮流的驱动下,英特尔(Intel)提出了新一代的传输接口一低脚位数(Low Pin Count,LPC)传输接口,故ISA只读存储器插槽(30支接脚)已渐渐将被LPC只读存储器插槽(7支接脚)所取代,由于LPC传输接口信号脚位数大幅降低,可降低主机板设置存储器插槽的体积及成本,相对减少并简化主机板设计,因而如此LPC传输接口被逐渐广泛使用在主机板中。
但是目前的存储器模拟器皆为ISA型态的传输接口,即无法使用于设有LPC传输接口的存储器插槽,因此,本发明即在针对上述问题而提出一种存储器模拟器的转接装置,让不同传输接口规格的只读存储器插槽,可使用存储器模拟器,以解决上述问题。
发明内容
本发明的主要目的,在于提供一种存储器模拟器的转接装置,可转换传输信号规格,而让存储器模拟器可适用于不同传输接口规格的只读存储器插槽,提高使用上的方便性。
本发明的另一目的,在于提供一种存储器模拟器的转接装置,可撷取主机板执行系统程序代码进行开机自我测试的侦错码,并显示结果。
本发明存储器模拟器的转接装置,包含有一第一连接器与一第二连接器,而相对与一主机板所设的一第一只读存储器插槽或一第二只读存储器插槽连接,两只读存储插槽的传输接口规格是不相同,当第一连接器与第一只读存储器相连接,主机板启动时,转接装置的一控制器将以一第一读取模式,读取一存储器模拟器所储的一系统程序代码,并借由第一连接器将系统程序代码传至第一只读存储器插槽,供主机板执行,而当第二连接器与第二只读存储器插槽连接,主机板启动时,控制器会以一第二读取模式,读取存储器模拟器所储的系统程序代码,并借由第二连接器将系统程序代码传至第一只读存储器插槽,供主机板执行,如此本发明即可让存储器模拟器使用于不同规格的传输接口,以仿真主机板的存储器,让研发人员方便测试系统程序代码。
附图说明
图1是习知存储器模拟器的实施例方块图;
图2是本发明较佳实施例的电路方块图。
符号说明:
10        个人计算机
12        ISA存储器模拟器
15        主机板
17        ISA存储器插槽
20        转接装置
22        ISA存储器连接器
24        ISA存储器连接器
26        缓冲单元
30        转接装置
31        第一连接器
32        第二连接器
33        第三连接器
34        第四连接器
36        控制器
38        第一显示器
39        第二显示器
40        存储器模拟器
50        主机板
52        只读存储器插槽
54        测试端口
60        个人计算机
具体实施方式
请参阅图2,是本发明较佳实施例的电路方块图;如图所示,本发明转接装置30是用于与一存储器模拟器40和一主机板50连接,当研发人员使用一个人计算机60将系统程序代码,即BIOS程序代码传输至存储器模拟器40进行仿真测试,主机板50启动时,将透过只读存储器插槽52或测试端口54读取存储器模拟器40储存的BIOS程序代码,供主机板50执行,此时,转接装置30将依据只读存储器插槽52与测试端口54的传输接口种类,以适当的读取模式读取存储器模拟器40的BIOS程序代码,测试端口54是本发明为了让转接装置30于进行测试BIOS程序代码连接主机板50的方便所设置,测试端口54于本实施例为一LPC公端口。
转接装置30包含有一第一连接器31、一第二连接器32、一第三连接器33与一第四连接器34,第一连接器31为ISA只读存储器连接器,第二连接器32为一LPC只读存储器连接器,第三连接器23是一LPC母端口,当主机板50的只读存储器插槽52的传输接口规格为ISA时,转接装置30即使用第一连接器31与只读存储器插槽52配合连接,相对的当只读存储器插槽52为LPC只读存储器插槽时,则以第二连接器32与只读存储器插槽52连接,而第三连接器33即与测试端口54配合,第四连接器34为转接装置30与存储器模拟器40连接传输的信道,因现今的存储器模拟器40皆为ISA传输接口,所以第四连接器34为ISA传输接口的连接器。
转接装置30的控制器36是依据转接装置30连接主机板50传输接口的种类,以适当的读取模式读取存储器模拟器40所储的BIOS程序代码并缓冲信号,当第一连接器31与ISA传输接口规格的只读存储器插槽52连接,主机板50启动时,将透过只读存储器插槽52发出控制信号,以读取BIOS程序代码,控制信号将经第一连接器31至控制器36,因存储器模拟器40的传输接口与只读存储器插槽52的传输接口皆为并列式(parallel)且存取时脉亦兼容,所以控制器36将以一第一读取模式读取BIOS程序代码,第一读取模块为控制器36仅作信号缓冲,之后再透过第四连接器34传输至存储器模拟器40,读取BIOS程序代码,BIOS程序代码将以相反路径透过第四连接器34传输至控制器36,最后即透过第一连接器31传输BIOS程序代码至只读存储器插槽52,供主机板50执行。
另外,当主机板50的只读存储器插槽52为LPC只读存储器插槽,而转接装置30将以第二连接器32连接只读存储器插槽52,由于存储器模拟器40的传输接口是与LPC只读存储器插槽不同,LPC接口的信号传输为序列式(serial),所以控制器25将以一第二读取模式对存储器模拟器40读取BIOS程序代码,亦即将只读存储器插槽52传输的控制信号进行LPC接口到ISA接口转换,即序列式转并列式及时脉转换(由33MHz转成8MHz),使符合存储器模拟器40的传输接口规格,以读取BIOS程序代码,且由存储器模拟器40读出的BIOS程序代码亦必须经控制器36进行ISA接口到LPC接口转换,即由并列式转成序列式及时脉转换(由8MHz转成33MHz),使符合只读存储器插槽52的传输接口规格,最后即经由第二连接器32将BIOS程序代码传给只读存储器插槽52,供主机板50执行BIOS程序代码。
同理,当第三连接器33与主机板50的测试端口54配合连接时,控制器36亦将以第二读取模式对存储器模拟器40进行BIOS程序代码读取,亦即对测试端口54传来的信号进行LPC接口到ISA接口转换,以可读取存储器模拟器40的BIOS程序代码,此外,由存储器模拟器40读出的BIOS程序代码则进行ISA接口到LPC接口转换,使符合测试端口32的传输接口规格,再经由第三连接器33将BIOS程序代码传给测试端口54,供主机板50执行BIOS程序代码。本发明的控制器36可为特殊应用集成电路(Application Specific Integrated Circuit,ASIC)或复杂可程序化逻辑装置(Complex Programmable Logic Device,CPLD)。
此外,为了方便让研发工程师于测试BIOS程序代码的过程中,知道测试结果,本发明的转接装置30更设有一第一显示器38及一第二显示器39,两者是与控制器36相连接,且可为七段显示器,当主机板50执行BIOS程序代码并进行开机自我测试(Power On Self Test,POST)时,在测试过程中所产生的侦错码(post/debug code)会送至主机板50的I/O端口80h及/或84h,本发明的控制器36可拦截此一侦错码并对侦错码加以译码,且将译码结果传输至第一显示器38及第二显示器39显示,供研发工程师参考,以修改BIOS程序代码,可不需再另外购买使用除错(Debug)卡或(POST卡)。
且,习用的除错(Debug)卡或(POST卡)大都为外插设于主机板上,而现今的连接传输接口已发展出高速传输的一PCI-Express规格,但是此传输接口的传输信号定义,将使得习用的外插式除错卡无法拦截侦错码,所以使用本发明进行BIOS程序代码仿真测试,可撷取得知测试结果,以修改BIOS程序代码,对于研发人员来说,极为方便。
综上所述,本发明转接装置30可依据主机板50提供的只读存储器插槽52与测试端口54的传输接口规格,使用不同的连接器31、32、33与主机板50相连接,且控制器36可依据不同的传输接口规格,以适当的读取模式转换或不转换信号传输接口,以对存储器模拟器40读取BIOS程序代码,供主机板50执行,如此存储器模拟器40即可使用于不同传输接口的只读存储器插槽52或测试端口54,此外,转接装置30更可拦截主机板50于执行BIOS程序代码进行自我测试时,所产生的除错码,并进行译码而显示于第一显示器38及第二显示器39,供研发人员参考,极为方便。

Claims (14)

1.一种存储器模拟器的转接装置,其特征在于所述存储器模拟器的转接装置使该存储器模拟器供一主机板透过一第一只读存储器插槽或一第二只读存储器插槽读取执行储于该存储器模拟器的一系统程序代码,该转接装置包括有:
一第一连接器,用以连接该第一只读存储器插槽;
一第二连接器,用以连接该第二只读存储器插槽;
一控制器,其是与该第一连接器、该第二连接器与该存储器模拟器相连接;
其中,该第一连接器连接该第一只读存储器插槽,该主机板开启时,该控制器以一第一读取模式读取该系统程序代码,并透过该第一连接器传输至该第一只读存储器插槽,进行执行,当该第二连接器连接该第二只读存储器插槽,该主机板开启时,该控制器以一第二读取模式读取该系统程序代码,并透过该第二连接器传输至该第二只读存储器插槽,进行执行。
2.根据权利要求1所述的存储器模拟器的转接装置,其特征在于:该第一只读存储器插槽是ISA只读存储器插槽,该第二只读存储器插槽是LPC只读存储器插槽,该存储器模拟器与该第一只读存储器插槽传输接口兼容,该第一读取模式为该控制器直接读取该系统程序代码,该第二读取模式为该控制器转换该第二只读存储器插槽与该存储器模拟器之间传输的控制信号与该系统程序代码传输信号,为LPC/ISA与ISA/LPC传输接口,以读取该存储器模拟器中的该系统程序代码,进行执行。
3.根据权利要求1所述的存储器模拟器的转接装置,其特征在于:该控制器可缓冲该第一只读存储器插槽或该第二只读存储器插槽与该存储器模拟器之间的传输信号。
4.根据权利要求1所述的存储器模拟器的转接装置,其特征在于:该主机板上更设有一测试端口,该转接装置更设有用以连接该测试端口的一第三连接器,该第三连接器连接该测试端口,该主机板启动时,该控制器读取该系统程序代码,并透过该第三连接器送给该测试端口,进行执行。
5.根据权利要求4所述的存储器模拟器的转接装置,其特征在于:该测试端口为LPC端口,该控制器以该第二读取模式读取该系统程序代码,该第二读取模式为转换该测试端口与该存储器模拟器之间传输的控制信号与该系统程序代码传输信号,为LPC/ISA与ISA/LPC传输接口,以读取该存储器模拟器中的该系统程序代码,进行执行。
6.根据权利要求1所述的存储器模拟器的转接装置,其特征在于:更设有一不同于第一连接器、第二连接器的另一连接器,该另一连接器与该存储器模拟器相连接,该控制器透过该另一连接器,传输信号至该存储器模拟器读取该系统程序代码。
7.一种存储器模拟器的转接装置,其特征在于所述存储器模拟器的转接装置使存储器模拟器供一主机板透过一第一只读存储器插槽或一第二只读存储器插槽读取执行储于该存储器模拟器的一系统程序代码,该转接装置包括有:
一第一连接器,用以连接该第一只读存储器插槽;
一第二连接器,用以连接该第二只读存储器插槽;
一控制器,其是与该第一连接器、该第二连接器与该存储器模拟器相连接;
一显示单元,其与该控制器相连接,显示该控制器撷取该主机板执行该系统程序代码进行测试时的测试结果;
其中,该第一连接器连接该第一只读存储器插槽,该主机板开启时,该控制器以一第一读取模式读取该系统程序代码,并透过该第一连接器传输至该第一只读存储器插槽,进行执行,当该第二连接器连接该第二只读存储器插槽,该主机板开启时,该控制器以一第二读取模式读取该系统程序代码,并透过该第二连接器传输至该第二只读存储器插槽,进行执行。
8.根据权利要求7所述的存储器模拟器的转接装置,其特征在于:该控制器是撷取该主机板I/O端口8Oh的一侦错码,进行译码并输出显示于该显示单元。
9.根据权利要求7所述的存储器模拟器的转接装置,其特征在于:该控制器是撷取该主机板I/O端口84h的一侦错码,进行译码并输出显示于该显示单元。
10.根据权利要求7所述的存储器模拟器的转接装置,其特征在于:该第一只读存储器插槽是ISA只读存储器插槽,该第二只读存储器插槽是LPC只读存储器插槽,该存储器模拟器与该第一只读存储器插槽传输接口兼容,该第一读取模式为该控制器直接读取该系统程序代码,该第二读取模式为该控制器转换该第二只读存储器插槽与该存储器模拟器之间传输的控制信号与该系统程序代码传输信号,为LPC/ISA与ISA/LPC传输接口,以读取该存储器模拟器中的该系统程序代码,进行执行。
11.根据权利要求7所述的存储器模拟器的转接装置,其特征在于:该控制器可缓冲该第一只读存储器插槽或该第二只读存储器插槽与该存储器模拟器之间的传输信号。
12.根据权利要求7所述的存储器模拟器的转接装置,其特征在于:该主机板上更设有一测试端口,该转接装置更设有用以连接该测试端口的一第三连接器,该第三连接器连接该测试端口,该主机板启动时,该控制器读取该系统程序代码,并透过该第三连接器送给该测试端口,进行执行。
13.根据权利要求12所述的存储器模拟器的转接装置,其特征在于:该测试端口为LPC端口,该控制器以该第二读取模式读取该系统程序代码,该第二读取模式为转换该测试端口与该存储器模拟器之间传输的控制信号与该系统程序代码传输信号,为LPC/ISA与ISA/LPC传输接口,以读取该存储器模拟器中的该系统程序代码,进行执行。
14.根据权利要求7所述的存储器模拟器的转接装置,其特征在于:更设有一不同于第一连接器、第二连接器的另一连接器,该另一连接器与该存储器模拟器相连接,该控制器透过该另一连接器,传输信号至该存储器模拟器读取该系统程序代码。
CNB2004100837239A 2004-10-14 2004-10-14 存储器模拟器的转接装置 Active CN1304947C (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CNB2004100837239A CN1304947C (zh) 2004-10-14 2004-10-14 存储器模拟器的转接装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CNB2004100837239A CN1304947C (zh) 2004-10-14 2004-10-14 存储器模拟器的转接装置

Publications (2)

Publication Number Publication Date
CN1614559A CN1614559A (zh) 2005-05-11
CN1304947C true CN1304947C (zh) 2007-03-14

Family

ID=34765813

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2004100837239A Active CN1304947C (zh) 2004-10-14 2004-10-14 存储器模拟器的转接装置

Country Status (1)

Country Link
CN (1) CN1304947C (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100452008C (zh) * 2007-02-16 2009-01-14 威盛电子股份有限公司 只读存储器转接装置
CN106934081B (zh) * 2015-12-29 2020-03-20 伊姆西Ip控股有限责任公司 磁盘驱动器模拟方法和装置
CN109002328B (zh) * 2018-07-20 2021-08-31 郑州云海信息技术有限公司 一种存储设备的启动方法及装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6145078A (en) * 1997-12-02 2000-11-07 Nec Corporation Data processing apparatus and method of starting-up extensions
CN1311477A (zh) * 2000-03-03 2001-09-05 英业达股份有限公司 显示bios查错码的方法及其装置
CN1371052A (zh) * 2001-02-20 2002-09-25 技嘉科技股份有限公司 在一计算机系统中的bios存储装置的自动安全回复方法
CN1503132A (zh) * 2002-11-21 2004-06-09 ��ʢ���ӹɷ����޹�˾ 计算机主机板输出入端口的测试装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6145078A (en) * 1997-12-02 2000-11-07 Nec Corporation Data processing apparatus and method of starting-up extensions
CN1311477A (zh) * 2000-03-03 2001-09-05 英业达股份有限公司 显示bios查错码的方法及其装置
CN1371052A (zh) * 2001-02-20 2002-09-25 技嘉科技股份有限公司 在一计算机系统中的bios存储装置的自动安全回复方法
CN1503132A (zh) * 2002-11-21 2004-06-09 ��ʢ���ӹɷ����޹�˾ 计算机主机板输出入端口的测试装置

Also Published As

Publication number Publication date
CN1614559A (zh) 2005-05-11

Similar Documents

Publication Publication Date Title
US8161203B1 (en) Detecting the presence and activity of a mass storage device
US7734839B1 (en) Method and integrated circuit for providing enclosure management services utilizing multiple interfaces and protocols
US7613843B1 (en) Activity indicator for mass storage device
CN2888537Y (zh) 一种数字通信接口转换模块
CN103268299B (zh) 一种应用于PXI Express总线测试系统的通用数据压缩IP核
CN115981971A (zh) 一种服务器硬盘的点灯方法及服务器
CN1304947C (zh) 存储器模拟器的转接装置
CN1244864C (zh) 具有开机除错功能的信息处理系统及其开机除错方法
CN2814425Y (zh) 一种液晶显示器模组测试系统
CN102928004B (zh) 一种编码器信号实时处理系统及方法
CN100504723C (zh) 电源的usb数据采集装置
CN1725205A (zh) 控制器及多个可编程逻辑器件的组合访问装置及方法
CN1304948C (zh) 存储器模拟装置及其方法
CN101059769A (zh) 通用串行总线装置的测试系统及其方法
CN114416455A (zh) 一种多功能应用的新型cpu检测装置
CN100357933C (zh) 一种基于386ex cpu的嵌入式计算机系统
CN2261647Y (zh) 外接式can接口通讯卡
TW200821607A (en) Debug card and method for testing computer
CN1841270A (zh) 一种用于智能卡仿真调试系统的接口
CN1866156A (zh) 可设置中央处理器的接口电路
CN200979675Y (zh) 具备分离模块的计算机装置
US9047987B2 (en) Multiple access test architecture for memory storage devices
CN1292330C (zh) 一种实现无线网卡接口通信的电路
CN2418519Y (zh) 自动检测输出入接口的检测装置
CN2678012Y (zh) 一种具有实时差错检测与纠错功能的嵌入式计算机系统

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant