CN118173057A - 控制器、显示装置和驱动方法 - Google Patents
控制器、显示装置和驱动方法 Download PDFInfo
- Publication number
- CN118173057A CN118173057A CN202311639713.8A CN202311639713A CN118173057A CN 118173057 A CN118173057 A CN 118173057A CN 202311639713 A CN202311639713 A CN 202311639713A CN 118173057 A CN118173057 A CN 118173057A
- Authority
- CN
- China
- Prior art keywords
- voltage
- driving
- data
- sensing
- node
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims abstract description 82
- 230000008569 process Effects 0.000 claims abstract description 52
- 238000005070 sampling Methods 0.000 claims description 15
- 230000000630 rising effect Effects 0.000 claims description 14
- 238000012545 processing Methods 0.000 claims description 5
- 230000004044 response Effects 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 22
- 238000004364 calculation method Methods 0.000 description 17
- 239000003990 capacitor Substances 0.000 description 12
- 230000000694 effects Effects 0.000 description 6
- 238000009795 derivation Methods 0.000 description 5
- 241001270131 Agaricus moelleri Species 0.000 description 4
- 230000006870 function Effects 0.000 description 4
- 238000007792 addition Methods 0.000 description 3
- 229920006395 saturated elastomer Polymers 0.000 description 3
- 238000012546 transfer Methods 0.000 description 3
- 101000836337 Homo sapiens Probable helicase senataxin Proteins 0.000 description 2
- 101150040546 PXL1 gene Proteins 0.000 description 2
- 102100027178 Probable helicase senataxin Human genes 0.000 description 2
- 230000008859 change Effects 0.000 description 2
- 238000012937 correction Methods 0.000 description 2
- 238000013461 design Methods 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 239000011521 glass Substances 0.000 description 2
- 239000002096 quantum dot Substances 0.000 description 2
- 101000615747 Homo sapiens tRNA-splicing endonuclease subunit Sen2 Proteins 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000003071 parasitic effect Effects 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 230000011664 signaling Effects 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
- 102100021774 tRNA-splicing endonuclease subunit Sen2 Human genes 0.000 description 1
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3258—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2007—Display of intermediate tones
- G09G3/2074—Display of intermediate tones using sub-pixels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3275—Details of drivers for data electrodes
- G09G3/3291—Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/027—Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/06—Details of flat display driving waveforms
- G09G2310/061—Details of flat display driving waveforms for resetting or blanking
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
根据本公开的实施例,可以提供控制器、显示装置和驱动方法。考虑到在有效时间期间提供给子像素的图像数据电压所产生的滞后可能对实时感测过程造成影响,通过基于偏移电压校正参考感测驱动数据电压,可以校正滞后对驱动晶体管的特征值感测所造成的影响。
Description
相关申请的交叉引用
本申请要求2022年12月8日提交的韩国专利申请No.10-2022-0170217的优先权,通过引用将其并入本文以用于所有目的,就像在本文当中对其做出了完整阐述一样。
技术领域
本公开的实施例涉及控制器、显示装置和驱动方法。
背景技术
在当前正在开发的显示装置当中,有自发光显示装置,其中,设置在显示面板中的子像素包括发光元件。设置在这样的自发光显示装置中的显示面板中的每一子像素可以包括自身发射光的发光元件和用于驱动该发光元件的驱动晶体管。
设置在自发光显示装置的显示面板中的驱动晶体管可以具有独特特征值。每一子像素中的驱动晶体管可能随着驱动时间的流逝而劣化,并因而其特征值可能发生改变。考虑到这一事实,已经开发出了用于感测和补偿驱动晶体管的特征值的各种补偿技术。
对驱动晶体管的特征值的感测可以被执行为在显示器驱动期间执行的实时感测过程。一个帧时间可以包括有效时间和空白时间(blank time)。可以在有效时间期间执行图像驱动,并且可以在空白时间期间执行实时感测过程。
在有效时间期间提供给子像素的数据电压可能产生滞后。由在有效时间期间提供给子像素的数据电压产生的滞后可能对在空白时间期间执行的实时感测过程造成影响。也就是说,存在以下问题:该滞后可能对驱动晶体管的特征值的感测造成影响。
发明内容
本公开的实施例涉及控制器、显示装置及其驱动方法,它们能够在考虑到在有效时间期间提供给子像素的数据电压所产生的滞后可能对实时感测过程造成影响的情况下,通过基于偏移电压校正感测驱动数据电压而校正滞后对驱动晶体管的特征值感测所造成的影响。
本公开的实施例涉及能够通过校正滞后的影响而实现低功耗的控制器、显示装置及其驱动方法。
本公开的实施例可以提供一种显示装置,包括:多条数据线;多条参考电压线;以及连接至所述多条数据线和所述多条参考电压线的多个子像素,其中,所述多条数据线包括连接至所述多个子像素当中的第一子像素的第一数据线,并且所述多条参考电压线包括连接至该第一子像素的第一参考电压线,其中,第一子像素包括第一发光元件、第一驱动晶体管、第一扫描晶体管和第一感测晶体管,第一驱动晶体管的第一节点能通过第一扫描晶体管电连接至第一数据线,并且第一驱动晶体管的第二节点能通过第一感测晶体管电连接至第一参考电压线,其中,在有效时间期间,图像数据电压被提供给第一子像素,并且其中,在该有效时间之后的空白时间期间,感测驱动数据电压被提供给第一子像素,并且感测驱动数据电压能够取决于图像数据电压而变化。
本公开的实施例可以提供一种用于驱动显示装置的方法,包括:设置感测驱动数据电压的第一步骤;通过向驱动晶体管的第一节点提供感测驱动数据电压并且向该驱动晶体管的第二节点提供感测驱动参考电压而对该驱动晶体管的第一节点和第二节点初始化的第二步骤;通过使该驱动晶体管的第二节点浮置而改变该驱动晶体管的第二节点的电压的第三步骤;以及在从改变该驱动晶体管的第二节点的电压的时间点开始经过了预定时间之后对该驱动晶体管的第二节点的电压采样的第四步骤,其中,在图像数据电压在有效时间期间提供给第一子像素之后执行第一步骤,并且其中,在第二步骤中,感测驱动数据电压能够取决于图像数据电压而变化。
本公开的实施例可以提供一种控制器,包括:控制信号输出单元,被配置为向数据驱动电路输出数据控制信号;以及数据输出单元,被配置为向该数据驱动电路输出数据,其中,该数据输出单元在有效时间期间输出将被提供给设置在显示面板中的多个子像素当中的第一子像素的图像数据,并且其中,该数据输出单元在该有效时间之后的空白时间期间输出将被提供给第一子像素的感测驱动数据,并且感测驱动数据能够取决于图像数据而变化。
根据本公开的实施例,可以提供控制器、显示装置及其驱动方法,它们能够在考虑到在有效时间期间提供给子像素的数据电压所产生的滞后可能对实时感测过程造成影响的情况下,通过基于偏移电压校正感测驱动数据电压而校正滞后对驱动晶体管的特征值感测所造成的影响。
根据本公开的实施例,可以提供能够通过校正滞后的影响而实现低功耗的控制器、显示装置及其驱动方法。
附图说明
通过结合附图考虑的下述详细说明,本公开的上述以及其他目的、特征和优点将得到更清楚的理解,在附图中:
图1是根据本公开的实施例的显示装置的系统配置图;
图2是根据本公开的实施例的显示装置的子像素的等效电路图;
图3是示出了根据本公开的实施例的用于感测显示装置的驱动晶体管的特征值的感测时间段的图示;
图4是示出了根据本公开的实施例的显示装置的垂直同步信号的图示;
图5是用于解释根据本公开的实施例的在显示装置的实时感测过程中执行的感测驱动的图示;
图6和图7是用于解释根据本公开的实施例的显示装置的滞后对实时感测过程的影响的图示;
图8是用于解释根据本公开的实施例的用于校正显示装置的滞后的影响的实时感测过程的图示;
图9是示出了根据本公开的实施例的推导显示装置的偏移电压的过程的图示;
图10是示出了根据本公开的实施例的显示装置的数据电压和偏移电压之间的关系的曲线图;
图11是示出了根据本公开的实施例的显示装置的包括有效时间和空白时间的帧时间的图示;
图12、图13和图14是用于解释根据本公开的实施例的显示装置的滞后校正效果的图示;
图15是示出了根据本公开的实施例的显示装置的实时感测过程的流程图;以及
图16是示出了根据本公开的实施例的控制器的图示。
具体实施方式
在下文对本公开的示例或实施例的描述当中,将参考附图,在附图当中以举例说明方式示出了能够被实施的具体示例或实施例,并且在附图当中,可以采用相同的参考数字和符号表示相同或类似的部件,即使这些部件是在互不相同的附图中示出的。此外,在下文对本公开的示例或实施例的描述当中,当确定对本文中涉及的公知功能和部件的详细描述可能令本公开的一些实施例中的主题变得相当不清楚时,这样的详细描述将被省略。本文使用的诸如“包括”、“具有”、“含有”、“由……组成”、“由……构成”和“由……形成”之类的词语一般意在允许添加其他部件,除非所述词语与词语“仅”一起使用。如本文所使用的,单数形式意在包括复数形式,除非上下文做出另外的明确指示。
此外,本文可能采用诸如“第一”、“第二”、“A”、“B”、“(A)”或“(B)”之类的词语来描述本公开中的要素。这些词语中的每者并非被用来限定要素的实质、次序、顺序或数量等,而是仅用来将对应的要素与其他要素区分开。
在提及第一元件“连接或耦接至”第二元件,与第二元件“接触或重叠”等时,应当解释为第一元件不仅可以“直接连接或耦接至”第二元件或者与第二元件“直接接触或重叠”,还可以在第一元件和第二元件之间“插入”第三元件,或者第一元件和第二元件可以经由第四元件相互“连接或耦接”、“接触或重叠”等。这里,第二元件可以包括在相互“连接或耦接”、“接触或重叠”等的两个或更多个元件中的至少一个当中。
在采用诸如“在……之后”、“随后”、“接下来”、“在……之前”等时间相对词语来描述元件或配置的过程或操作或者操作、或者操作方法、处理方法、制造方法中的流程或步骤时,采用这些词语来描述非连续的或者非顺序的过程或操作,除非与词语“直接”或“立即”一起使用。
此外,在提及任何外形尺寸、相对尺寸等时,应当认为元件或特征的数值或对应信息(例如,水平、范围等)包括可能由各种因素(例如,工艺因素、内部或外部影响、噪声等)造成的容差或误差范围,即使未明确给出相关的描述。此外,词语“可以”全面包含词语“能够”的全部含义。
图1是根据本公开的实施例的显示装置100的系统配置图。
参考图1,根据本公开的实施例的显示装置100可以包括显示面板110和用于驱动显示面板110的驱动电路。
显示面板110可以包括信号线,诸如多条数据线DL和多条栅极线GL,并且可以包括多个子像素SP。显示面板110可以包括显示图像的显示区域DA和不显示图像的非显示区域NDA。在显示面板110中,用于显示图像的多个子像素SP可以设置在显示区域DA中,并且在非显示区域NDA中,可以电连接或者安装驱动电路120、130和140,或者可以设置集成电路或印刷电路所连接的焊盘部分。
该驱动电路可以包括数据驱动电路120和栅极驱动电路130,并且可以进一步包括控制数据驱动电路120和栅极驱动电路130的控制器140。
作为用于驱动多条数据线DL的电路的数据驱动电路120可以向所述多条数据线DL提供数据信号。作为用于驱动多条栅极线GL的电路的栅极驱动电路130可以向所述多条栅极线GL提供栅极信号。
栅极驱动电路130可以在控制器140的控制下输出具有导通电平电压的栅极信号或者具有关断电平电压的栅极信号。通过顺序地向多条栅极线GL提供具有导通电平电压的栅极信号,栅极驱动电路130可以顺序地驱动所述多条栅极线GL。
为了控制数据驱动电路120的操作时序,控制器140可以向数据驱动电路120提供数据控制信号DCS。控制器140可以向栅极驱动电路130提供用于控制栅极驱动电路130的操作时序的栅极控制信号GCS。
控制器140可以根据在每一帧中实施的时序来开始扫描,可以对从外部输入的输入图像数据进行转换,以使其适合于数据驱动电路120中使用的数据信号格式,并将转换后的图像数据Data提供给数据驱动电路120,并且可以在对应于扫描的适当时间控制数据的驱动。
为了控制数据驱动电路120和栅极驱动电路130,控制器140接收垂直同步信号Vsync、水平同步信号Hsync、输入数据启用信号DE和时钟信号CLK,生成各种控制信号DCS和GCS,并且向数据驱动电路120和栅极驱动电路130输出各种控制信号DCS和GCS。
控制器140可以被实施成与数据驱动电路120分开的部件,或者可以通过与数据驱动电路120集成而被实施成集成电路。
数据驱动电路120接收来自控制器140的图像数据Data,并且可以将图像数据Vdata提供给所述多条数据线DL,由此驱动所述多条数据线DL。数据驱动电路120又被称为源极驱动电路。这样的数据驱动电路120可以包括至少一个源极驱动器集成电路(SDIC)。每一源极驱动器集成电路(SDIC)可以包括移位寄存器、锁存电路、数模转换器(DAC)、输出缓冲器等。视情况而定,每一源极驱动器集成电路(SDIC)可以进一步包括模数转换器(ADC)。
例如,每一源极驱动器集成电路(SDIC)可以通过带式自动接合(TAB)方法连接至显示面板110,或者可以通过玻璃上芯片(COG)或面板上芯片(COP)方法连接至显示面板110的接合焊盘,或者可以通过以膜上芯片(COF)方法加以实施而连接至显示面板110。
栅极驱动电路130可以通过带式自动接合(TAB)方法连接至显示面板110,可以通过玻璃上芯片(COG)或面板上芯片(COP)方法连接至显示面板110的接合焊盘,或者可以根据膜上芯片(COF)方法连接至显示面板110。替代性地,栅极驱动电路130可以按照面板中栅极(GIP)类型形成到显示面板110的非显示区域NDA中。
在特定栅极线GL由栅极驱动电路130开启时,数据驱动电路120可以将接收自控制器140的图像数据Data转换成模拟形式的图像数据电压Vdata,并且可以将该图像数据电压Vdata提供给多条数据线DL。
数据驱动电路120可以连接至显示面板110的一侧(例如,顶侧或底侧)。依据驱动方法、面板设计方法等,数据驱动电路120可以连接至显示面板110的两侧(例如,顶侧和底侧),或者可以连接至显示面板110的四侧当中的至少两侧。
栅极驱动电路130可以连接至显示面板110的一侧(例如,左侧或右侧)。依据驱动方法、面板设计方法等,栅极驱动电路130可以连接至显示面板110的两侧(例如,左侧和右侧),或者可以连接至显示面板110的四侧当中的至少两侧。
控制器140可以是在典型显示技术中使用的时序控制器,可以是包括时序控制器并且可以进一步执行其他功能的控制装置,可以是不同于时序控制器的控制装置,或者可以是控制装置中的电路。控制器140可以是通过各种电路或电子部件实施的,诸如集成电路(IC)、现场可编程门阵列(FPGA)、专用集成电路(ASIC)和处理器。
控制器140可以被安装在印刷电路板或柔性印刷电路等上,并且可以通过所述印刷电路板或者柔性印刷电路等电连接至数据驱动电路120和栅极驱动电路130。控制器140可以根据至少一个预定接口发送和接收往来于数据驱动电路120的信号。例如,该接口可以包括低压差分信号传输(LVDS)接口、EPI接口、串行外围接口(SPI)等。控制器140可以包括存储部件,例如,至少一个寄存器。
根据本公开的实施例的显示装置100可以是自发光显示器,诸如有机发光二极管(OLED)显示器、量子点显示器或者微型发光二极管(微LED)显示器。
图2是根据本公开的实施例的显示装置100的子像素SP的等效电路图。
参考图2,设置在根据本公开的实施例的显示装置100的显示面板110中的多个子像素中的每者可以包括发光元件ED、驱动晶体管DRT、扫描晶体管SCT、感测晶体管SENT和存储电容器Cst。照此,在子像素SP包括三个晶体管DRT、SCT和SENT以及一个电容器Cst时,该子像素SP被称为具有3T(晶体管)1C(电容器)结构。
发光元件ED可以包括像素电极PE、公共电极CE以及位于像素电极PE和公共电极CE之间的发光层EL。像素电极PE可以设置在每一子像素SP中,并且公共电极CE可以公共地设置在多个子像素SP中。例如,像素电极PE可以是阳极电极,并且公共电极CE可以是阴极电极。作为另一示例,像素电极PE可以是阴极电极,并且公共电极CE可以是阳极电极。例如,发光元件ED可以是有机发光二极管(OLED)、微型发光二极管(微LED)或者量子点发光元件。
作为用于驱动发光器件ED的晶体管的驱动晶体管DRT可以具有第一节点N1、第二节点N2和第三节点N3。
驱动晶体管DRT的第一节点N1可以是驱动晶体管DRT的栅极节点,并且可以电连接至扫描晶体管SCT的源极节点或漏极节点。驱动晶体管DRT的第二节点N2可以是驱动晶体管DRT的源极节点或漏极节点,可以电连接至感测晶体管SENT的源极节点或漏极节点,并且还可以电连接至发光元件ED的像素电极PE。驱动晶体管DRT的第三节点N3可以电连接至提供驱动电压EVDD的驱动电压线DVL。
扫描晶体管SCT可以由扫描信号SCAN控制,并且扫描晶体管SCT可以电连接于驱动晶体管DRT的第一节点N1和数据线DL之间。扫描晶体管SCT可以根据从作为一种栅极线GL的扫描信号线SCL提供的扫描信号SCAN来导通或关断,由此控制数据线DL与驱动晶体管DRT的第一节点N1之间的连接。
扫描晶体管SCT可以由具有导通电平电压的扫描信号SCAN导通,并由此可以将从数据线DL提供的图像数据电压Vdata提供给驱动晶体管DRT的第一节点N1。
扫描信号SCAN的能够导通扫描晶体管SCT的导通电平电压可以是高电平电压或低电平电压。扫描信号SCAN的能够关断扫描晶体管SCT的关断电平电压可以是低电平电压或高电平电压。例如,在扫描晶体管SCT是n型晶体管时,导通电平电压可以是高电平电压,并且关断电平电压可以是低电平电压。作为另一个示例,在扫描晶体管SCT是p型晶体管时,导通电平电压可以是低电平电压,并且关断电平电压可以是高电平电压。
感测晶体管SENT可以由感测信号SENSE控制,并且可以连接于驱动晶体管DRT的第二节点N2与参考电压线RVL之间。感测晶体管SENT可以根据从作为另一种栅极线GL的感测信号线SENL提供的感测信号SENSE来导通或关断,由此控制参考电压线RVL与驱动晶体管DRT的第二节点N2之间的连接。
感测晶体管SENT可以由具有导通电平电压的感测信号SENSE导通,并且由此可以将从参考电压线RVL提供的参考电压Vref传递给驱动晶体管DRT的第二节点N2。
感测信号SENSE的能够导通感测晶体管SENT的导通电平电压可以是高电平电压或低电平电压。感测信号SENSE的能够关断感测晶体管SENT的关断电平电压可以是低电平电压或高电平电压。例如,在感测晶体管SENT是n型晶体管时,导通电平电压可以是高电平电压,并且关断电平电压可以是低电平电压。作为另一个示例,在感测晶体管SENT是p型晶体管时,导通电平电压可以是低电平电压,并且关断电平电压可以是高电平电压。
显示装置100可以进一步包括形成于参考电压线RVL与地GND之间的线路电容器Crvl、控制参考电压线RVL与模数转换器ADC之间的连接的采样开关SAM、以及控制参考电压线RVL与参考电压提供节点Nref之间的连接的电力开关SPRE。从电力供应装置输出的参考电压Vref可以提供给参考电压提供节点Nref,并且可以通过电力开关SPRE提供给参考电压线RVL。
感测晶体管SENT可以由具有导通电平电压的感测信号SENSE导通,并且由此可以将驱动晶体管DRT的第二节点N2的电压V2传递给参考电压线RVL。相应地,形成于参考电压线RVL与地GND之间的线路电容器Crvl可以被充电。
可以在进行驱动以感测子像素SP的特征值期间使用感测晶体管SENT的将驱动晶体管DRT的第二节点N2的电压V2传递至参考电压线RVL的功能。在这种情况下,传递至参考电压线RVL的电压可以是用于计算子像素SP的特征值的电压或反映子像素SP的特征值的电压。
在本公开中,子像素SP的特征值可以是驱动晶体管DRT或发光元件ED的特征值。驱动晶体管DRT的特征值可以包括驱动晶体管DRT的阈值电压和迁移率。发光元件ED的特征值可以包括发光元件ED的阈值电压。
驱动晶体管DRT、扫描晶体管SCT和感测晶体管SENT中的每者可以是n型晶体管或者p型晶体管。在本公开中,为了便于解释,作为示例,驱动晶体管DRT、扫描晶体管SCT和感测晶体管SENT中的每者是n型的。
存储电容器Cst可以连接在驱动晶体管DRT的第一节点N1和第二节点N2之间。存储电容器Cst被充注了与两端之间的电压差对应的电荷量,并且用于使两端之间的电压差保持预定的帧时间。相应地,在该预定的帧时间期间,对应的子像素SP可以发射光。
存储电容器Cst可以不是作为存在于驱动晶体管DRT的栅极节点和源极节点(或漏极节点)之间的内部电容器的寄生电容器(例如,Cgs或Cgd),而可以是在驱动晶体管DRT外有意设计的外部电容器。
扫描信号线SCL和感测信号线SENL可以是不同栅极线GL。在这种情况下,扫描信号SCAN和感测信号SENSE可以是相互分开的栅极信号,并且一个子像素SP中的扫描晶体管SCT的导通关断时序与感测晶体管SENT的导通关断时序可以是相互独立的。换言之,一个子像素SP中的扫描晶体管SCT的导通关断时序和感测晶体管SENT的导通关断时序可以是相同或不同的。
与此不同,扫描信号线SCL和感测信号线SENL可以是同一栅极线GL。即,一个子像素SP中的扫描晶体管SCT的栅极节点和感测晶体管的栅极节点可以连接至一条栅极线GL。在这种情况下,扫描信号SCAN和感测信号SENSE可以是同一栅极信号,并且一个子像素SP中的扫描晶体管SCT的导通关断时序和感测晶体管SENT的导通关断时序可以是彼此相同的。
可以针对每一列子像素SP设置参考电压线RVL。与此不同,可以针对每两列子像素SP设置参考电压线RVL。在针对每两列子像素SP设置参考电压线RVL时,可以为多个子像素SP提供来自一条参考电压线RVL的参考电压Vref。
设置在根据本公开的实施例的显示装置100的显示面板110中的多个子像素SP中的每者中所包括的驱动晶体管DRT可以具有独特特征值。例如,驱动晶体管DRT的独特特征值可以包括阈值电压和迁移率。
多个子像素SP中的每者中所包括的驱动晶体管DRT的特征值可以随着驱动时间的流逝而发生变化。所述多个子像素SP的驱动时间并非全部相同。也就是说,所述多个子像素SP中的一些子像素的驱动时间可以不同于其余子像素的驱动时间。相应地,所述多个子像素SP当中的一些子像素SP的驱动晶体管DRT的特征值可以不同于其他子像素SP的驱动晶体管DRT的特征值。
由于设置在显示面板110中的多个驱动晶体管DRT之间的特征值偏差的原因,可能在设置于显示面板110中的多个子像素SP之间产生亮度偏差。相应地,可能产生显示面板110的亮度的不均匀性。
考虑这一事实,根据本公开的实施例的显示装置100可以对显示面板110的子像素SP执行感测驱动,以感测驱动晶体管DRT的特征值,并且可以提供用于减少驱动晶体管DRT之间的特征值偏差的补偿功能。用于感测驱动晶体管DRT的特征值的感测时间段可以是各种各样的。
图3是示出了根据本公开的实施例的用于感测显示装置100的驱动晶体管DRT的特征值的感测时间段的图示。图4是示出了根据本公开的实施例的显示装置100的垂直同步信号Vsync的图示。
参考图3,在生成电力开启信号时,根据本公开的实施例的显示装置100可以感测设置在显示面板110中的每一子像素SP中的驱动晶体管DRT的特征值。这样的感测过程被称为“开启感测过程”。
此外,在生成电力关闭信号时,在关闭序列(例如,电力关闭)进行之前,可以感测设置在显示面板110中的每一子像素SP中的驱动晶体管DRT的特征值。这样的感测过程被称为“关闭感测过程”。
而且,在生成电力关闭信号之前并且在生成电力开启信号之后的显示驱动期间,可以感测每一子像素SP中的驱动晶体管DRT的特征值。这样的感测过程被称为“实时感测过程”。
参考图4,作为用于定义帧的控制信号的垂直同步信号Vsync可以重复地包括定义有效时间Ta的信号时间段和定义空白时间Tb的信号时间段。有效时间Ta可以是期间执行用于更新图像的实际显示驱动的时间,并且空白时间Tb可以是期间不执行实际显示驱动的空闲时间。
例如,定义有效时间Ta的信号时间段可以是高电平电压时间段,并且定义空白时间Tb的信号时间段可以是低电平电压时间段。作为另一个示例,定义有效时间Ta的信号时间段可以是低电平电压时间段,并且定义空白时间Tb的信号时间段可以是高电平电压时间段。
参考图4,一个帧时间可以包括一个有效时间Ta和一个空白时间Tb。
可以基于垂直同步信号Vsync在有效时间Ta之间的每一空白时间Tb期间执行前述实时感测过程。
图5是用于解释根据本公开的实施例的在显示装置100的实时感测过程中执行的感测驱动的图示。
在实时感测过程中进行的感测驱动时间可以包括初始化时间Tinit、跟踪时间Ttrack和采样时间Tsam。
参考图5,感测驱动时间的初始化时间Tinit是用于对驱动晶体管DRT的第一节点N1和第二节点N2初始化的时间。在初始化时间Tinit期间,扫描晶体管SCT和感测晶体管SENT可以被导通,并且电力开关SPRE可以被导通。
在初始化时间Tinit期间,驱动晶体管DRT的第一节点N1的电压V1可以被初始化为参考感测驱动数据电压Vdata_SEN,并且驱动晶体管DRT的第二节点N2的电压V2被初始化为感测驱动参考电压Vref。
参考图5,感测驱动时间的跟踪时间Ttrack是用于提升驱动晶体管DRT的第二节点N2的电压V2直到驱动晶体管DRT的第二节点N2的电压V2反映驱动晶体管DRT的特征值或特征值变化的时间。
在跟踪时间Ttrack期间,虽然驱动晶体管DRT的第一节点N1处于具有参考感测驱动数据电压Vdata_SEN的恒定电压状态,但是驱动晶体管DRT的第二节点N2的电压V2可以升高,并且之后饱和。
在电力开关SPRE关断或者感测晶体管SENT关断时,驱动晶体管DRT的第二节点N2被浮置。相应地,驱动晶体管DRT的第二节点N2的电压V2升高,并且之后饱和。
在跟踪时间Ttrack开始时,在初始化时间Tinit期间初始化的驱动晶体管DRT的第一节点N1和第二节点N2之间的电压差可以等于或者大于驱动晶体管DRT的阈值电压Vth。在这种情况下,驱动晶体管DRT被导通,以传导驱动电流Ids。因此,当驱动晶体管DRT的第一节点N1和第二节点N2之间的电压差Vgs等于或大于该阈值电压Vth时,驱动晶体管DRT的第二节点N2的电压V2可以升高。
在驱动晶体管DRT的第二节点N2的电压V2升高并且之后饱和时,采样时间Tsam可以开始。
在感测驱动时间的采样时间Tsam期间,连接至参考电压线RVL的模数转换器ADC感测参考电压线RVL的电压。参考电压线RVL的电压可以对应于驱动晶体管DRT的第二节点N2的电压V2,并且可以对应于形成在参考电压线RVL上的线路电容器Crvl的充电电压。
在采样时间Tsam期间,由模数转换器ADC感测的感测电压Vsen可以是对应于驱动晶体管DRT的特征值的电压。感测电压Vsen可以是对应于驱动晶体管DRT的迁移率的电压。此外,感测电压Vsen可以是通过从图像数据电压Vdata减去阈值电压Vth获得的电压Vdata-Vth或者是通过从图像数据电压Vdata减去阈值电压偏差ΔVth获得的电压Vdata-ΔVth。
显示装置100可以基于在采样时间Tsam期间感测的感测电压Vsen来确定对应子像素SP中的驱动晶体管DRT的特征值或特征值变化,可以计算用于减少或消除驱动晶体管DRT之间的特征值偏差的特征值补偿值,并且可以将所计算出的特征值补偿值存储在存储器中。
在向对应子像素SP提供用于显示驱动的图像数据电压Vdata时,显示装置100可以基于该特征值补偿值提供改变后的图像数据电压Vdata。
由于特征值补偿值受到各种因素影响,因而可能因特征值补偿值的推导不准确而带来问题。
图6和图7是用于解释根据本公开的实施例的显示装置100的滞后对实时感测过程的影响的图示。
可以在有效时间Ta期间执行显示驱动,并且可以在空白时间Tb期间执行实时感测过程。
在执行显示驱动的有效时间Ta期间,可以向多个子像素SP提供图像数据电压Vdata,而后在执行实时感测过程的空白时间Tb期间,可以提供参考感测驱动数据电压Vdata_SEN。此时,可能发生滞后。
滞后是在有效时间Ta期间提供的图像数据电压Vdata对在空白时间Tb期间执行的实时感测过程造成影响的现象。
参考图6,该滞后可能对驱动晶体管DRT的阈值电压造成影响。
当在有效时间Ta期间提供用于表达低灰度级(grayscale)的图像数据电压Vdata时(情况1),驱动晶体管DRT的阈值电压可以小于没有滞后时的阈值电压。在提供用于表达低灰度级的图像数据电压Vdata的情况下(情况1),在特定的栅极-源极电压Vgs’被施加至驱动晶体管DRT时,驱动晶体管DRT可以向发光元件ED提供第一驱动电流Ids1。
当在有效时间Ta期间提供用于表达高灰度级的图像数据电压Vdata时(情况2),驱动晶体管DRT的阈值电压可以大于没有滞后时的阈值电压。在提供用于表达高灰度级的图像数据电压Vdata的情况下(情况2),在特定的栅极-源极电压Vgs’被施加至驱动晶体管DRT时,驱动晶体管DRT可以向发光元件ED提供第二驱动电流Ids2。
即使如上文所述向驱动晶体管DRT施加相同的特定栅极-源极电压Vgs’,但是提供给发光元件ED的电流可以互不相同。提供给发光元件ED的电流变为第一驱动电流Ids1或第二驱动电流Ids2的原因是滞后的影响。换言之,驱动晶体管DRT的阈值电压可以根据该滞后而受到影响。因此,由于在有效时间Ta期间提供的图像数据电压Vdata所造成的滞后的原因,在空白时间Tb期间执行的实时感测过程受到影响,这带来了问题。
参考图7,即使在初始化时间Tinit期间提供了相同的参考感测驱动数据电压Vdata_SEN,驱动晶体管DRT的第二节点N2的电压V2的升高速度和饱和电压值也可能因滞后而发生变化。
与在有效时间Ta期间提供用于表达高灰度级的图像数据电压Vdata的情况(情况2)相比,在有效时间Ta期间提供用于表达低灰度级的图像数据电压Vdata的情况(情况1)下,驱动晶体管DRT的第二节点N2的电压V2的升高速度可以更大,并且驱动晶体管DRT的第二节点N2的电压V2的饱和电压值也可以更大。
即,由于该滞后,驱动晶体管DRT的第二节点N2的电压V2的升高速度和饱和电压值发生变化,这带来了问题。
本公开的实施例提出了控制器140、显示装置100和驱动方法,它们能够校正滞后的影响,在这种影响中,在有效时间Ta期间提供的图像数据电压Vdata对接下来在空白时间Tb期间执行的实时感测过程造成影响。下文将对此给出详细描述。
图8是用于解释根据本公开的实施例的用于校正显示装置100的滞后的影响的实时感测过程的图示。
下文将参考图8描述的实时感测过程的与上文参考图5描述的实时感测过程相同的内容可以被省略。
参考图8,可以在实时感测过程中执行感测驱动晶体管DRT的特征值的特征值感测。
可以在有效时间Ta之间的空白时间Tb中执行实时感测过程,并且可以在该空白时间Tb期间执行该特征值感测。
在图像数据电压Vdata在有效时间Ta期间被提供给多个子像素SP之后,可以进行空白时间Tb。
在有效时间Ta之后的空白时间Tb中包含的初始化时间Tinit期间,感测驱动数据电压Vdata_SEN’可以被提供给多个子像素SP。所述多个子像素SP可以是设置在显示面板110中的全部子像素SP,或者所述多个子像素SP可以是共享同一条栅极线GL的一些子像素SP。
感测驱动数据电压Vdata_SEN’可以根据在有效时间Ta期间提供的图像数据电压Vdata而变化。
感测驱动数据电压Vdata_SEN’可以是通过由偏移电压Vofs对参考感测驱动数据电压Vdata_SEN进行偏移处理而获得的数据电压。偏移电压Vofs可以对应于图像数据电压Vdata。
偏移处理可以包括针对数据的加法处理或减法处理。感测驱动数据电压Vdata_SEN’是通过由偏移电压Vofs对参考感测驱动数据电压Vdata_SEN进行偏移处理而获得的数据电压的这一事实可以表示:感测驱动数据电压Vdata_SEN’是向参考感测驱动数据电压Vdata_SEN加上偏移电压Vofs或者从参考感测驱动数据电压Vdata_SEN减去偏移电压Vofs而获得的数据电压。
取决于在有效时间Ta期间提供给子像素SP的图像数据电压Vdata所产生的滞后,偏移电压Vofs可以变化。
在滞后更大时,偏移电压Vofs可以具有更大电压值。
偏移电压Vofs可以包括与用于表达低灰度级的图像数据电压Vdata对应的第一偏移电压Vofs1和与用于表达高灰度级的图像数据电压Vdata对应的第二偏移电压Vofs2。
当在有效时间Ta期间提供用于表达低灰度级的图像数据电压Vdata时(情况1),可以提供通过基于第一偏移电压Vofs1校正参考感测驱动数据电压Vdata_SEN而获得的感测驱动数据电压Vdata_SEN’1。
当在有效时间Ta期间提供用于表达高灰度级的图像数据电压Vdata时(情况2),可以提供通过基于第二偏移电压Vofs2校正参考感测驱动数据电压Vdata_SEN而获得的感测驱动数据电压Vdata_SEN’2。
在初始化时间Tinit之后,可以进行跟踪时间Ttrack。
跟踪时间Ttrack可以是驱动晶体管DRT的第二节点N2的电压V2升高的时间。第二节点N2的电压V2的升高速度可以对应于驱动晶体管DRT的迁移率。
在跟踪时间Ttrack期间,在提供基于第一偏移电压Vofs1校正了的感测驱动数据电压Vdata_SEN’1之后第二节点N2的电压V2的升高速度可以与在提供基于第二偏移电压Vofs2校正了的感测驱动数据电压Vdata_SEN’2之后第二节点N2的电压V2的升高速度相同。
参考上文所述的图7,即使在初始化时间Tinit期间提供了相同的参考感测驱动数据电压Vdata_SEN,驱动晶体管DRT的第二节点N2的电压V2的升高速度和饱和电压值也会取决于滞后而发生变化,这带来了问题。
参考图8,由于在初始化时间Tinit期间提供基于偏移电压Vofs校正了的感测驱动数据电压Vdata_SEN’,因而在有效时间Ta期间提供用于表达低灰度级的图像数据电压Vdata的情况下(情况1)以及在有效时间Ta期间提供用于表达高灰度级的图像数据电压Vdata的情况下(情况2),第二节点N2的电压V2的升高速度和饱和电压值可以是相同的。
也就是说,由于在初始化时间Tinit期间提供基于偏移电压Vofs校正了的感测驱动数据电压Vdata_SEN’,因而可以校正滞后对驱动晶体管的特征值感测所造成的影响。
可以在空白时间Tb之前预先推导出偏移电压Vofs并将其存储在存储器中。下文将描述推导偏移电压Vofs的过程。
图9是示出了根据本公开的实施例的推导显示装置100的偏移电压的过程的图示。
参考图9,推导偏移电压Vofs的过程可以包括第一数据电压推导步骤S911到偏移电压存储步骤S932。
在第一数据电压推导步骤S911中,可以向子像素SP提供第一数据电压Vdata1,以驱动子像素SP。第一数据电压Vdata1是使子像素SP发射具有特定亮度的光的电压,并且对第一数据电压Vdata1的幅值没有限制。例如,第一数据电压Vdata1可以是用于发射具有低灰度级的亮度的光的黑色电压Vblack。在导通信号被提供给全部的多条栅极线GL时,所有的子像素SP都可以被驱动,或者在导通信号仅被提供给一些栅极线GL时,只有共享对应栅极线GL的子像素SP可以被驱动。
在第一感测数据生成步骤S912中,在对被提供了第一数据电压Vdata1的子像素SP驱动之后,可以执行对驱动晶体管DRT的特征值的感测。可以通过上文描述的实时感测过程执行对特征值的感测。在参考感测驱动数据电压Vdata_SEN在初始化时间Tinit期间被提供给子像素SP之后,可以基于在采样时间Tsam期间感测到的感测电压Vsen生成第一感测数据SEN1。
在第二数据电压推导步骤S913中,可以向子像素SP提供第二数据电压Vdata2,以驱动子像素SP。第二数据电压Vdata2是使子像素SP发射具有特定亮度的光的电压,并且对第二数据电压Vdata2的幅值没有限制。与第一数据电压Vdata1相比,第二数据电压Vdata2可以是用于发射具有相对较高亮度的光的电压。例如,在第一数据电压Vdata1是黑色电压Vblack时,第二数据电压Vdata2可以具有各种电压值,诸如5V、10V和16V。在导通信号被提供给全部的多条栅极线GL时,所有的子像素SP都可以被驱动,或者在导通信号仅被提供给一些栅极线GL时,只有共享对应栅极线GL的子像素SP可以被驱动。
在第二感测数据生成步骤S914中,在对被提供了第二数据电压Vdata2的子像素SP驱动之后,可以执行对驱动晶体管DRT的特征值的感测。可以通过上文描述的实时感测过程执行对特征值的感测。在参考感测驱动数据电压Vdata_SEN在初始化时间Tinit期间被提供给子像素SP之后,可以基于在采样时间Tsam期间感测到的感测电压Vsen生成第二感测数据SEN2。
在计算数据生成步骤S915中,可以通过计算第一感测数据SEN1和第二感测数据SEN2之间的差值而生成计算数据SEN。
在计算平均数据生成步骤S916中,可以通过在计算数据SEN当中计算共享同一栅极线GL的子像素SP的计算数据SEN的平均值而生成计算平均数据SEN_avg。与此同时,与第一实施例的生成的计算平均数据SEN_avg是上文描述的计算平均数据SEN_avg的情况不同,计算数据SEN当中的设置在特定位置处的子像素SP的计算数据SEN的平均值可以被设置为第二实施例的计算平均数据SEN_avg。在生成第一实施例的计算平均数据SEN_avg或者生成第二实施例的计算平均数据SEN_avg的计算平均数据生成步骤S916之后,可以执行计算平均数据确定步骤S917。
在计算平均数据确定步骤S917中,可以确定计算平均数据SEN_avg是否为0或接近0的值。
当在计算平均数据确定步骤S917中确定了计算平均数据SEN_avg为0或接近0的值时,可以在偏移电压推导步骤S931中推导出初始偏移电压Vofs_init作为偏移电压Vofs。
然而,当计算平均数据SEN_avg不是0或接近0的值时,在偏移电压跟踪步骤S921中,基于初始偏移电压Vofs_init校正第二数据电压Vdata2。初始偏移电压Vofs_init可以是用于将计算平均数据SEN_avg校正为0或接近0的值的电压。对初始偏移电压Vofs_init是正数还是负数没有限制,并且对初始偏移电压Vofs_init的幅值没有限制。
在基于初始偏移电压Vofs_init校正第二数据电压Vdata2之后,执行第二数据电压推导步骤S913。对被提供了基于初始偏移电压Vofs_init校正了的第二数据电压Vdata2的子像素SP进行驱动。之后,可以执行第二感测数据生成步骤S914、计算数据生成步骤S915、计算平均数据生成步骤S916和计算平均数据确定步骤S917。
当在计算平均数据确定步骤S917中确定了计算平均数据SEN_avg不为0或接近0的值时,可以重复执行偏移电压跟踪步骤S921。在要重复的偏移电压跟踪步骤S921中,基于另一初始偏移电压Vofs_init’校正第二数据电压Vdata2。
当在计算平均数据确定步骤S917中确定了计算平均数据SEN_avg为0或接近0的值时,可以在偏移电压推导步骤S931中推导出该初始偏移电压Vofs_init’作为偏移电压Vofs。
在偏移电压存储步骤S932中,可以将推导出的偏移电压Vofs存储在存储器中。
图10是示出了根据本公开的实施例的显示装置100的图像数据电压Vdata和偏移电压Vofs之间的关系的曲线图。
参考图10,可以通过将图像数据电压Vdata设置为X轴并将偏移电压Vofs设置为Y轴而示出曲线图。图像数据电压Vdata是未在推导偏移电压Vofs的过程中基于初始偏移电压Vofs_init校正的第二数据电压Vdata2。偏移电压Vofs是对应于该第二数据电压Vdata2推导出的偏移电压。
例如,偏移电压Vofs_a到偏移电压Vofs_d是对应于数据电压Va到数据电压Vd推导出的偏移电压。
在通过使用与图像数据电压Vdata对应的偏移电压Vofs而基于偏移电压Vofs对参考感测驱动数据电压Vdata_SEN进行了校正时,可以校正滞后对驱动晶体管DRT的特征值感测所造成的影响。
在推导偏移电压Vofs的过程中,可以推导分别对应于所有图像数据电压Vdata的所有偏移电压Vofs。此外,通过使用插值,可以从分别对应于数量为N个的图像数据电压Vdata的偏移电压Vofs来推导出分别对应于所有图像数据电压Vdata的所有偏移电压Vofs。
可以对分别对应于所有图像数据电压Vdata的偏移电压Vofs进行路由化(routed),以生成偏移电压查找表LUT。
可以在实时感测过程中使用该偏移电压查找表LUT。
图11是示出了根据本公开的实施例的显示装置100的包括有效时间Ta和空白时间Tb的帧时间的图示。
帧时间Frame可以包括有效时间Ta和空白时间Tb。
在有效时间Ta期间,可以将用于表达图像的图像数据电压Vdata提供给多个子像素SP中的每者。
在空白时间Tb期间,可以执行实时感测过程。可以仅在共享作为多条栅极线GL当中的一些栅极线GL的感测栅极线GLs的子像素PXL1到PXLn中执行实时感测过程。
在有效时间Ta期间,提供给共享感测栅极线GLs的子像素PXL1到PXLn的图像数据电压Vdata可以是已知的。此外,通过使用偏移电压查找表LUT,对应于图像数据电压Vdata的偏移电压Vofs可以是已知的。
换言之,在初始化时间Tinit期间,可以提供通过基于偏移电压Vofs校正参考感测驱动数据电压Vdata_SEN所获得的感测驱动数据电压Vdata_SEN’。
在初始化时间Tinit期间,在提供基于偏移电压校正了的感测驱动数据电压时,可以校正滞后对驱动晶体管的特征值感测所造成的影响。
图12、图13和图14是用于解释根据本公开的实施例的显示装置100的滞后校正效果的图示。
参考图12,图12中所示的图像是在包含于一个帧时间中的有效时间Ta期间从显示面板110输出的图像。
在图像数据电压Vdata在有效时间Ta期间被提供给子像素SP以输出图像之后,可以在空白时间Tb期间执行用于感测驱动晶体管DRT的特征值的特征值感测,以生成感测数据Data_SEN。
参考图13,在有效时间Ta期间提供的图像数据电压Vdata的滞后可能对感测数据Data_SEN造成影响。
为了校正在有效时间Ta期间提供的图像数据电压Vdata的滞后的影响,可以在包含于空白时间Tb的初始化时间Tinit期间提供基于偏移电压Vofs校正了的感测驱动数据电压Vdata_SEN’。
参考图14,在提供基于偏移电压Vofs校正了的感测驱动数据电压Vdata_SEN’时,可以生成校正了该滞后的影响的感测数据Data_SEN。
图15是示出了根据本公开的实施例的显示装置100的实时感测过程的流程图。
参考图15,该实时感测过程可以包括设置驱动晶体管DRT的感测驱动电压的第一步骤S1510、初始化驱动晶体管DRT的第一节点N1的电压V1和第二节点N2的电压V2的第二步骤S1520、跟踪驱动晶体管DRT的第二节点N2的电压V2的变化的第三步骤S1530、以及对驱动晶体管DRT的第二节点N2的电压V2进行感测和采样的第四步骤S1540。
可以在该实时感测过程中执行感测驱动晶体管DRT的特征值的特征值感测。
第一步骤S1510可以是设置参考感测驱动数据电压Vdata_SEN的步骤。
可以在图像数据电压在有效时间Ta期间被提供给多个子像素SP之后执行第一步骤S1510。
第二步骤S1520可以是向驱动晶体管DRT的第一节点N1提供感测驱动数据电压Vdata_SEN’并且向驱动晶体管DRT的第二节点N2提供感测驱动参考电压Vref,由此对驱动晶体管DRT的第一节点N1和第二节点N2初始化的步骤。
感测驱动数据电压Vdata_SEN’可以根据在有效时间Ta期间提供的图像数据电压Vdata而变化。
感测驱动数据电压Vdata_SEN’可以是由偏移电压Vofs对参考感测驱动数据电压Vdata_SEN进行了偏移处理的数据电压。偏移电压Vofs可以对应于图像数据电压Vdata。
取决于在有效时间Ta期间提供给子像素SP的图像数据电压Vdata所产生的滞后,偏移电压Vofs可以变化。
在滞后更大时,偏移电压Vofs可以具有更大电压值。
可以在第一步骤S1510之前预先推导出偏移电压Vofs并将其存储在存储器中。
第三步骤S1530可以是通过使驱动晶体管DRT的第二节点N2浮置而改变驱动晶体管DRT的第二节点N2的电压V2的步骤。
第四步骤S1540可以是从改变驱动晶体管DRT的第二节点N2的电压V2的时间点开始经过了预定时间之后对驱动晶体管DRT的第二节点N2的电压V2采样的步骤。
图16是示出了根据本公开的实施例的控制器140的图示。
控制器140可以包括向栅极驱动电路130输出栅极控制信号GCS的栅极控制信号输出单元141、向数据驱动电路120输出数据控制信号DCS的数据控制信号输出单元142、以及向数据驱动电路120和栅极驱动电路130输出数据的数据输出单元143。
数据输出单元143可以在有效时间Ta期间输出将以模拟电压的形式提供给设置在显示面板110中的多个子像素SP的图像数据Data。图像数据Data可以被输出至数据驱动电路120,并且数据驱动电路120可以向数据线DL提供通过将图像数据Data转换成模拟电压的形式而获得的图像数据电压Vdata。
数据输出单元143可以在有效时间Ta之后的空白时间Tb期间输出将以模拟电压的形式提供给多个子像素SP的感测驱动数据data_SEN’。感测驱动数据data_SEN’可以被输出至数据驱动电路120,并且数据驱动电路120可以向数据线DL提供通过将感测驱动数据data_SEN’转换成模拟电压的形式而获得的感测驱动数据电压Vdata_SEN’。
可以根据要在有效时间Ta期间以模拟电压的形式提供的图像数据Data改变感测驱动数据data_SEN’。
感测驱动数据data_SEN’可以是通过由偏移电压Vofs对参考感测驱动数据data_SEN进行了偏移处理而获得的数据。该偏移电压Vofs可以对应于在图像数据Data被转换成模拟形式时获得的图像数据电压Vdata。
取决于要在有效时间Ta期间提供给多个子像素SP的图像数据电压Vdata所产生的滞后,偏移电压Vofs可以变化。
根据上文描述的本公开的实施例,考虑到在有效时间Ta期间提供给子像素SP的图像数据电压Vdata所产生的滞后可能对实时感测过程造成影响,通过基于偏移电压Vofs校正参考感测驱动数据电压Vdata_SEN,可以校正滞后对驱动晶体管DRT的特征值感测所造成的影响。
根据本公开的实施例,可以提供能够通过校正滞后的影响而实现低功耗的控制器、显示装置及其驱动方法。
下文将给出对上文描述的本公开的实施例的简要描述。
根据本公开的实施例,可以提供一种显示装置,包括多条数据线、多条参考电压线以及连接至所述多条数据线和所述多条参考电压线的多个子像素,其中,所述多条数据线包括连接至所述多个子像素当中的第一子像素的第一数据线,所述多条参考电压线包括连接至该第一子像素的第一参考电压线,第一子像素包括第一发光元件、第一驱动晶体管、第一扫描晶体管和第一感测晶体管,第一驱动晶体管的第一节点能通过第一扫描晶体管电连接至第一数据线,第一驱动晶体管的第二节点能通过第一感测晶体管电连接至第一参考电压线,在有效时间期间图像数据电压被提供给第一子像素,在该有效时间之后的空白时间期间,感测驱动数据电压被提供给第一子像素,并且感测驱动数据电压能够取决于图像数据电压而变化。
感测驱动数据电压是通过由偏移电压对参考感测驱动数据电压进行偏移处理而获得的数据电压,并且偏移电压可以对应于图像数据电压。取决于在有效时间期间提供给第一子像素的图像数据电压所产生的滞后,偏移电压可以变化。在滞后更大时,偏移电压可以更大。可以在空白时间之前预先推导出偏移电压并将其存储在存储器中。
偏移电压可以包括与作为用于表达低灰度级的图像数据电压的第一图像数据电压对应的第一偏移电压以及与作为用于表达高灰度级的图像数据电压的第二图像数据电压对应的第二偏移电压。在提供基于第一偏移电压校正了的感测驱动数据电压之后第一驱动晶体管的第二节点的电压升高速度可以与在提供基于第二偏移电压校正了的感测驱动数据电压之后第一驱动晶体管的第二节点的电压升高速度相同。
在空白时间期间,可以执行感测用于第一子像素的第一驱动晶体管的特征值的特征值感测。在空白时间期间,第一驱动晶体管的第二节点的电压升高速度对应于第一驱动晶体管的迁移率。
可以进一步包括向第一数据线提供校正了的感测驱动数据电压的数据驱动电路,其中,该数据驱动电路可以包括:用于感测第一参考电压线的电压的模数转换器;采样开关,其控制第一参考电压线与该模数转换器之间的连接;以及初始化开关,其对被提供了感测驱动参考电压的感测驱动参考电压提供节点与第一参考电压线之间的连接进行控制。
根据本公开的实施例,可以提供一种用于驱动显示装置的方法,包括:设置感测驱动数据电压的第一步骤;通过向驱动晶体管的第一节点提供该感测驱动数据电压并且向该驱动晶体管的第二节点提供感测驱动参考电压而对该驱动晶体管的第一节点和第二节点初始化的第二步骤;通过使该驱动晶体管的第二节点浮置而改变该驱动晶体管的第二节点的电压的第三步骤;以及在从改变该驱动晶体管的第二节点的电压的时间点开始经过了预定时间之后对该驱动晶体管的第二节点的电压采样的第四步骤,其中,在图像数据电压在有效时间期间提供给第一子像素之后执行第一步骤,并且在第二步骤中,感测驱动数据电压能够取决于图像数据电压而变化。
感测驱动数据电压是通过由偏移电压对参考感测驱动数据电压进行偏移处理而获得的数据电压,并且偏移电压可以对应于图像数据电压。取决于在有效时间期间提供给第一子像素的图像数据电压所产生的滞后,偏移电压可以变化。在滞后更大时,偏移电压可以更大。可以在第一步骤之前预先推导出偏移电压并将其存储在存储器中。
根据本公开的实施例,可以提供一种控制器,包括:向数据驱动电路输出数据控制信号的控制信号输出单元、以及向该数据驱动电路输出数据的数据输出单元,其中,该数据输出单元在有效时间期间输出将被提供给设置在显示面板中的多个子像素当中的第一子像素的图像数据,并且在该有效时间之后的空白时间期间输出将被提供给第一子像素的感测驱动数据,并且感测驱动数据能够取决于图像数据而变化。
感测驱动数据是通过由偏移电压对参考感测驱动数据进行偏移处理而获得的数据,并且偏移电压可以对应于通过将图像数据转换成模拟形式而获得的图像数据电压。
取决于将在有效时间期间提供给第一子像素的图像数据电压所产生的滞后,偏移电压可以变化。
已经给出了上文的描述,从而使本领域技术人员能够实施和使用本公开的技术构思,并且上文的描述是在特定应用及其要求的背景下提供的。对于本领域的技术人员而言,对所描述的实施例的各种修改、添加和替换将是显而易见的,并且可以将本文所定义的一般原理应用于其他实施例和应用而不脱离本公开的实质和范围。上文的描述和附图只是出于举例说明的目的提供了本公开的技术构思的示例。也就是说,所公开的实施例意在对本公开的技术构思的范围进行举例说明。因此,本公开的范围不局限于所示的实施例,而是符合与权利要求一致的最宽范围。
Claims (18)
1.一种显示装置,包括:
多条数据线;
多条参考电压线;以及
连接至所述多条数据线和所述多条参考电压线的多个子像素,
其中,所述多条数据线包括连接至所述多个子像素当中的第一子像素的第一数据线,并且所述多条参考电压线包括连接至所述第一子像素的第一参考电压线,
其中,所述第一子像素包括第一发光元件、第一驱动晶体管、第一扫描晶体管和第一感测晶体管,所述第一驱动晶体管的第一节点能通过所述第一扫描晶体管电连接至所述第一数据线,并且所述第一驱动晶体管的第二节点能通过所述第一感测晶体管电连接至所述第一参考电压线,
其中,在有效时间期间,图像数据电压被提供给所述第一子像素,并且
其中,在与所述有效时间不同的空白时间期间,感测驱动数据电压被提供给所述第一子像素,并且所述感测驱动数据电压能够取决于所述图像数据电压而变化。
2.根据权利要求1所述的显示装置,其中
所述感测驱动数据电压是通过由偏移电压对参考感测驱动数据电压进行偏移处理而获得的,并且
所述偏移电压对应于所述图像数据电压。
3.根据权利要求2所述的显示装置,其中,所述偏移电压能够基于与在所述有效时间期间提供给所述第一子像素的所述图像数据电压相关的滞后而变化。
4.根据权利要求3所述的显示装置,其中,所述偏移电压被配置为响应于所述滞后增大而增大。
5.根据权利要求2所述的显示装置,进一步包括存储器,所述存储器被配置为存储在所述空白时间之前确定的所述偏移电压的值。
6.根据权利要求2所述的显示装置,其中,所述偏移电压包括:
与用于表达低灰度级的第一图像数据电压对应的第一偏移电压;以及
与用于表达高灰度级的第二图像数据电压对应的第二偏移电压。
7.根据权利要求6所述的显示装置,其中,在提供基于所述第一偏移电压校正了的感测驱动数据电压之后所述第一驱动晶体管的所述第二节点的电压升高速度与在提供基于所述第二偏移电压校正了的感测驱动数据电压之后所述第一驱动晶体管的所述第二节点的电压升高速度相同。
8.根据权利要求1所述的显示装置,其中,在所述空白时间期间,所述第一感测晶体管被配置为执行感测用于所述第一子像素的所述第一驱动晶体管的特征值的特征值感测。
9.根据权利要求8所述的显示装置,其中,在所述空白时间期间,所述第一驱动晶体管的所述第二节点的电压升高速度对应于所述第一驱动晶体管的迁移率。
10.根据权利要求1所述的显示装置,进一步包括:
数据驱动电路,被配置为向所述第一数据线提供校正了的感测驱动数据电压,
其中,所述数据驱动电路包括:
用于感测所述第一参考电压线的电压的模数转换器;
采样开关,被配置为对所述第一参考电压线与所述模数转换器之间的连接进行控制;以及
初始化开关,被配置为对被提供了所述感测驱动参考电压的感测驱动参考电压提供节点与所述第一参考电压线之间的连接进行控制。
11.一种用于驱动显示装置的方法,包括:
设置感测驱动数据电压;
通过向驱动晶体管的第一节点提供所述感测驱动数据电压并且向所述驱动晶体管的第二节点提供感测驱动参考电压,对所述驱动晶体管的所述第一节点和所述第二节点进行初始化;
通过使所述驱动晶体管的所述第二节点浮置,改变所述驱动晶体管的所述第二节点的电压;以及
在从改变所述驱动晶体管的所述第二节点的电压的时间点开始经过了预定时间之后,对所述驱动晶体管的所述第二节点的电压进行采样,
其中,在图像数据电压在有效时间期间提供给第一子像素之后,执行所述设置感测驱动数据电压,并且
其中,在对所述驱动晶体管的所述第一节点和所述第二节点进行初始化中,所述感测驱动数据电压能够取决于所述图像数据电压而变化。
12.根据权利要求11所述的方法,其中
所述感测驱动数据电压是通过由偏移电压对参考感测驱动数据电压进行偏移处理而获得的数据电压,并且
所述偏移电压对应于所述图像数据电压。
13.根据权利要求12所述的方法,其中,所述偏移电压能够基于与在所述有效时间期间提供给所述第一子像素的所述图像数据电压相关的滞后而变化。
14.根据权利要求13所述的方法,其中,在所述滞后更大时,所述偏移电压被设置得更大。
15.根据权利要求12所述的方法,其中,在所述设置感测驱动数据电压之前,确定所述偏移电压并且将所述偏移电压存储在存储器中。
16.一种控制器,包括:
控制信号输出单元,被配置为向数据驱动电路输出数据控制信号;以及
数据输出单元,被配置为向所述数据驱动电路输出数据,
其中,所述数据输出单元在有效时间期间输出将被提供给设置在显示面板中的多个子像素当中的第一子像素的图像数据,并且
其中,所述数据输出单元在与所述有效时间不同的空白时间期间输出将被提供给所述第一子像素的感测驱动数据,并且所述感测驱动数据能够基于所述图像数据而变化。
17.根据权利要求16所述的控制器,其中
所述感测驱动数据是通过由偏移电压对参考感测驱动数据进行偏移处理而获得的,并且
所述偏移电压对应于通过将所述图像数据转换成模拟形式而获得的图像数据电压。
18.根据权利要求17所述的控制器,其中,所述偏移电压能够基于与在所述有效时间期间提供给所述第一子像素的所述图像数据电压相关的滞后而变化。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020220170217A KR20240085404A (ko) | 2022-12-08 | 2022-12-08 | 컨트롤러, 표시장치 및 구동방법 |
KR10-2022-0170217 | 2022-12-08 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN118173057A true CN118173057A (zh) | 2024-06-11 |
Family
ID=91346155
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202311639713.8A Pending CN118173057A (zh) | 2022-12-08 | 2023-12-01 | 控制器、显示装置和驱动方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20240194129A1 (zh) |
KR (1) | KR20240085404A (zh) |
CN (1) | CN118173057A (zh) |
-
2022
- 2022-12-08 KR KR1020220170217A patent/KR20240085404A/ko unknown
-
2023
- 2023-11-14 US US18/508,951 patent/US20240194129A1/en active Pending
- 2023-12-01 CN CN202311639713.8A patent/CN118173057A/zh active Pending
Also Published As
Publication number | Publication date |
---|---|
US20240194129A1 (en) | 2024-06-13 |
KR20240085404A (ko) | 2024-06-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR102007370B1 (ko) | 유기 발광 디스플레이 장치와 이의 구동 방법 | |
KR102027169B1 (ko) | 유기 발광 디스플레이 장치와 이의 구동 방법 | |
KR102033374B1 (ko) | 유기 발광 디스플레이 장치와 이의 구동 방법 | |
KR101960788B1 (ko) | 유기 발광 디스플레이 장치와 이의 구동 방법 | |
KR20140066830A (ko) | 유기 발광 표시 장치 | |
CN112785975B (zh) | 发光显示装置及其驱动方法 | |
CN114429753B (zh) | 数据驱动电路、控制器和显示装置 | |
US11538396B2 (en) | Display device, drive circuit, and driving method | |
KR102371146B1 (ko) | 유기발광표시장치 및 유기발광표시패널 | |
KR101965787B1 (ko) | 유기 발광 디스플레이 장치와 이의 구동 방법 | |
CN112017573B (zh) | 显示装置、控制器、驱动电路和驱动方法 | |
KR102316566B1 (ko) | 유기 발광 다이오드 표시 장치 및 그의 타이밍 설정 방법 | |
KR101666589B1 (ko) | 유기 발광 다이오드 표시장치와 그의 구동방법 | |
US11605342B2 (en) | Self-emission display device and self-emission display panel | |
CN114648960B (zh) | 显示装置和栅极驱动电路 | |
CN115731832A (zh) | 显示装置、定时控制器和显示面板 | |
KR102492972B1 (ko) | 컨트롤러, 유기발광표시장치 및 그 구동방법 | |
CN118173057A (zh) | 控制器、显示装置和驱动方法 | |
KR20170118992A (ko) | 컨트롤러, 유기발광표시장치 및 그 구동방법 | |
KR102492335B1 (ko) | 유기발광표시장치 및 그 보상 방법 | |
US11862109B2 (en) | Display device having analog-to-digital converter for compensating based on subpixel characteristic | |
KR102416761B1 (ko) | 유기발광표시장치 및 그 보상 시스템과 보상 방법 | |
KR102183824B1 (ko) | 유기 발광 표시 장치 | |
KR102104315B1 (ko) | 유기 발광 표시 장치 | |
KR20190010059A (ko) | 유기발광 표시장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |